• AI글쓰기 2.1 업데이트
  • 통합검색(2,106)
  • 리포트(2,068)
  • 자기소개서(23)
  • 시험자료(9)
  • 논문(6)
판매자 표지는 다운로드시 포함되지 않습니다.

"회로실험 gate" 검색결과 341-360 / 2,106건

  • 판매자 표지 자료 표지
    [부산대 응용전기전자실험2] 사이리스터 예비보고서
    1. 실험목적- Thyristor 의 동작원리에 대해 이해한다2. 관련이론1) 사이리스터의 구조사이리스터는 p-n-p-n 접합의 4 층으로 이루어진 반도체 소자이다.반도체 소자 ... )라고 하는 3 단자 사이리스터를 말한다.그림 1. 사이리스터의 구조2) 사이리스터의 동작원리 (SCR)사이리스터는 제어단자(G, Gate)로부터 음극(K)에 전류를 흘리는 것 ... 최소전류를 유지전류라고 부른다.도통되었다는 것은, 전기회로의 모든 성분이 연속적으로 양호한 접촉을 유지하고 있는 것을의미한다.
    리포트 | 11페이지 | 2,000원 | 등록일 2024.03.15 | 수정일 2024.04.15
  • 판매자 표지 자료 표지
    연세대 전기전자공학부 대학원 학업계획서
    (Gate-All-Around) 구조와 같은 차세대 트랜지스터에서 전류 전달 특성과 스위칭 지연 시간을 실험적으로 측정하고, 회로 수준에서의 전력 소모와 속도 최적화를 시도할 계획 ... 깊이 탐구하고 싶다는 확신이 생겼습니다.3학년 때는 반도체 소자 및 집적회로 설계 과목에서 MOSFET의 구조와 특성을 실험으로 검증하는 프로젝트를 수행했습니다. 전류-전압 특성 ... 입니다. 이 과정에서 소자 구조 변화가 회로의 전체 성능에 미치는 영향을 체계적으로 도출하고, 이를 실험 데이터와 비교하여 이론적 모델의 타당성을 평가하겠습니다.또한 실험 연구를 통해
    Non-Ai HUMAN
    | 자기소개서 | 6페이지 | 3,000원 | 등록일 2025.11.01
  • 판매자 표지 자료 표지
    [논리회로실험] 실험3. 가산기&감산기 결과보고서
    * 실험 1 : 반가산기1) 실험 과정- 주어진 회로를 설계한다.- 출력 결과를 확인하고 진리표를 작성한다.2) 실험 결과ABSC*************101Boolean ... 는 예비보고서의 예상 결과 값과 동일하게 나왔다.* 실험 2 : 전가산기1) 실험 과정- 주어진 회로를 설계한다.- 출력 결과를 확인하고 진리표를 작성한다.2) 실험 결과 ... 는 실험1과 마찬가지로 예비보고서의 결과 값과 동일하게 나왔다.* 실험 3 : 반감산기1) 실험 과정- 주어진 회로를 설계한다.- 출력 결과를 확인하고 진리표를 작성한다.2) 실험 결과
    리포트 | 5페이지 | 1,000원 | 등록일 2023.03.28
  • 판매자 표지 자료 표지
    [A+] 중앙대학교 전자회로 설계실습 시험 대비 자료 / 족보 , 01,02,03,04,05,06,07,08,09,10
    실험 내용 정리 [1]Inverting, Non-inverting, summing Amplifier를 설계출력신호가 주파수 2 KHz의 정현파인 어떤 센서의 출력전압 ... 오실로스코프로 측정하였더니 peak to peak 전압이 100 mV이었다.(A) 센서의 Thevenin 등가회로를 구하는 과정을 기술하고 센서의 Thevenin 등가회로 ... 를 PSPICE로 그려서 제출한다.연립해서 저항 전압 구하기.(B) 센서의 Thevenin 등가회로를 Function generator와 저항으로 구현 하려할 때 Function
    시험자료 | 20페이지 | 2,000원 | 등록일 2024.03.13 | 수정일 2024.03.20
  • 판매자 표지 자료 표지
    [A+] 중앙대학교 아날로그및디지털회로설계실습 8차 예비보고서
    아날로그 및 디지털 회로 설계 실습예비보고서설계실습 8. 래치와 플립플롭소속전자전기공학부학수번호실험 조x조조원 이름작성자실험날짜2023.11.09제출날짜2023.11.091 ... . 실습 목적순차식 논리회로의 기본 소자인 래치와 플립플롭의 여러 종류에 대한 기능의 차이를 알아보고 동작 조건을 확인한다.2. 실습 준비물실습 준비물부품NAND gate 74HC00
    리포트 | 5페이지 | 1,000원 | 등록일 2024.02.17
  • JK flip flops 실험보고서
    실험 4 : JK flip-flops1. JK FF1.1. NOR gate(7402)로 RS latch를 그림 1과 같이 회로를 완성한다. 이 JK FF은 CLK ... 의 진리표 (1)2. single chip JK FF2.1. IC 7476에는 2 개의 JK FF이 들어 있다. 그림 3과 같이 JK FF 하나만을 써서 회로를 구성한다. 5번 pin ... FF의 진리표 (2)multisim_JK flip-flops_IC 7476 gate2.2. C와 S를 “1”로 하고 J와 K를 표 3과 같이 변화시켜 가며 CLK 수의 변화에 따른
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,000원 | 등록일 2021.04.06
  • 판매자 표지 자료 표지
    울산과학기술원(UNIST) 유니스트 대학원 전기전자공학과 자기소개서
    으로 확인하고 데이터를 분석하는 과정이 제게 가장 큰 동기부여가 되었습니다.처음 전자회로를 설계했던 것은 2학년 때 ‘아날로그 회로 실험’ 수업이었습니다. 직접 트랜지스터 증폭 회로 ... 을 갖고 있습니다. 학부 3학년 때 진행한 ‘MOSFET 소자 특성 분석 실험’에서 게이트 산화막 두께에 따른 전류-전압 특성을 직접 측정했습니다. 미세한 공정 차이가 회로의 동작 ... 습니다. 예를 들어, FinFET이나 GAA(Gate-All-Around)와 같은 차세대 트랜지스터 구조의 전기적 특성을 분석하고, 이를 효율적으로 활용할 수 있는 회로 설계 기법
    Non-Ai HUMAN
    | 자기소개서 | 5페이지 | 3,000원 | 등록일 2025.10.21
  • 광운대학교 전기공학실험 실험7. 디코더와 인코더 결과레포트 [참고용]
    를 응용 및 설계 하여 실용적 목적 회로 구성에 대한 연습을 진행한다.3. 실험 결과(1) 예비보고서 (1)항에 해당하는 회로를 7400 NAND gate IC만을 사용하여 구현 ... 됐으며, actvie LOW이므로 001이 정상 출력됨을 볼 수 있다. 오른쪽사진은 무관항 검증을 한 모습이며, 자세한 내용은 고찰에서 다루겠다.4. 고찰본 실험을 통해 디지털논리회로 ... 설계의 과정 중 NAND, NOR게이트로의 변환을 통해 공학적으로 더 나은 회로를 구성하도록하는 방법을 알 수 있다. 실험 순서1에서 기존의 AND, NOT게이트를 NAND 게이트
    리포트 | 6페이지 | 1,500원 | 등록일 2024.01.02
  • 판매자 표지 자료 표지
    전자회로실험_A+레포트_증가형 MOSFET의 바이어스 회로
    전자 회로 실험 1. 증가형 N-채널 MOSFET의 바이어스 회로 동작을 예측한다.2. 전압분배 바이어스 회로에서 드레인 저항 RD가 동작점에 미치는 영향을 확인한다.3. 자기 ... , 브레드보드, 저항, 트랜지스터(N-채널 MOSFET 2N7000)실험방법I. N-채널 MOSFET 전압분배 바이어스 회로의 동작점 전류, 전압 측정하기① N-채널 MOSFET ... 서 동작점, 전류, 전압을 측정한다.C. 실험결과1) N-채널 MOSFET 전압분배 바이어스 회로의 동작점 전류, 전압 측정하기RD [kΩ]VGSQIDQVDSQ0.511.585 V1
    리포트 | 6페이지 | 2,000원 | 등록일 2024.04.04
  • [A+결과레포트 전자회로설계실습]10. CMOS Inverter, Tri-state 설계
    Inverter의 구현 및 동작3.2 Tri-state의 구현 및 동작4. 결론5. 참고문헌1. 요약이번 실험에서는 집적회로에 많이 사용되는 CMOS Inverter의 구현 및 동작 ... 을 알아보는 실험을 하였다. 그 결과, 가 증가하면 의 크기가 증가하고 의 크기가 증가한다는 것을 수치 상으로 얻을 수 있었다. 그 다음, CMOS inverter 회로를 구성 ... 를 성공적으로 설계하고 구현하였고 그 결과, 특징을 잘 알 수 있었던 성공적인 실험이었다.2. 서론CMOS는 PMOS와 NMOS의 대칭 쌍을 이용한 집적회로를 구성하는 기술이다. 그리고
    Non-Ai HUMAN
    | 리포트 | 12페이지 | 2,000원 | 등록일 2020.11.26
  • [논리회로실험] Latch & Flip-Flop - 결과보고서
    ) 실험 4 : J-K Latch with Enable ( Gate 이용 ) (생략)- 74HC10 1개와 74HC00 1개를 이용하여 J-K Latch 회로를 구현한다. ... 한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학과제출일:과목명: 논리회로실험교수명:학 번:성 명:실험 6. Latch & Flip ... -Flop1. 실험 과정 및 결과1) 실험 1 : R-S Latch with Enable (생략)- 74HC00 1개로 R-S Latch 회로를 구현한다.- Enable(C)에 1
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 1,000원 | 등록일 2021.05.04
  • 판매자 표지 자료 표지
    전자회로설계실습 8번 예비보고서
    전자회로설계실습(예비보고서 - 8)소 속담당 교수수업 시간편 성학 번성 명설계실습 8. MOSFET Current Mirror 설계1. 목적N-Type MOSFET을 이용 ... 숫자 세 자리까지만 사용한다.그림 1의 회로와 같이 Current Source에서 , 로는 2N7000(Fairchild)을 이용하며 =10V인 경우, =10mA인 전류원을 설계 ... 한다.(A) 2N7000의 Data sheet로부터 을 구한다. 사용한 수식 및 수치를 자세히 적어서 제출한다. (Gate Threshold Voltage와 On-Stage
    리포트 | 6페이지 | 1,000원 | 등록일 2024.08.16
  • 판매자 표지 자료 표지
    서강대학교 21년도 디지털논리회로실험 8주차 결과레포트 (A+자료) - Shift Register, Multiplier, 4-digit 7-segment display
    디지털논리회로실험 8주차 실험 보고서목적-Shift registers의 구조와 동작원리를 이해한다.-Multiplier 설계를 통해 shift register의 활용방법을 익힌다 ... .-4-digit 4-segment display의 구동원리를 이해하고 활용을 위한 회로를 설계한다.이론2-1. Shift registersshift register는 flip ... 으로 입low로, 한 후, 해당 digit의 A~DP 신호를 선택하여 입력시켜주면 된다. clock의 주기가 매우 짧다면 시각의 잔상효과에 의해 계속 켜진 것처럼 보이게 될 것이다.실험
    Non-Ai HUMAN
    | 리포트 | 33페이지 | 2,000원 | 등록일 2022.09.18
  • A+ 중앙대 아날로그및디지털회로설계실습(결과)2. Swithcing Mode Power Supply(SMPS)
    실험은 가변저항 r값을 변동시켜 톱니파의 모양을 바꿔가며 듀티 레이시오를 변화시켜 측정하고 그 때의 출력전압을 측정하는 실험으로 변경하였다.buck converter 회로를 구성 ... 고 있다.2. 실험 결과2-4. 설계실습 방법2-4-1 PWM 제어회로① PWM 제어회로를 구성한다.② 톱니 파형과 출력 파형을 확인한다.7번 포트에 10v인가하였고, Vref에는 5 ... 아날실습2 결과요약 :SMPS (Switching Mode Power Supply)의 동작 원리와 회로 모듈을 이해하여 SMPS를 설계하였다.pwm 제어회로를 구성하였을 때 4번
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 1,000원 | 등록일 2022.09.10
  • 중앙대 전자전기공학부 전자회로설계실습 예비보고서(실험4)
    전자회로 설계 실습예비보고서설계실습 4. MOSFET 소자 특성 측정실험일시 :작성자 :담당교수 :이름학번분반실험날짜설계실습 4. MOSFET 소자 특성 측정실험 목적MOS ... 보다 훨씬 낮은 경우, 즉 Drain과 Source가 거의 short된 경우에는 iD-vDS특성이 거의 직선이 되며 다음 식으로 근사할 수 있다.3.2 MOSFET 회로도 구성 및 ... 시뮬레이션 (OrCAD PSPICE)(A) OrCAD를 이용하여 그림 1의 회로도를 설계하여라. (2N7000/FAI 이용, VG와 MOSFET 게이트 연결 시 점퍼 와이어 대신 1K
    Non-Ai HUMAN
    | 리포트 | 7페이지 | 1,500원 | 등록일 2021.08.18
  • 시립대 전전설2 Velilog 결과리포트 6주차
    로) 를 설계해보는 실험이다. 순차 조합 회로 중에서도 LATCH, D FlipFlop, J-K FlipFlop, S-R FlipFlop 등의 지식을 이용해서 데이터 전송회로, 직렬입력 ... Gate를 이용한 LATCH회로 구성에서 NOR게이트를 사용했다는 차이만 있을 뿐 나오는 값은 NAND게이트를 이용한 LATCH와 동일하다.? 회로 구성? 진리표 ... Logic Design (순차 조합회로) 를 설계해보는 실험이다. 순차 조합 회로 중에서도 LATCH, D FlipFlop, J-K FlipFlop, S-R FlipFlop 등
    Non-Ai HUMAN
    | 리포트 | 14페이지 | 2,000원 | 등록일 2021.12.11
  • 아날로그 및 디지털회로설계실습 2주차 Switching Mode Power Supply(SMPS)예비 리포트
    을 설계해보는 실험을 했다. 이론부에 따라 적혀 있는 식으로 계산해 소자들의 값을 구해 Buck converter 회로, Boost converter 회로를 구성했다.서론: SMPS ... 하는 실험을 했다.실험결과PWM칩(UC3845)을 이용하여 아래 성능의 PWM 제어 회로를 설계하시오.- 출력전압: 0 V ~ 10 V (peak to peak)- 스위칭 주파수 f ... PWM제어회로에 대해 알아볼 수 있었으며 PWM제어 회로를 통해 SMPS을 설계해보는 실험을 했다.이론부에 따라 적혀 있는 식을 계산해 소자들의 값을 구해 Buck c
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 1,000원 | 등록일 2021.09.02
  • 실습 6. 위상 제어 루프(PLL) 예비보고서
    신호(기준전압) Vref 와 출력의 피드백 신호의 주파수를 비교하여 그 위상 차이를 검출 - 실험에서는 XOR gate이 역할위상 차이로 겹치지 않은 전압만 출력한다 즉 간략 ... 실습 6. 위상 제어 루프(PLL)6-1. 실습목적위상 제어 루프 회로의 이론을 학습하고 간단한 위상 제어 루프 회로를 구성하여 주파수 동기화 (Phase Locking) 원리 ... Op amp UA741 : 3개Inverter 74HC04 : 1개XOR gate 74HC86 : 1개BJT 2N3904 : 1개사용장비오실로스코프(Oscilloscope) : 1대
    Non-Ai HUMAN
    | 리포트 | 14페이지 | 2,000원 | 등록일 2022.09.19
  • 아주대 논리회로실험 실험10 DAC & ADC converter 예비보고서
    를 작성하였음을 서약합니다.학 부: 전자공학부제출일: 2020.11.15과목명: 논리회로실험교수명:분 반:학 번:성 명:실험10 예비보고서- DAC & ADC converter -1 ... . 실험 목적- DAC와 ADC 변환기 회로를 구성하고 동작원리를 이해한다.2. 실험 소자1) 74HC○○칩- 74HC시리즈의 74는 TTL IC를 의미하고, HC는 High ... 은 전압이 인가되고, 단자가 활성화 되었을 때 MSB부 터 하위비트의 전류는 앞의 전류의 1/2배가 되는 특성을 가진다.4. 회로 결선도- 실험1(DAC), 실험2(ADC)5
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 1,000원 | 등록일 2021.05.07 | 수정일 2021.07.23
  • 판매자 표지 자료 표지
    설계실습 8. MOSFET Current Mirror 설계 예비레포트
    까지만 사용한다.그림 1(교재 참고)의 회로와 같이 Current Source에서 , 로는 2N7000 (Fairchild)을 이용하여 ==10V 인 경우, =10mA인 전류원을 설계 ... 한다.2N7000의 Data sheet로부터 (1/2)'(W/L)을 구한다. 사용한 수식 및 수치를 자세히 적어서 제출한다. (Gate Threshold Voltage와 On ... ) = = =104.1666104mA/이다.=10mA인 전류원을 설계하기 위해서 의 를 구하여라. 또한 를 만족시키기 위한 값을 구하여라.는 Drain단과 Gate단이 연결되어 있
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,000원 | 등록일 2021.03.09 | 수정일 2021.03.12
  • 전문가요청 배너
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 11월 08일 토요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
12:13 오후
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감