• AI글쓰기 2.1 업데이트
  • 통합검색(2,106)
  • 리포트(2,068)
  • 자기소개서(23)
  • 시험자료(9)
  • 논문(6)
판매자 표지는 다운로드시 포함되지 않습니다.

"회로실험 gate" 검색결과 281-300 / 2,106건

  • 판매자 표지 자료 표지
    서강대학교 22년도 전자회로실험 9주차 결과레포트
    전자회로실험 예비/결과 보고서실험 9주차. MOSFET 특성 및 바이어스 회로/MOSFET 공통 소스 증폭기/MOSFET 공통 게이트 증폭기분반조학번이름시작종료실험시작/종료시간 ... - MOSFET 바이어스 회로BJT에서와 마찬가지로, 원하는 동작영역에서 트랜지스터를 사용하기 위해서는 저항을 이용해 각 단자의 바이어스 조건을 만족시켜야 한다. 이때 gate의 전류 ... BJT스 값은 각각 얼마인가?(Pspice회로)VGS : 2.77VVDS : 2.309VID : 64.61mA(6) (예비) 본 실험 내용에 제시된 그림 12-8 자기 바이어스 회로
    리포트 | 40페이지 | 1,000원 | 등록일 2024.04.18
  • 아주대 논리회로실험 실험3 가산기 & 감산기 예비보고서
    )을 가진 NOT Gate 6개로 구성되어있고, 입력값에 해당하는 output의 결과를 Yn에 해당하는 핀에 출력한다. 양쪽의 핀이 7개씩 총 14개가 존재하고, 7번 핀과 14핀은 회로 ... AND Gate 4개로 구성되어있고, 입력값에 해당하는 output의 결과를 Yn에 해당하는 핀에 출력한다. 양쪽의 핀이 7개씩 총 14개가 존재하고, 7번 핀과 14핀은 회로 ... "}4. 회로 결선도실험1. 반가산기 실험2. 전가산기실험3. 반감산기 실험4. 전감산기5. 실험 과정실험1. 반가산기1) 다음 그림과 같이 74HC86, 74HC08을 준비
    Non-Ai HUMAN
    | 리포트 | 8페이지 | 1,000원 | 등록일 2021.05.07 | 수정일 2021.07.23
  • 아주대학교 논리회로실험 / 9번 실험 RAM 예비보고서
    9번 실험 예비보고서전자공학과 / 학년 / 학번 : / 이름 :날짜 : / 담당조교님 :실험 9. RAM1. 회로 결선도※ 이때, 지면상 그리지 못한 일부 출력에는 저항 ... 으로 추후 연관 과목에 대해 직관적인 시각을 다질 수 있다.3. 실험 도구 및 소자IC 이름74HC00 (Quad 2-input NAND Gate)핀 구성함수 다이어그램논리 다이어그램 ... 실험 과정 및 예상 결과1. 위와 같은 회로를 구성하고 주어진 실험을 진행한다.데이터 쓰기 : GWN을 5V에 접속, Memory location(WA-WB) 선택, 입력할 데이터
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,000원 | 등록일 2021.07.20
  • 판매자 표지 자료 표지
    전력기기실험 실험 2. Boost 컨버터 실험 결과보고서
    는 DC/DC 컨버터의 일종으로서 입력전압보다 높은 DC 출력전압을 얻을 수 있는 장점이 있다. 본 실험에서는 Boost 컨버터의 기본적인 동작원리를 고찰하고 실제 부품을 사용하여 회로 ... 전력변환회로의 설계와 동작 및 시험 방법에 관하여 익힌다.3. 실험 결과-소자 특성 측정 실험(1) 디지털 멀티미터의 측정모드를 다이오드 순방향 전압 측정 모드로 설정하고 컨버터 ... \* ARABIC 3. PWM신호의 상태확인함수발생기의 설정 모습오실로스코프 측정결과(2) 확인한 함수발생기 출력은 74F125를 거쳐서 회로도와 같이 MOSFET의 gate
    리포트 | 15페이지 | 1,000원 | 등록일 2025.08.12
  • 서울시립대 전전설2 Lab-02 예비리포트 (2020 최신)
    Suite를 이용하여 digital logic을 schematic으로 설계하는 실험이다. ISE가 제공하는 다양한 Logic gate symbol을 사용해 회로를 설계하고 최종 ... 전자전기컴퓨터설계실험Ⅱ예비리포트Lab-02 Schematic Design with Logic Gates작성일: 20.09.131. 실험목적Xilinx ISE Design ... adder이다.3. 실험 내용[실습 1] AND Gate를 Schematic 방법으로 디자인하여 실제 FPGA 칩에 프로그램하여 동작 실험을 한다.1. ISE Design
    Non-Ai HUMAN
    | 리포트 | 10페이지 | 1,500원 | 등록일 2021.09.10
  • [논리회로실험] 실험8. Counter 결과보고서
    하여 카운터의 특성을 알아보았다.실험 1의 경우 비동기식 2단 2진 카운터를 설계하였다. 비동기식 카운터는 CLK 값이 첫 번째 플립플롭에만 인가되는 회로이기 때문에 그 다음 플립 ... 한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부:제출일:과목명:교수명:학 번:성 명:실험 8. Counter1. 실험 과정 및 실험 결과1 ... 를 만들어 클럭 펄스를 인가한다. (+ 선은 74HC76 1번, - 선은 GND 처리)이 때 비동기식 Counter이므로 회로도에서 첫 번째 단의 플립플롭에만 CLK 인가한다.74
    리포트 | 6페이지 | 1,000원 | 등록일 2023.03.28
  • 아날로그 및 디지털회로설계실습/ 7. 논리함수와게이트 / 결과보고서 / 성적인증포함 / 해당학기 전체 성적인증포함
    V, Low(0)신호의 최소값은 0.02 V를 나타냈다. 그리고 NAND gate만을 이용한 AND, OR, NOT 게이트의 등가회로를 구성하고 같은 과정을 반복하였다. High ... 0. 요약 기본적인 논리게이트인 AND, OR, NOT 게이트를 활용하여 NAND, NOR, XOR 게이트를 구현하고 기능을 측정하는 실험을 했다. 계획서에서 설계한 NAND ... , NOR 그리고 XOR게이트의 등가회로를 3종류의 IC chip을 이용하여 구성하였으며 전압 측정을 통해 각각의 동작 특성을 확인하였으며 High(1)출력 신호의 최대값은 3.38
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 1,500원 | 등록일 2020.11.13
  • 전자전기컴퓨터설계실험3 - 결과레포트 - 실험09 - MOSFET(Basic MOSFET Circuit) (A+)
    ) “Lab 1”을 위한 실험 순서 및 측정 방법그림 4의 회로를 설계하고 Power Supply로 에 알맞은 전압을 인가한다. 그 다음 Multimeter로 Source에 흐르는 전류 ... \* ARABIC 5 – Basic MOSFET Circuit기판에 MOSFET을 납땜하고 Source에 GND, 그리고 Gate와 Drain에 각각 Power Supply로 실험 조건 ... 의 전압을 인가한다.그림 SEQ 그림 \* ARABIC 6 – Gate Source Voltage and Drain Source Voltage실험결과 MOSFET의 = 5.0V, 2
    Non-Ai HUMAN
    | 리포트 | 11페이지 | 2,000원 | 등록일 2020.11.26 | 수정일 2020.11.29
  • 실습6.위상제어루프PLL 예비보고서 중앙대 아날로그 및 디지털 회로 설계 실습
    와 feedback 회로로 들어온 신호의 주파수를 비교하여 그 위상 차이를 검출해낸다.실험에서는 XOR gate 를 이용하였다.2. 루프필터 Loop filterXOR gate ... 에서 검출해낸 위상을 전압의 크기로 VCO 를 제어하는 dc 전압으로 바꿔주는 역할을 한다. (적분기) 이때 전압의 크기는 위상 차이의 평균 전압이다. RC 회로로 구성된 LPF 를 사용 ... 은 디지털 회로와 아날로그 회로 둘 다에서 사용되는데 디지털 시스템에서는 위상을 맞추어주는 클럭에 이용, 통신에서 PLL 은 원하는 주파수를 수신, 송신할 수 있게 만들어준다
    Non-Ai HUMAN
    | 리포트 | 14페이지 | 1,000원 | 등록일 2021.07.17
  • 8장 순차논리회로 설계 및 구현(2) 결과
    하고 출력을 확인하여 다음의 표를 완성하라.☞ 회로의 모습이다. 앞의 가 실험과 거의 동일하다. 역시나 7478 IC 2개와 7408 IC인 AND gate 2개를 이용하였다.☞ 손쉽 ... 디지털공학실험 ? 8장, 순차논리회로 설계 및 구현(2) 결과보고서◈ 실험 결과 및 검토가. 4비트 동기식 상향 카운터를 설계하고 출력을 확인하여 다음의 표를 완성하라.☞ 회로 ... 의 모습이다. 7478 IC 2개와 7408 IC인 AND gate 2개를 이용하였다.☞ 힘겹게 브레드보드에 회로를 구성하고 초기화시킨 상태의 모습. 왼쪽에 솟아있는 하얀색 리드선
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 1,000원 | 등록일 2021.01.06
  • 아주대 논리회로실험 실험7 Shift Register 예비보고서
    합니다.학 부: 전자공학부제출일: 2020.11.04과목명: 논리회로실험교수명:분 반:학 번:성 명:실험7 예비보고서- Shift Register -1. 실험 목적- 실험에 사용 ... 는 것을 다이오드를 통해 확인한다.- 실험21) 다음 회로도와 같이 74HC96을 준비하여 Bread Board에 연결한다.2) 오실로스코프를 통해 clock signal을 74 ... 실험7 예비보고서IEEE Code of Ethics(출처: http://www.ieee.org)We, the members of the IEEE, in recognition of
    Non-Ai HUMAN
    | 리포트 | 8페이지 | 1,000원 | 등록일 2021.05.07 | 수정일 2021.07.23
  • 판매자 표지 자료 표지
    서강대학교 21년도 디지털논리회로실험 3주차 결과레포트 (A+자료) - Decoder, 7-Segment Display
    디지털논리회로실험 3주차 실험 보고서목적- 일반적인 binary decoder와 encoder의 동작 원리를 이해한다.- 7-segment decoder의 동작원리를 이해한다. ... 의 설계에서와 마찬가지의 패턴이 출력됨을 확인할 수 있었다.검토사항1)Combinational 논리 회로의 최소화는 회로gate의 숫자나 wire의 숫자, 길이를 줄여주게 된다 ... . 경제적으로 보았을 때, gate와 wire 또한 비용이 드는 소자이기 때문에 이들이 최소화되면 비용절감을 할 수 있을 것이다. 하지만 이번 실험의 경우, ISE에서 도식
    Non-Ai HUMAN
    | 리포트 | 34페이지 | 2,000원 | 등록일 2022.09.18
  • 판매자 표지 자료 표지
    [전자회로실험2]보고서9주차(고주파)-고주파효과
    [전자회로실험2] 보고서고주파효과[실험이론]★Common Source Amplifier 회로RsiCoupling Capacitor C1과 By-pass Capacitor C3 ... 시뮬레이션]-Pspice회로-f가 100kHz 일 때-f가 1000kHz 일 때-f가 10MHz 일 때사용장비-오실로스코프-함수 발생기-직류전원실험결과-직류전원/함수발생기/실험회로 ... 는 리액턴스 성분이다.이는 주파수에 따라 임피던스가 변하는 성질을 가지고 있다.따라서 저주파에서의 회로 동작과 고주파에서의 회로 동작을 할 때 임피던스가 달라짐으로써 어떠한 현상
    리포트 | 9페이지 | 3,000원 | 등록일 2023.12.26
  • 서강대학교 디지털논리회로실험 5주차 결과보고서
    1. 실험목적1) Exclusive-OR회로를 이용한 비교회로의 구현 및 동작원리 이해2) 기본 gate를 이용한 half-adder 및 full-adder의 구현 및 동작원리 ... 이해-ISE를 이용한 symbol library 생성 및 활용3) 연산회로의 동작 및 signed/unsigned numbers에 대한 이해2. 배경이론 및 실험방법비교회로 ... (Comparator)는 두 binary 수의 비교를 통해 판단하는 회로이다.Adder(가산회로)는 두 개의 1-bit를 더해 2-bit의 합을 출력한다. 2-bit으로 구성된 출력 중
    Non-Ai HUMAN
    | 리포트 | 13페이지 | 1,000원 | 등록일 2021.10.02
  • 아주대학교 논리회로실험 / 6번 실험 Latch & Flip_Flop 예비보고서
    6번 실험 예비보고서전자공학과 / 학년 / 학번 : / 이름 :날짜 : / 담당조교님 :실험 6. Latch & Flip-Flop1. 회로 결선도※ 이때, 다이오드 출력에는 저항 ... 이 연결되어 있음을 가정한다.2. 실험 목적본 실험에서는 이전까지와는 달리 순서 논리회로들을 다룬다. 정확히는 플립플롭과 래치에 대해 다루는데, 해당 소자들은 현재의 입력의 조합 ... 다이어그램진리표핀 구성함수 다이어그램4. 실험 이론Latch (래치)S-R 래치 출력회로도S-R 래치 진리표래치 회로는 일반적인 플립플롭 회로와 달리 클록을 사용하지 않는 쌍안정
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,000원 | 등록일 2021.07.20
  • 전자응용실험 14장 예비 [MOSFET 특성 시뮬레이션]
    전자응용실험1실험14. MOSFET 특성 시뮬레이션[예비보고서]과목명전자응용실험1담당 교수학과전자공학부조이름제출일2019-05-20실험 14MOSFET 특성 시뮬레이션1. 실험 ... 은 Gate라고 부르며 이 Gate에 전압을 얼마나 가하느냐에 따라 채널이 형성되는 것을 조절할 수 있기 때문에 문과 같은 의미로 사용된다. 이 Source, Drain ,Gate ... 에 얼마의 전압을 가하느냐에 따라 전류의 양을 조절할 수 있고 전류를 더 흐르게 아니면 흐르지 않게 만들 수 있기 때문에 복잡한 논리회로를 만드는 것이 가능하다. 또한 BJT에 비해
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 1,500원 | 등록일 2020.11.15
  • 판매자 표지 자료 표지
    Diode(직렬/병렬 연결, Logic) 결과보고서[인하대 기초실험2 전자과]
    ) 위 실험 결과를 바탕으로 순방향/역방향 바이어스에서의 그래프 그리기• 예상 실험 결과: Lab 1의 회로에서 의 식이 성립한다. 이 때, 포화 전류 , Thermal ... 이 전압의 증가에 비례하는 형태로 증가함을 알 수 있었다.4) 다이오드에 저항을 병렬 연결한 회로를 구현하기5) 과정 2)~3) 반복• 예상 실험 결과: Lab 2-2와 마찬가지로 가 ... . 결론 및 고찰이번 실험을 통해 직렬, 병렬 연결에서의 Diode 회로의 특성과 다이오드를 이용해 Logic 회로를 구성하였다. 의 질문들을 바탕으로 결론 및 고찰을 정리하면 다음
    Non-Ai HUMAN
    | 리포트 | 10페이지 | 1,000원 | 등록일 2022.08.27
  • A+ 중앙대 아날로그및디지털회로설계실습(결과)7. 논리함수와 게이트
    filter는 TV, radio 등에서 주파수를 선택하는 tunner에 많이 쓰이는 회로이며....(이 실험의 중요도, 필요성 등을 서술한다.)디지털 신호를 처리하기 위한 게이트 ... , 그리고 이것을 이용한 회로는 디지털 연산의 가장 기본이 되며 중요한 부분이다. 따라서 이번 실험에서는 기본적인 게이트의 기능을 활용하고 조합하여 새로운 게이트를 만들어볼 수 있 ... 실습 7. 논리함수와 게이트(학생이름, 학번, 학수번호, 실험조의 번호, 실험조원의 이름, 실험날짜, 제출날짜)요약 : 전자전기장비에 많이 사용되는 bandpass filter
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,000원 | 등록일 2022.09.10
  • 서울시립대학교 전전설3 9주차 결과레포트(설계 성공적, A+, 코로나로 인한 시뮬레이션 실험, 하지만 이론 주석 깔끔)
    가 Inverter 회로로 동작함을 간략하게 설명하시오.위의 실험은 사전 보고서에서 서술한 가 양 극단에 위치하는 경우이다.- 인 경우출력이 0이 나오는 것을 확인할 수 있었다.- 인 ... 경우출력이 가 나오는 것을 확인할 수 있었다.정리하자면, 이 회로는 출력을 반전시키는 Inverter역할을 수행하고 또한 논리적으로는 NOT gate의 역할을 수행한다는 것을 볼 ... 수 있는 실험이었다.[2-1] 다음 그림과 같은 회로에서 NMOS 트랜지스터가 Saturation 상태라고 할 때 실험08의 [1-3]에서 구한 트랜지스터 값들을 사용
    Non-Ai HUMAN
    | 리포트 | 10페이지 | 2,000원 | 등록일 2021.03.20
  • 디지털 논리회로 실험 7주차 JK-FlipFlop 결과보고서
    이 들어왔지만 논리상으로는 유효하지 않는 것을 알 수 있었다. 4.1.2 실험에서는 Gated S-R Latch 회로를 구성해보았는데 이 회로는 S-R Latch에서 EN이라는 입력 ... 디지털 논리회로 설계 및 실험결과보고서주제 : JK FlipFlop소속: 공과대학 전자전기공학부수업: X X,X XXX 교수님 XXX 조교님제출 일자: 20XX년 X월 XX일 X ... } 에 둘 다 불이 들어오게 되는데 이는 유효하지 않다.사진 1. 4.1.1 실험(2) [그림 2]와 같이 Gated S-R Latch를 결선하고, 아래 진리표를 완성하시오. EN
    Non-Ai HUMAN
    | 리포트 | 11페이지 | 2,000원 | 등록일 2021.04.22
  • 전문가요청 배너
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 11월 07일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
7:05 오전
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감