• 통합검색(2,110)
  • 리포트(2,061)
  • 논문(25)
  • 자기소개서(15)
  • 시험자료(9)
판매자 표지는 다운로드시 포함되지 않습니다.

"회로실험 gate" 검색결과 541-560 / 2,110건

  • [경희대학교 VCO 설계 프로젝트] A+보고서
    [전파통신실험]VCO 설계 프로젝트전파통신실험 2조1. 설계 이론1) 발진기발진기는 사인파나 구형파 등 주파수를 가진 출력을 만들어내는 회로이다. 발진기의 기본적인 구조는 증폭기 ... Ring 오실레이터는 홀수 개의 인버터로 구성된다. 예를 들어 아래와 같은 회로에서 출력은 입력에서 3번 반전되고 다시 입력으로 피드백된다. 그러면 각 인버터에서 지연시간에 의해 ... 되지 않고 계속해서 진동할 수 있다.LC 오실레이터의 간단한 구조부성저항은 source follower와 common gate 구조로 구현할 수 있다.I _{X} `=`g _{m2} V
    리포트 | 15페이지 | 4,500원 | 등록일 2020.11.28
  • 다항식 표현을 이용한 DCME 알고리즘 설계 (Design of Degree-Computationless Modified Euclidean Algorithm using Polynomial Expression)
    .13um CMOS cell library를 이용하여 합성하였다. 실험 결과로부터, 제안된 구조를 이용하여 적은 gate count로 고속RS 복호기 구현이 가능함을 알 수 있 ... 함으로써, 입출력신호가 간단해지고, 차수계산회로가 필요 없기 때문에 회로의 복잡도를 줄일 수 있다. 또한, PE 회로가 오류 정정능력 t와 무관하기 때문에, t가 증가함에 따라 ... library. From the results, we can see that the propesed architecture can be used for a high-speed RS decoder with less gate count. 한국통신학회 한국통신학회논문지 강성진, 김남용
    논문 | 7페이지 | 무료 | 등록일 2025.05.30 | 수정일 2025.06.05
  • 판매자 표지 자료 표지
    [전자회로] Pspice (XOR) 실험 레포트
    *************. GATE 와 고찰- A'B + AB'의 회로도- A'B + AB' 결과- XOR의 회로도- XOR 결과3. 고찰Final Time : 5[s]inputA ... 레포트1제출일전공강의학번담당교수이름1. Exclusive OR 원리두 입력이 서로 다르면 출력은 1이 되고 두 입력이 같으면 출력은 0이 된다.XOR gate의 진리표ABX ... 에 차례대로 0/0/1/1의 값을 넣고, inputB에는 차례대로 0/1/0/1의 값을 넣어서 1[s]의 간격으로 Transient 해석한다.두 회로도 모두 input이 00일 때
    리포트 | 3페이지 | 1,500원 | 등록일 2020.11.30
  • 6. 위상제어루프 결과보고서 [2021년도 아날로그 및 디지털 회로 설계 실습 A+ 자료]
    아날로그 및 디지털 회로 설계 실습-실습 6 결과보고서-위상제어루프학과 :담당 교수님 :제출일 :조 :학번 / 이름 :6-4. 설계실습내용 및 분석6-4-1 위상제어루프의 설계 ... 그림 6-2의 위상 제어 루프를 구성한다. (Op amp의 동작전원은 ±5V이고, Logic gate의 동작전원은 5V & GND이다.) 입력단에 기준신호(Frequency : 5 ... 실습이 잘 되지 않았다면 그 이유를 기술한다.이동 통신 등의 채널 설정에 주로 쓰이는 위상 제어 루프에 대해 실험을 하였다. 위상 제어 루프는 VCO의 출력 위상을 입력 신호의 위상
    리포트 | 5페이지 | 1,000원 | 등록일 2022.09.07
  • 불완전명세 상태천이그래프상에서 미정의상태를 이용한 동기순차회로의 테스트용이화 합성 (Synthesis for Testability of Synchronous Sequential Circuits Using Undefined States on)
    한다. 제안된 방법을 이용하여 MCNC 벤치마크 회로에 대해 실험한 결과, 대부분의 회로에 대해 무해 고장의 수가 현격히 줄어들어 높은 고장검출을 얻었다. In this paper ... faults)수를 줄여 테스트를 용이하게 하기 위한 새로운 동기 순차회로의 합성방법을 제안한다. 이 STG 합성법에는 1) 구별전이(distinguishable ... of gate-level circuits synthesized by our modified STGs are reduced, and much higher fault coverage is obtained. 대한전자공학회 전자공학회논문지 - SD 최호용, 김수현
    논문 | 8페이지 | 무료 | 등록일 2025.07.07 | 수정일 2025.07.10
  • JFET의 특성 실험
    JFET의 특성 실험12.1 실험 개요(목적)JFET의 동작 원리를 이해하고 전압-전류 관계를 실험적으로 측정하여 드레인 특성곡선과 전달특성곡선을 결정한다.12.2 실험원리 학습 ... 된다.n채널 JFET이란 n형 반도체의 양쪽으로 p형 반도체를 확산시켜 게이트(Gate, G), 소스(Source, S), 드레인(Drain, D)이라 불리는 3개의 단자로 구성되어 있 ... 에서 의 변화에 따라 가 어떻게 변화하는지를 살펴보기 위해 오른쪽과 같이 회로를 구성하여 시뮬레이션 결과를 확인해보았다. 를 15V로 일정하게 고정시켜 놓은 뒤 의 크기를 증가
    리포트 | 5페이지 | 3,000원 | 등록일 2021.05.10 | 수정일 2022.04.18
  • 디지털 논리회로 실험 7주차 JK-FlipFlop 예비보고서
    디지털 논리회로 설계 및 실험예비보고서주제 : JK FlipFlop소속: 공과대학 전자전기공학부수업: X X,X XXX 교수님 XXX 조교님제출 일자: 20XX년 X월 XX일 X ... 요일X조 XXXXXXX XXX, XXXXXXX XXX목 차1. 실험 목적2. 실험 이론3. 실험 준비4. 실험 기기 및 부품5. 주의 사항6. 실험 과정 및 예상하는 이론적인 실험 ... 결과7. 참고 문헌1. 실험 목적S-R Latch와 J-K Flip-flop의 동작 원리를 살펴본다.2. 실험 이론디지털 시스템에서 클럭 (clock) 신호에 의해 각종 논리신호
    리포트 | 10페이지 | 1,500원 | 등록일 2021.04.22
  • 판매자 표지 자료 표지
    [전자회로] Pspice (Binary Multiplier) 실험 레포트
    0A1를 곱하는 Binary Multiplier 회로를 설계해보았다. 처음의 부분곱은 B1 B0에 A0를 AND gate로 곱한다. 두 번째 부분 곱은 B1 B0에 A1을 AND ... gate로 곱하여 처음 부분 곱에 더하였다. 그리고 HA부분에 반가산기를 그려 넣어 Binary Multiplier 회로를 완성하였다.이렇게 Binary Multiplier 회로 ... 에 더한다. 이것은 두 개의 AND gate와 두 개의 반가산기로서 실행된다.B1 B0A1 A0A0B1 A0B0A1B1 A1B0C3 C2 C1 C02. GATE3. 결과4. 고찰
    리포트 | 3페이지 | 1,000원 | 등록일 2020.11.30
  • 판매자 표지 자료 표지
    [전자회로] Pspice (Multiplexer) 실험 레포트
    의 선택에 의해 출력이 결정되는 4-to-1 멀티플렉서 회로)2. GATE3. 결과4. 고찰? 시뮬레이션 조건Time : 0s ~ 4sgate는 7410 NAND를 사용하여 멀티플렉서 ... 의 기능이 가능하도록 회로를 구성한다.AND gate는 74S11을 사용하여 3개의 값을 한 번에 받는다.OR gate는 와 같이 사용한다.s1s0YI0I1I2I3Y00I ... 가 아닌 NAND gate를 이용하여 새로운 Multiplexer의 회로를 만들었다. 그래서 NAND gate 다음에 나오는 OR gate 대신 NAND gate로 바꿔 회로를 설계
    리포트 | 3페이지 | 1,500원 | 등록일 2020.11.30
  • (A+/이론/예상결과/고찰) 아주대 전자회로실험 설계수정제안서2
    한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부제출일:과목명: 전자회로실험교수명:조교명:분 반:학 번:성 명:설계2. CMOS ... 은 amplifier로서 입력은 gate, 출력은 drain에 연결된다. 보통 이 회로에는 3 개의 capacitor가 추가적으로 붙는다.1. 첫 번째는 입력단에 붙는데, 이는 입력신호 ... 에 의한 것이며, 바이폴러 트랜지스터나 기타의 회로부품을 사방 수mm의 실리콘 소편으로 형성한 집적회로가 주류를 이룬다.CS amp는 source 단자를 ground에 묶어 놓
    리포트 | 5페이지 | 1,500원 | 등록일 2021.10.24
  • 2진-4치 변환기 설계에 관한 연구 (A Study on the Design of Binary to Quaternary Converter)
    본 논문에서는 전압모드를 기초로 한 2진-4치 상호 변환기와 논리 게이트의 기본 소자라고 할 수 있는 4치 인버터회로를 설계하였다. 2진-4치 변환기는 2비트의 2진 신호를 입력 ... 으로 하여 1디지트의 4치 신호를 출력하는 회로이고 4치-2진 변환기는 1디지트의 4치 신호를 받아들여 2비트의 2진 신호를 출력하는 회로이며 Down-literal Circuit ... (DLC)블록과 2진 조합회로(CLC : Combinational Logic Circuit)블록으로 구성된다. 4치 인버터회로를 구현함에 있어서는 기준전압 생성 및 제어신호 생성
    논문 | 11페이지 | 무료 | 등록일 2025.07.03 | 수정일 2025.07.05
  • 판매자 표지 자료 표지
    무기공업화학실험 ZnO 박막의 제조 결과레포트 A+
    Experiment Report 4무기공업화학실험학번:이름:TitleZnO 박막의 제조Materials2-methoxyethanolZinc acetate ... Conclusion1. 태양전지의 효율에 영향을 미치는 변수에 대하여 조사하시오.-open-circuit voltage(Voc) : 회로가 개방된 상태, 즉 무한대의 저항이 걸린 ... 상태에서 빛을 받았을 때 태양전지의 양단에 형성되는 전위차이다.-short-circuit current(Isc): 회로가 단락된 상태, 즉 외부저항이 없는 상태에서 빛을 받았을 때
    리포트 | 3페이지 | 2,500원 | 등록일 2024.06.20
  • 디지털 논리회로 Xilinx와 key, dot matrix를 활용한 패턴 저장, 표출
    디지털 논리회로 실험 학기말 프로젝트1. 설계 목적학기 중에 다룬 기본기술(combinational circuits, sequential circuits, shift ... 위한 회로를 설계한다.Step4 설계 : Dot matrix 를 이용하여 임의의 pattern 을 편집/표시할 수 있는 기능을 구현. Key matrix 에 상/하/좌/우/선택/취소 ... dot matrix 이다.회로를 구성하기 앞서서 먼저 4x4 key matrix 에 대한 이해가 필수적이다.Figure . SEQ Figure \* ARABIC 1Key matrix
    리포트 | 17페이지 | 2,000원 | 등록일 2020.12.03
  • 반도체소자 형명 및 판별법
    양단의 공간 전하 용량이 가변되는 특성을 이용한 것 ex) 주파수 변조회로-제너 다이오드: 애벌런치 (Avalanche)나 항복 (Breakdown) 전압 특성이 낮은 전압 ... 는 부품이다. 아날로그 회로에서는 매우 많은 종류의 트랜지스터가 사용되지만 디지털 회로에서는 그다지 많은 종류는 사용하지 않는다. 디지털 회로에서는 ON 아니면 OFF의 2치 신호 ... 를 취급하기 때문에 트랜지스터의 증폭 특성에 대한 차이는 별로 문제가 되지 않는다. 디지털 회로에서 트랜지스터를 사용하는 경우는 릴레이라고 하는 전자석 스위치를 동작시킬 때(릴레이
    리포트 | 9페이지 | 1,000원 | 등록일 2020.11.30 | 수정일 2021.05.06
  • 판매자 표지 자료 표지
    [전자회로] Pspice (FlipFlop) 실험 레포트
    하기 이전에 가지고 있던 출력 값이 클럭의 상승 모서리가 발생하고 난 다음에는 반대로(0 이었으면 1로, 1 이었으면 0으로) 바뀌게 된다.2. GATE- RS 플립플롭- JK
    리포트 | 4페이지 | 1,000원 | 등록일 2020.11.30
  • 응용전자공학 실험및설계 - ROM과 DAC를 이용한 신호의 재생 실험보고서
    과목명응용전자공학실험및설계[01]과제 제목ROM과 DAC를 이용한 신호의 재생학번 이름20171681 신상훈작성 시간7시간제출일2022.05.19예비보고서I제목p24II실험목표p ... 24III관련이론p25 ~ 33IVDatesheet 분석p34 ~ 35결과보고서1V실험과정 및 결과p3 ~ 18결과보고서2VI실험과정 및 결과p20 ~ 23* 두 번의 실험을 결과 ... 보고서 1, 2에 나눔.예비보고서I. 제목 : ROM과 DAC를 이용한 신호의 재생II. 실험목표▶ 관련이론1. 555 타이머의 발진원리를 설명하라.2. 50% 듀티비의 8 KHz
    리포트 | 35페이지 | 2,500원 | 등록일 2022.05.25
  • 전자회로실험 예비보고서 - MOSFET의 동작 대신호, 소신호 동작 ( A+ 퀄리티 보장 )
    예비보고서실험 05.MOSFET의 동작 대신호/소신호 동작1.실험목적1) 소자 문턱 전압과 소자 전도도 변수를 측정해 본다.2) MOS 소자의 특성 곡선을 측정해 보고, 이를 통 ... -effect transistor)는 디지털 회로와 아날로그 회로에서 가장 일반적인 전계효과 트랜지스터 (FET)이다. 줄여서 MOSFET (한국어: 모스펫)이라고도 한다. 모스펫 ... 은 그저 관습적인 표현이 되었다. 저항층 게이트 전계효과 트랜지스터 (insulated-gate field-effect transistor, IGFET)는 모스펫과 거의 동의어이
    리포트 | 16페이지 | 1,000원 | 등록일 2020.12.03
  • 판매자 표지 자료 표지
    서강대학교 21년도 디지털논리회로실험 프로젝트 3단계 보고서 (A+자료)
    디지털논리회로실험 프로젝트 보고서 – 가위바위보 게임(3단계)1. Block Diagram모듈들을 모두 연결한 Project 파일의 schematic일단 모듈들의 enable ... 의 제어 하에, state에 따라 특정한 동작을 수행하게 된다.이 회로 안에서 다루어야 할 데이터는 가위(S), 바위(R), 보(P), 안 눌림(no_press), 다른 키 눌림 ... gate로 출력하게끔 설계했다. up-rolling 상황에서 R, P, S를 제외한 key는 다른키로 구분해야 하기 때문에, 3개의 LUT4를 이용해 R P S를 의미하는 key
    리포트 | 26페이지 | 3,000원 | 등록일 2022.09.18
  • 8. MOSFET Current Mirror 설계 예비보고서 - [2021년도 전자회로설계실습 A+ 자료]
    Mirror 설계* 모든 계산결과는 반올림하여 유효숫자 세 자리까지만 사용한다.그림 1의 회로와 같이 Current Source에서M _{1,} M _{2} 로는 2N7000 ... } prime(W/L)을 구한다. 사용한 수식 및 수치를 자세히 적어서 제출한다.(Gate Threshold Voltage와 On-stage Drain Current 이용)Data ... Saturation 영역의 조건을 만족한다.(D)I _{O} =I _{REF} =10mA인 전류원을 OrCAD로 설계하여 회로도를 제출한다. (R _{L} =500 Ω으로 설계)(E
    리포트 | 5페이지 | 1,000원 | 등록일 2022.03.15
  • Sk하이닉스
    된 시간 안에서 빠르게 결정할 수 있는 의사결정력, 남들 보다 앞서서 실행하는 실천력은DRAM의 TR gate size를 좀더 효과적으로 줄이고 시장에 빠르게 출시하는데 기여할 것 ... 자신에게 물어보았습니다. ‘만약 전공지식을 접목 시켰다면 어떠했을까?’ 1년이 지난 뒤 2학년이 된 저는 회로이론 및 전자기학 수업을 들을 수 있었고 이러한 전공지식들을 접목 ... 을 이뤘습니다. 2013년 여름방학 당시 Digist(대구경북과학기술원) FAB 에서 실험한 ‘웨이퍼 공정 방법에 따른 탄소나노튜브 개발’, 관련 전공과목들인 반도체공학, 소자 및
    자기소개서 | 5페이지 | 3,000원 | 등록일 2020.11.22
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 08일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
5:51 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감