• 통합검색(4,683)
  • 리포트(4,399)
  • 자기소개서(209)
  • 시험자료(39)
  • 논문(18)
  • 방송통신대(11)
  • 서식(4)
  • ppt테마(2)
  • 이력서(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"논리회로실험" 검색결과 681-700 / 4,683건

  • 논리회로실험 결과보고서11 D/A & A/D converter (DAC & ADC)
    다. 반대로 ADC는 아날로그 신호를 디지털 신호로 변환하는 전자 회로이다. 이번 실험에서 DAC는 74HC90, 74HC04, 74HC05, LM741을 이용하여 구성하였다. 74 ... 그림은 예비보고서에서 작성한 회로 결선도이다. 결선도는 이번 실험에서 구성한 회로와 Bread board 상의 위치만 조금 다르고, 회로 구성방법은 일치하였다.? Part 1 ... 은 DAC를 구성해보는 실험이었다. 회로를 모두 구성한 후, 파형을 관찰하였더니 계단 파형이 나왔다. 여기서 3~4부분과 7~8부분이 다른 부분보다 더 아래로 내려간 것을 확인할 수 있
    리포트 | 4페이지 | 1,500원 | 등록일 2017.03.09 | 수정일 2017.05.30
  • [A+ 예비보고서] 아주대 논리회로실험 실험4 '멀티플렉서 & 디멀티플렉스'
    멀티플렉서-멀티플렉서와는 반대로, 디멀티플렉서(DEMUX)는 한 개의 입력을 여러 개의 출력 중 하나에 연결하는 회로가 된다.●Active high 신호와 Active low 신호-논리 ... 실험4. 예비보고서1.실험목적-멀티플렉서(MUX)와 디멀티플렉서(DEMUX)의 원리를 이해하고 실험을 통해 동작을 확인한다.-멀티플렉서, 디멀티플렉서에서의 active high ... 신호와 active low 신호에 대하여 이해한다.-디코더칩의 구조와 동작에 대해서 이해한다.2.실험이론●멀티플렉서(MUX)- 멀티플렉서(MUX)는 여러 개의 입력 중 원하는 입력
    리포트 | 5페이지 | 1,000원 | 등록일 2015.03.27
  • 아주대 논리회로실험 실험결과7 복호기와 부호기 (Decoder & Encoder)
    와 디코더 실험중 Decimal-to-excess 3 encoder 실험으로 우리가 일상 에서 사용하는 10진수를 회로설계와 논리회로에서 유용하게 사용하는 excess 3 code ... 으로 부호화라고 한다. 이번 실험에서는 십진수를 단순히 BCD의 2진수가아닌 BCD에 더 업그레이드된 논리회로 시간에 배운 excess 3 code로 인코딩 하는회로를 구성해서 동작 ... 실험 7. 디코더와 인코더 결과보고서● 실험 결과 분석실험 1. 2단 2진 카운터 (시뮬레이션 대체)그림 2의 회로를 구성하여 그림 3에 다음의 파형을 그리시오.1) 출력 A
    리포트 | 9페이지 | 1,500원 | 등록일 2014.10.04 | 수정일 2017.08.03
  • 아주대 논리회로실험 실험예비3 가산기와 감산기(Adder & Subtractor)
    (Carry) C를 출력하는 조합논리 회로입력출력xyCS0*************10(2) 전가산기(Full adder)두 개의 2진수와 아랫자리의 자리 올림을 더하여 합(Sum) S ... 와 자리 올림(Carry) C를 출력하는 조합논리 회로입력출력xyzCS0000000101010010111010001101101101011111(3) 반감산기(Half-s ... ubstractors)두 개의 2진수를 빼서 차(Difference) D와 빌림(Borrow) B를 출력하는 조합논리 회로입력출력xyBD0000011110011100(4) 전감산기(Full-s
    리포트 | 8페이지 | 1,500원 | 등록일 2014.10.04 | 수정일 2017.08.03
  • [A+ 결과보고서] 아주대 논리회로실험 실험4 '멀티플렉서 & 디멀티플렉서'
    이 일치하였다. 사실 이 실험은 어떠한 양을 측정하는 실험이 아니고 단순히 회로도에 입력을 가했을 때, 생기는 결과가 명확히 정해져 있는 실험이므로, 실험값이 예비보고서와 이론적인 ... 결과값이 같을 경우에는 실험진행시 회로를 올바르게 구성했다는 것 밖에 분석할 수 없는것같다.●디멀티플렉서 실험결과DEMUX입력출력DS1S0Y3Y2Y1Y00XX0000+500000 ... 하나에 연결하는 회로가 된다. 이 실험에서 S1과 S0의 역할을 살펴보면 디멀티플렉서는 멀티플렉서와는 다르게 하나의 입력원을 가지고 있는데, 이 입력원을 출력원 4개중 하나
    리포트 | 6페이지 | 1,000원 | 등록일 2015.03.27
  • 아주대 논리회로실험 실험결과6 시프트레지스터와 카운터 (Shift Register & Counter)
    번seL0L1L2L3L40LLDDD1DLLDD2DDLLD3DDDLD4DDDDL5DDDDDSimulationComent : 이번 실험은 7496 집적회로를 이용해 실험1-1에서 진행 ... 하였던 Parallel In/Serial Out 시프트레지스터의 동작을 확인해보는 실험이었다. 실험1에서는 7476소자(J-K F/F)을 3개(J-K는 6개)를 이용하여 회로 ... 를 구성하였지만 이번 실험에서는 7476 소자 하나만을 이용하여 회로를 구성하여서 아주 간단한 회로가 되었다. 회로 구성후 DS(9번핀)와 PE(8번핀)를 접지시킨다. 그리고 CLR
    리포트 | 10페이지 | 1,500원 | 등록일 2014.10.04 | 수정일 2017.08.03
  • 아주대 논리회로실험 Multiplexer & Demultiplexer 결과보고서
    논리회로실험 결과보고서실험4. Multiplexer & Demultiplexer실험 1) MultiplexerEnable 입력을 갖는 4x1 멀티플렉서를 74HC20과 74HC ... 04를 이용하여 위의 회로를 구성실험 1 결과값INPUTOUTPUTES1S0D3D2D1D0Y1XXXXXX00011100 ... IC인 74HC153을 이용하여 위의 회로를 구성실험 2 결과값INPUTOUTPUTES1S0D3D2D1D0Y1XXXXXX
    리포트 | 6페이지 | 1,000원 | 등록일 2013.11.29
  • 논리회로실험 실험6 Latch & Flip-Flop 결과보고서
    7주차 결과보고서실험 6 Latch & Flip-Flop▶실험과정 및 결과◈ 실험 1 : R-S F/F구성 사진 :- 74HC00게이트 4개를 사용하여 결손도를 참고하여 회로 ... 하는 실험결과를 얻었다.- S-R F/F에서 R을 인버터에 통과시킨 후 S와 합친 회로라고 할 수 있다. 따라서 S-R F/F에서 S와 R이 서로 반대의 입력을 가질 때라고 생각하면 쉽 ... 하여 실험하였다. 실험실에서 데이터시트를 보고 바로 브레드보드에 회로를 설계, 설치하였다.- LED는 왼쪽이 Q, 오른쪽이 Q’이다.- IC를 이용한 F/F은 실제 클럭을 입력
    리포트 | 9페이지 | 1,000원 | 등록일 2013.09.08
  • [아주대] 논리회로실험 4장 결과(Multiplexer & Demultiplexer)
    값을 내보내게 하는 원리 이다. 위 사진에서 볼 수 있듯이 앞으로의 모든 실험에서 공급전류원은 5V DC 전압을 사용했고, 회로도를 이용해서 회로를 구성했으며, 번호①의 회로 ... 듯이 예측 값에 부합하는 결과가 나왔다.< 실험1 > 실험 결과 사진②③④⑤⑥⑦⑧⑨위의 회로는 NAND gate가 4개였으므로 4개의 출력 중 하나를 선택해 내보낼 수 있는 4x1 ... } B 출력의 동작관계를 보고 실험1에서 구성한 회로와 출력 값이 같은지 보는 실험이었다. 위의 회로도를 이용해서 회로를 구성했으며, 번호①의 회로처럼 회로를 구성했다.사진
    리포트 | 7페이지 | 2,000원 | 등록일 2013.09.25
  • [아주대] 논리회로실험 4장 예비(Multiplexer & Demultiplexer)
    , 74HC153, 74HC139PROCEDURES실험1)74HC20과 74HC04를 이용하여 위의 multiplexer회로를 구성하고 입력 스위치에 변화에 따른 출력 Y값을 기록 ... 하고 스위치입력 S1, S2에 따라 멀티 플렉싱 기능이 이루어지는지 확인한다.실험2)74HC153을 이용하여 위 회로를 구성하고 입력스위치에 변화에 따른 출력 Y를 기록하고 멀티 플렉 ... 싱 기능이 이루어지는지 확인한다. 또한 실험1과 결과가 같은지 비교한다.실험3)74HC11과 74HC04를 이용하여 Demultiplexer회로를 구성하고 입력의 변화에 따른 출력
    리포트 | 9페이지 | 2,000원 | 등록일 2013.09.15 | 수정일 2013.09.25
  • [아주대] 논리회로실험 5장 예비(Decoder & Encoder)
    PROCEDURES실험1)74HC08과 74HC04를 이용하여 아래의 encorder 회로를 구성하고 출력 단에 저항과 LED를 이용하여 출력 값을 LED로 측정한다. 입력 스위치에 변화에 따른 ... Experiment 5 Decoder & EncoderOBJECTIVES- 디코딩(Decoding)과 인코딩(Encoding)의 코드 변환 동작에 관한 실험하고 그 동작원리 ... 을 알 수 있다. decorder는 이전실험의 demultiplexer와 비슷한 특성을 가지는데, decorder는 n비트의 2진 코드를 decording해서 출력할 때 한 개의 1
    리포트 | 13페이지 | 2,000원 | 등록일 2013.09.25
  • 논리회로실험 - 제 5장 ALU 코드를 KIT에 올리는 실험 결과보고서
    과 목 : 논리회로설계과 제 명 : 결과보고서 5담당교수 : 김종태학 과 : 전기전자공학부학 년 : 3학 번 :이 름 :제 출 일 : 2013 / 5 / 81 ... 이론으로가 아니라 실제로 이 회로가 돌아가는지를 확인해보는 실험이다.2. Design(1)어떠한 회로를 설계할 것인가 1)1)ALU-4bit State(상태) 별 동작-ALU ... . Introduction네 번째 실험(booth_ALU)에서 ALU의 코드를 작성해보고 이를 모델심으로 작동시켜서 그 결과를 확인해 보았다. 이번 실험은 저번 실험 때 ALU 코드를 KIT에 올려서
    리포트 | 17페이지 | 1,000원 | 등록일 2014.08.15
  • 판매자 표지 자료 표지
    논리회로실험_VHDL을 이용한 신호등 설계
    1. Object- Using the traffic lights module mounted on HBE-COMBO II, implement traffic lights controller easily accessible in our lives.- Traffic light..
    리포트 | 25페이지 | 3,000원 | 등록일 2011.07.06 | 수정일 2017.06.21
  • [아주대] 논리회로실험 5장 결과(Decoder & Encoder)
    었다.공급전류원PROCEDURES & RESULTS위 사진에서 볼 수 있듯이 앞으로의 모든 실험에서 공급전류원은 5V DC 전압을 사용했다.회로도< 실험 1 >사진번호 ... 1과는 반대로 끼고V _{cc}에 연결해주어L일 때 불빛이 나도록 출력 단에 연결하여 결과 값을 측정하였다. 역시 소자하나로만 구성된 회로여서 실험에는 별 어려움이 없었다.실험 전 ... 개의 출력만이 L로 나오고 나머지는 High으로 나온다는 것을 알 수 있었다.< 실험 3 >회로실험3에서는 encoder를 logic gate인 inverter와 NAND
    리포트 | 7페이지 | 2,000원 | 등록일 2013.09.25
  • 논리회로 설계실험 memory 설계
    Memory 설계1. Introduction1)ROM과 RAM의 특징을 안다.2)RAM(Random Access Memory)를 VHDL로 구현 한다.3)VHDL 문법 중 Type declarations에 대해서 안다.2. Problem Statement① Descri..
    리포트 | 7페이지 | 1,000원 | 등록일 2009.07.10
  • 논리회로 설계실험 가산기
    4-bit 가산기 설계1. Introduction1) 비트의 덧셈, 뺄셈과 관련하여 반가산기, 전가산기, 보수(complement) 이론 등을 확실히 이해한다.2) 조합논리회로
    리포트 | 8페이지 | 1,000원 | 등록일 2009.07.10
  • [A+ 결과보고서] 아주대 논리회로실험 실험3 '가산기& 감산기'
    omplement한 1-0이다. 즉, -2이다. 2bit 2′s complement의 범위는 -2에서 1까지임을 논리회로에서 배운 결과 알고 있다.●감산기 예비보고서 결과 및 실험 결과 ... 는 결과값이 일치하였다. 사실 이 실험은 어떠한 양을 측정하는 실험이 아니고 단순히 회로도에 입력을 가했을 때, 생기는 결과가 명확히 정해져 있는 실험이므로, 실험값이 예비보고서 ... 와 이론적인 결과값이 같을 경우에는 실험진행시 회로를 올바르게 구성했다는 것 밖에 분석할 수 없는것같다.●감산기(Subtractor) 실험결과3)반감산기 구성 및 결과 확인(위부터 D
    리포트 | 5페이지 | 1,000원 | 등록일 2015.03.27
  • [A+ 예비보고서] 아주대 논리회로실험 실험3 '가산기& 감산기'
    에 더함으로써 구할 수 있다. 이 방법에 의하면 뺄셈은 전가산기를 사용하는 덧셈이 된다. 그러나, 뺄셈을 직접 수행하는 논리 회로를 구성하여 뺄셈을 할 수도 있다. 이번 실험에서는 전 ... 실험 3 예비보고서1. 실험목적-Logic gates를 이용하여 가산기(adder)와 감산기(subtractor)를 구성하여 동작을 확인해본다.-디지털 시스템의 기본 요소인 가산 ... 과 차이점을 이해한다.2. 실험이론●가산기(adder)-이번에 실험할 가산기에는 전가산기(full adder: FA)와 반가산기(half adder: HA)가 있는데, 간단
    리포트 | 5페이지 | 1,000원 | 등록일 2015.03.27
  • 논리회로실험 기초 ( Or cad사용법 및 논리게이트 기초)
    논리회로실험결과 레포트11. Or cad 사용법 익히기2. 게이트 소자 성질 익히기학 번 20073003이 름 임 수 민실험목표Or cad 기능 가운데 schematic ... Capture를 이용하여 논리 회로를 작성하고 Simulation을 통해 입력신호와 출력신호를 분석해 본다.실험A. 기본 게이트 출력다음의 회로를 OrCAD의 Capture 기능을 이용 ... 된다.? De morgan 응용 출력 결과입 력출 력측정 출력 전압(V)ABC0000011110111111실험2-A. AND 게이트(실험2기본논리회로)? 회로도? Run조건- inA= 0
    리포트 | 12페이지 | 1,000원 | 등록일 2011.11.21
  • 아주대 논리회로실험 실험예비5 래치와 플립플롭(Latch & Flip-Flop)
    실험 5. 래치와 플립플롭(Latch & Flip-Flop) 예비보고서● 이론(1) Flip-flop(이하 F/F) : 두 가지의 안정 상태를 갖는 소자로서 외부로부터 신호 ... 한 특성으로 F/F는 순차회로(sequential circuit) 구성의 기본 요소가 된다.- F/F의 종류 : R-S(Reset-Set), D(Data), T(Toggle), J-K ... F/F 등이 있다.(2) R-S F/F (R-S Latch with Enable)다음의 R-S F/F은 NAND 게이트로 만든 플립플롭 회로이다. 이 회로는 R-S latch
    리포트 | 7페이지 | 1,500원 | 등록일 2014.10.04 | 수정일 2017.08.03
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 06월 20일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
3:37 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감