[아주대] 논리회로실험 4장 예비(Multiplexer & Demultiplexer)

최초 등록일
2013.09.15
최종 저작일
2012.09
9페이지/한글파일 한컴오피스
가격 2,000원 할인쿠폰받기
판매자ric******* 13회 판매
다운로드
장바구니

소개글

A+ 받은 레포트 입니다.
열심히 썻으니 참고하세요.

목차

1. OBJECTIVES
2. RESUME OF THEORY
3. EQUIPMENT REQUIRED
4. PROCEDURE
5. EXPECTING RESULTS

본문내용

OBJECTIVES
- 멀티플렉서(Multiplexer)와 디멀티플렉서(Demultiplexer)의 원리를 이해하고 실험을 통해 동작을 확인한다.
RESUME OF THEORY
Multiplexer
multiplexer는 스위치신호를 이용하여 여러 가지 입력선 중에서 원하는 입력선이 출력 선으로 출력되도록 하는 회로이고 보통 줄여서 MUX라고 부른다. 기본 회로의 구조는 위와 같으며 입력선 I _{0} ,`I _{1} ,`I _{2} `....이 있고 입력선의 개수에 따라 원하는 신호를 출력하기 위한 스위치의 개수도 달라지게 된다. n개의 입력선이 있다면 스위치가 표현할 수 있는 개수 n개가 되어야 하는데 스위치 하나가 표현할 수 있는 수는 2개이므로 n개의 입력선이 있다면 [log _{2} n]개의 스위치 개수가 필요하게 되고 0, 1을 각 AND gate에 넣기 위해 스위치 개수만큼의 NOT gate가 필요하다. 원하는 데이터의 출력은 스위치신호와 입력데이터를 AND gate로 묶어줌으로써 스위치신호가 AND gate에 모두 1로 들어왔을 때 같이 들어온 입력데이터 값을 출력으로 내보내게 된다.

<중 략>

S0, S1에 따라 입력데이터선중에 출력되는 데이터 선이 달라질 것이며, 입력이 00일 때는 D0, 10일 때는 D1, 01일 때는 D2, 11일 때는 D3을 출력할 것이다. 노란색으로 칠해진 것이 출력되는 입력데이터일 것이며, 다른 입력데이터들과 구분 짓기 위해 출력되는 데이터만 다른 논리 값을 걸어주었다. S0, S1에 따른 멀티 플렉싱이 일어날 것이다.
74HC153의 데이터시트를 보고 입출력특성을 보면 실험2에서 multiplexer소자로 구현한 회로에서의 입력스위치에 따른 출력 값도 실험1에서의 진리표와 같이 나올 것이다. 역시 입력스위치에 따른 멀티 플렉싱이 이루어질 것이다.
실험3 4에서는 demultiplexer를 gate소자들을 이용해 구현해보고 demultiplexer소자로 구현한 회로와 비교해볼 것이다.

참고 자료

없음

자료후기(1)

자료문의

ㆍ이 자료에 대해 궁금한 점을 판매자에게 직접 문의 하실 수 있습니다.
ㆍ상업성 광고글, 욕설, 비방글, 내용 없는 글 등은 운영 방침에 따라 예고 없이 삭제될 수 있습니다.
ㆍ다운로드가 되지 않는 등 서비스 불편사항은 고객센터 1:1 문의하기를 이용해주세요.

판매자 정보

ric*******
회원 소개글이 없습니다.
판매지수
ㆍ판매 자료수
21
ㆍ전체 판매량
242
ㆍ최근 3개월 판매량
3
ㆍ자료후기 점수
평균 A+
ㆍ자료문의 응답률
받은문의없음
판매자 정보
ㆍ학교정보
  • 비공개
ㆍ직장정보
  • 비공개
ㆍ자격증
  • 비공개
  • 위 정보 및 게시물 내용의 진실성에 대하여 해피캠퍼스는 보증하지 아니하며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
    위 정보 및 게시물 내용의 불법적 이용, 무단 전재·배포는 금지되어 있습니다.
    저작권침해, 명예훼손 등 분쟁요소 발견시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.

    찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

    • 한글파일 아주대학교 논리회로실험 실험9 결과보고서 4페이지
      . 과목명: 논리회로실험 EXPERIMENT 9 - RAM - 1. 실험 결과 ... 실험 1 1) 2-bIt RAM 2-bIt RAM의 회로도 결선도 실험 ... 실험이었다. 이 회로는 A 또는 B 의 두 비트중 하나의 비트를 선택해서 읽거나
    • 한글파일 논리회로실험 예비 4 11페이지
      : 논리회로실험 교수명: 이정원 교수님 학 번: 201220754 성 명 ... : 조윤성 1. 실험 목적 - 멀티플렉서(Multiplexer ? MUX ... 확인해본다. 실험1 (Multiplexer) 실험 1.1 ? Gate를
    • 한글파일 논리회로실험 결과 10 8페이지
      작성하였음을 서약합니다. 학 부: 전자공학과 과목명: 논리회로실험 교수 ... . 하지만, 우리 실험에선 한정된 소자와 회로 면적에서 진행되기 때문에 정확한 ... 와 예상도이다. 회로도 예상결선도 실험①에서 OP AMP는 증폭기로 동작한
    • 한글파일 논리회로실험 결과 8 11페이지
      report를 작성하였음을 서약합니다. 학 부: 전자공학과 과목명: 논리회로 ... 반복적으로 상태를 옮겨가는 회로를 말한다. 우리 실험에선 우선적으로 비 ... 실험 교수명: 이정원 교수님 학 번: 201220754 성 명: 조윤성 1
    • 한글파일 논리회로실험 예비 10 8페이지
      작성하였음을 서약합니다. 학 부: 전자공학과 과목명: 논리회로실험 교수명 ... ADC의 사용 이유 생활 부분의 입력신호는 연속적인 값의 집합인 ... : 이정원 교수님 학 번: 201220754 성 명: 조윤성 1. 실험
    • 한글파일 논리회로실험 결과 9 8페이지
      서약합니다. 학 부: 전자공학과 과목명: 논리회로실험 교수명: 이정원 ... 교수님 학 번: 201220754 성 명: 조윤성 1. 실험 결과 이번 ... . 따라서 이에 대한 기본적인 실험으로 2bit 램을 NAND
    • 한글파일 논리회로실험 결과 7 12페이지
      : 논리회로실험 교수명: 이정원 교수님 학 번: 201220754 성 명 ... 실험에서 둘은 동일하게 결선되었다. 회로도 예상결선도 각 입력을 설명하자면 ... 가능해야한다. Right, Left 방향 레지스터를 한 회로 안에 구현하고
    더보기
    상세하단 배너
    우수 콘텐츠 서비스 품질인증 획득
    최근 본 자료더보기
    [아주대] 논리회로실험 4장 예비(Multiplexer &amp; Demultiplexer)