• 통합검색(1,725)
  • 리포트(1,535)
  • 자기소개서(171)
  • 시험자료(7)
  • 논문(5)
  • 서식(3)
  • ppt테마(2)
  • 방송통신대(1)
  • 이력서(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"논리회로설계및실험" 검색결과 561-580 / 1,725건

  • 시립대 전전설2 [3주차 예비] 레포트
    this Lab이번 실험에서는 Verilog HDL 언어를 사용하여 논리회로설계하는 방법을 배운다. 비트 단위 연산자를 이용하는 실험과 Gate Primitive를 사용 ... (베릴로그)는 전자 회로 및 시스템에 사용되는 하드웨어 기술 언어로, 회로 설계, 검증, 구현 등 여러 용도로 사용할 수 있다."라고 위키백과에서 정의되어있습니다, 한마디로 어떤 하드웨어 ... 전자전기컴퓨터설계실험 ⅡPre-report3주차: Logic Design using Verilog HDL1. Introduction (실험에 대한 소개)가. Purpose of
    리포트 | 8페이지 | 2,000원 | 등록일 2019.07.29
  • 광운대학교 전기공학과 1학년 실험6
    을 이해하고 이를 실제 회로설계에 적용함으로써 논리회로를 다루는 능력을 키운다.◆관련 이론◆☑ 논리게이트의 조합앞의 실험2에서 다루었던 기본적인 논리게이트 요소들을 결합하면 이론 ... 실험 6. 논리조합회로설계전기공학과◆개요◆논리게이트의 조합으로 복잡한 논리적 함수관계를 구현하는 연습을 행한다. 또한 불 필요하게 복잡한 논리함수를 단순화시키는 방법 ... 으로 karnaugh map을 응용하는 방법을 익히고 don't care 조건을 다루는 예를 실습한다.조합논리회로 설계의 실례로 덧셈기의 회로를 구현해 본다. 반가산기와 전가산기의 기본동작
    리포트 | 11페이지 | 1,000원 | 등록일 2019.06.30
  • 디지털회로실험 텀프로젝트 3비트 가산기를 이용한 7세그먼트 디스플레이
    . 회로도 및 구성※ 패턴도 (점프선 3개 사용)※ 회로구성 (기판 앞)※ 회로구성 (기판 뒤)4. 실험 결과5. 고찰이번 텀 프로젝트는 3비트 가산기를 이용한 7세그먼트 디스플레이 ... 였고 패턴도도 점프선을 최소한으로 하는 방향으로 완성했다. 앞서 실험실 개방 때 회로도가 제대로 작동함을 확인하였지만 막상 텀 당일에 설계해보니 납땜이 미숙하여 시간이 오래 걸렸 ... 고, 점프선을 작게 사용하여 패턴도를 작성하다보니 작업 시 생각보다 어려움이 많았다. 디스플레이 출력이 제대로 나왔고 이번 실험을 통해 회로 구상과 설계뿐만 아니라 실질적인 작업의 숙련도 또한 중요하다고 느꼈다.
    리포트 | 9페이지 | 10,000원 | 등록일 2020.04.21 | 수정일 2022.11.11
  • 서강대학교 디지털논리회로실험 - 실험 3. Decoders and Encoders 예비 보고서
    디지털논리회로실험예비 보고서[3주차]실험 3. Decoders and Encoders1. 실험 목적1) 일반적인 binary decoder의 동작 원리를 이해한다.2) 7-s ... ) Decoder하나의 코드 체계를 다른 코드 체계로 변환하는 논리 회로이며 일반적으로 입력이 출 력에 비해 더 적은 bit수를 갖는다. 대표적으로 n-to-2^{ n} binary ... 므로 논리 회로는 [그림 4]처럼 구현될 수 있다.[그림 4]2) EncoderDecoder와 반대의 기능을 하는 논리 회로이며 일반적으로 입력이 출력에 비해 더 많 은 bit수를 갖
    리포트 | 11페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 7세그먼트 디코더 실험보고서
    로, 1은 0으로 수정하여 설계하면 된다.[세그먼트 디코더의 회로도]3. 실험 예비보고3.1 기초 이론의 식 (1)과 같이 실험 4의 [표 4-2] BCD/10진수 디코더의 부울 함수 ... 방법 및 순서5.1 실험 예비 보고 3.3에서 설계한 4진수/2진수(4-line to 2-line) 우선 순위 인코더를 AND, OR, NOT 게이트를 사용하여 구성하라.5.2 ... 진수/2진수(4-line to 2-line) 우선순위 인코더(큰 숫자가 우선순위가 높음)의 출력 A와 B에 대한 논리함수를 나타내고, AND 및 OR 게이트로 구성된 4진수/2진수
    리포트 | 8페이지 | 1,000원 | 등록일 2020.04.26
  • 서강대학교 디지털논리회로실험 - 실험 4. Multiplexer, Demultiplexer and Comparator 예비 보고서
    디지털논리회로실험예비 보고서[4주차]실험 4. Multiplexer, Demultiplexer and Comparator1. 실험 목적1) Tri-state 소자의 동작 원리 ... 하는 논리 회로 를 [그림 12]와 같이 설계할 수 있다.f=(x _{ 2}?y _{ 2})+(x _{ 1}?y _{ 1})+(x _{ 0}?y _{ 0})이다.[그림 12]3 ... 및 예상 결과1) Tri-state buffer 소자의 동작 확인Schematic 회로 및 시뮬레이션 결과는 다음과 같다.[그림 15][그림 16][그림 2]의 진리표와 [그림
    리포트 | 9페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 디지털 실험 9장(멀티플렉서를 이용한 조합논리) 예비보고서
    실험 예비 보고서(9장 멀티플렉서를이용한 조합논리)실험 목적-멀티플렉서를 이용하여 비교기와 패리티 발생기를 설계하고 그 회로를 시험한다.-2XN 입력의 진리표를 수행하기 위해 N ... 의 하나는 진리표로부터 바로 조합 논리 함수를 실현할 수 있는 것이다. 예로써, 실험 7에서는 그림 9-2(a)에 제시된 진리표로부터 오버플로우 에러를 검출하는 회로가 필요 ... 입력 멀티플렉서를 이용한다.실험부품 및 사용기기17404 hex 인버터174151A 멀티플렉서1LED1브레드 보드15V 직류전압전원 장치1오실로스코프저항기 660Ω, 1kΩ이론
    리포트 | 14페이지 | 3,000원 | 등록일 2019.12.17
  • 서강대학교 디지털논리회로실험 - 실험 2. Digital Logic Gates 예비 보고서
    디지털논리회로실험예비 보고서[2주차]실험 2. Digital Logic Gates1. 실험 목적1) TTL의 동작 원리를 확인한다.2) 주어진 진리표를 논리식으로 최적화한다.3 ... 며 회로에서 사용시 방향에 주의해야한다.[그림 5] 1N41484. 실험 회로의 해석 및 예상 결과1) 과정 1-A[그림 6]의 회로에 대한 Xilinx ISE 시뮬레이션 결과 ... ) 논리식을 TTL로 구현하여 그 동작을 확인한다.4) Xilinx ISE로 설계회로를 FPGA로 구현하고 그 동작을 확인한다.2. 관련 이론1) TTL (Transistor
    리포트 | 7페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 디지털 실험 7장(가산기,감산기) 결과보고서
    (overflow) 검출로 부호화 수의 가산기 설계를 완성한다.2. 실험순서1) 그림 7-5는 2진수를 Excess-3코드로 변환하는 회로를 부분적으로 완성한 설계이다. 그것은 이론 요약 ... ) 설계로부터 회로를 구성한다. 진리표 7-3에 나열된 대로, 모든 가능한 입력을 시험한다. 출력은 LED로부터 바로 읽어진다. 논리 1일 때, LED는 ON이 되고 논리 0일 때 ... 실험 6장 비교기1. 실험목적- 가산, 감산 연산을 구현해 본다.- 4비트 2진수를 Excess – 3 코드로 변환하는 변환기를 설계, 구현, 실험한다.- 3 오버 플로우
    리포트 | 6페이지 | 3,000원 | 등록일 2019.12.17
  • 기초전자회로실험 예비보고서 - Boolean 대수
    의 기본법칙실험회로 및 시뮬레이션 결과4.1 Boolean 대수측정문제 : AND, OR, NOT 게이트만 사용1. Boolean 대수 기본법칙 1번 식A0X000101A1X ... Boolean 간략화문제측정문제 : AND, OR, NOT 게이트만 사용참고문헌민상원, 『설계능력 향상을 위한 전기, 전자, 통신, 컴퓨터공학 기초전공실험, (2011년)예비보고서 기초전자회로실험1 실험일: 년 월 일 ... 실험 제목 : Boolean 대수와 논리식 간략화실험에 관련된 이론Boolean 대수란?조지 불(George boole)에 의해 고안되었으며, 논리적인 상관관계를 다루며, 0
    리포트 | 4페이지 | 1,000원 | 등록일 2019.09.29 | 수정일 2019.09.30
  • 기초전자회로실험 예비보고서 - n-bit 이진가산기
    계산 부분을 n-bit이진 가산기로 구성할 수 있다고 생각하면 된다실험회로 및 시뮬레이션 결과4.1 XOR 게이트◈ 논리식 을 만족하는 회로를 구성하고 진리표를 작성한다. 진리표 ... .3절 설계2)의 NAND 또는 NOR게이트 활용실험 에서 자신이 설계회로도를 비교하고 차이점을 확인한다.4.4 3-Bit 이진 가산기 설계4.2와 4.3절에서 구성한 회로 ... 회로 Z로 논리 게이트가 구성됨을 확인할 수 있다n-bit 이진 가산기: 가장 낮은 비트(LSB:least Significant Bit)의 가산기에는 반가산기를,나머지 상위 비트
    리포트 | 7페이지 | 1,000원 | 등록일 2019.09.29 | 수정일 2019.09.30
  • 외국계자기소개서- 2018 TexasInstrument Korea Sales Intern(기술영업인턴)
    하여야겠다고 생각하였고, 설계자의 능력에 따라 회로를 간소화 할 수 있다는 점에서 흥미를 느꼈습니다.아날로그 및 디지털 회로설계실습을 통하여 논리표를 통해 7segement를 제어 ... 하면 그 일에 대해 얼마나 빠르고 정확하게 익숙해질수 있을지 고민하고 행동했습니다.처음 공모전에 참가했을 때, 프로젝트 총괄과 회로설계를 담당하였습니다. 저희 팀은 미세먼지 센서 ... 회로의 배치가 다르다는 점, 그리고 불필요한 정보들이 많다는 점을 파악하였습니다. 이를 염두에 두어 보고서를 작성하기 시작한 결과, 보고서 부분과 실험결과 부분에서 성과를 이뤄
    자기소개서 | 4페이지 | 3,000원 | 등록일 2020.06.01 | 수정일 2020.11.26
  • 전자전기컴퓨터설계실험2(전전설2) (3) Logic Design using Verilog HDL
    HDLpost-lab reportⅠ. 서론1. 실험 목적본 실험에서는 Verilog HDL의 사용법을 익히고 이를 사용하여 디지털 논리회로설계하는 여러 가지 방법을 다룬다 ... Logic Design using Verilog HDLpost-lab report과목명전자전기컴퓨터설계실험2담당 교수전공 학부전자전기컴퓨터공학부학번성명제출 일자Logic ... . Verilog (03)Ⅱ. 본론 (03)1. 실험 장비 및 사용법 (03)1.1. Verilog HDL (04)1.1.1. Verilog 어휘 규칙 (04)1.1.2. Module(1
    리포트 | 84페이지 | 2,000원 | 등록일 2019.10.11 | 수정일 2021.04.29
  • A+받은 TTL 7483을 이용한 4자리 가감산기
    기초전자공학실험1 보고서실험5. 조합회로 ㅣ모의실험 및 분석TTL 7483을 이용한 4자리 가감산기 모의실험회로도를 통해 cB1~cB4가 B1~B4와 SUB 값에 의해 결정되고S ... 실험 결과XOP 논리부의 CUPL 코드와 모의실험 결과는 다음과 같다.4자리 가감산기의 출력값의 부호인 S5가 출력된다.실험결과 및 분석실험 5-1. TTL 7483 를 이용한 4 ... 5가 A4, B4, SUB, C4에 의해 정해져서 4자리 가감산기 계산이 완성되는 것을 알 수 있고 결과값을 확인할 수 있다.WinCUPL을 이용한 4자리 가감산기 설계 및 모의
    리포트 | 1페이지 | 1,000원 | 등록일 2019.09.06
  • 디지털 실험 4장(논리대수와 드모르간 정리, 간소화) 결과 보고서
    실험 4장 논리대수와 드모르간 정리, 간소화1. 실험목적-실험적으로 Boolean 대수의 여러 법칙을 증명한다.-규칙 10과 11을 증명할 회로를 구성한다.-실험적으로 4입력 ... 변수를 갖는 회로의 진리표를 결정하고, 수학적으로 등가인지를 증명하기 위해 드모르간 정리를 이용한다.2. 실험순서1) 그림 4-1에 제시된 회로를 구성한다. 전원은 5.0V로 고정 ... 의 마지막 줄을 완성한다.SchematicTiming DiagramBoolean Rule5) 규칙 10을 설명할 회로설계한다. 함수 발생기가 입력 A를 나타내기 위해 사용되어지
    리포트 | 4페이지 | 3,000원 | 등록일 2019.12.17
  • 멀티플렉서와 디멀티플렉서
    는 조합 논리 회로인데 2개의 입력밖에 받을 수 없으므로 전 단계의 Carry는 더해 줄 수 없다. 두 번째 실험에서는 이러한 단점을 보완한 전가산기를 설계하였다. NOT게이트 ... 와 74153칩 하나를 이용하여 전가산기를 설계하였는데 저번 실험에 비해 사용된 칩과 전선의 개수가 줄어들어 훨씬 간단하게 실험하였다. 같은 결과를 얻더라도 어떻게 회로를 짜고 무슨 소자를 이용하냐에 따라 실험과정이 훨씬 간단해질 수 있다는 것도 알 수 있었다. ... 실험보고서멀티플렉서와 디멀티플렉서1. 실험목적본 실험을 통해 멀티플렉서 및 디멀티플렉서에 대해 알아본다.멀티플렉서를 이용한 전가산기에 대해 알아본다.멀티플렉서를 이용한 2비트 덧
    리포트 | 8페이지 | 1,000원 | 등록일 2019.06.27 | 수정일 2020.05.01
  • 판매자 표지 자료 표지
    [전기실험]디지털 공학 실험 레포트 1장(문제풀이)
    2가 개방되어 있으면 LIGHT는 OFF이다.L=SW1+SW2+SW1+SW1·SW216. 모든 입력이 HIGH일 때만 출력이 HIGH가 되는 논리회로가 있다. 이것은 어떤 논리회로 ... 인가?AND 게이트17. 한 개의 입력이 HIGH이고, 다른 하나의 입력이 LOW일 때, 출력이 LOW인 2-입력 논리회로가 있다. 어떤 논리회로인가?AND 게이트18. 한 개 ... 의 입력이 HIGH이고, 다른 하나의 입력이 LOW일 때, 출력이 HIGH인 2-입력 논리회로가 있 다. 어떤 논리회로인가?OR 게이트1-4절 시스템 개념19. 그림 1-63의 입
    리포트 | 5페이지 | 1,500원 | 등록일 2020.04.20
  • 멀티플랙서와 디멀티플랙서 레포트
    I _{1}⑥ 회로도(1)2 TIMES 1 MUX를 설계하고 실험 후 그 결과를 확인하시오. 또한 E(enable)단자를 적용할 수 있도록 회로를 수정하시오.㉮진리표입력신호선택신호 ... 가 4개여서 선택신호가 2개여야 4개의 출력을 얻을 수 있다. 논리등가회로를 통해 먼저 MUX를 설계하였는데, 판의 입력은 최대 5개까지고 입력해야하는 입력값은 6개나 되어서I ... 멀티플렉서와 디멀티플렉서1. 실험목적? 멀티플렉서의 의미와 동작 이해? 디멀티플렉서의 의미와 동작 이해? 멀티플렉서와 디멀티플렉서의 응용 회로 이해2. 배경이론Ⅰ.멀티플렉서1
    리포트 | 4페이지 | 1,000원 | 등록일 2019.06.21
  • [결과레포트] TTL IC
    것을 이용하여 TTL IC 칩 내의 논리게이트 동작을 확인하였다.설계문제1 : 4.5V 전원과 임의의 서로 다른 저항 다섯 개를 사용하여 직병렬 회로를 구성할 때 특정 저항에 4 ... TTL IC실험내용TTL IC 칩 파악입력출력ABY*************개 이상의 TTL IC 칩을 선택하고 해당 칩의 데이터시트를 준비하여 칩 내의 논리게이트 동작을 확인 ... 문제1 : 4.5V 전원과 임의의 서로 다른 저항 다섯 개를 사용하여 직병렬 회로를 구성할 때 특정 저항에 4.76mA 전류가 흐르도록 설계한다.합성저항1013945R11k1kR
    리포트 | 2페이지 | 1,000원 | 등록일 2019.05.02
  • 서울시립대 전자전기설계2(전전설2) 5주차 사전보고서
    2019년 전자전기컴퓨터설계실험25주차 사전보고서1. 교안의 2:4 디코더의 진리표로부터 논리회로를 카르노맵을 이용한 최적화 방법으로 설계하시오.A0A101010100=Y _{0 ... } ,`A _{1} )=(A _{0} A _{1})2. 교안의 4:2 엔코더의 진리표로부터 논리회로를 카르노맵을 이용한 최적화 방법으로 설계하시오.A _{0} A _{1}A _{2 ... _{2} +A _{3})3. 교안의 2:1 Mux의 진리표로부터 논리회로를 카르노맵을 이용한 최적화 방법으로 설계하시오.SD _{0} D _{1}0*************1010
    리포트 | 10페이지 | 1,500원 | 등록일 2019.10.13
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 07월 04일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
7:51 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감