• 통합검색(1,725)
  • 리포트(1,535)
  • 자기소개서(171)
  • 시험자료(7)
  • 논문(5)
  • 서식(3)
  • ppt테마(2)
  • 방송통신대(1)
  • 이력서(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"논리회로설계및실험" 검색결과 601-620 / 1,725건

  • [논리회로실험1 결과보고서] 실험 13. 디멀티플렉서를 이용한 조합 논리 결과보고서
    결과보고서실험 13. 디멀티플렉서를 이용한 조합 논리과목명담당교수담당조교학과제출일학번/이름1. 실험목표* 디멀티플렉서를 이용한 다중 출력 조합 논리 회로설계* 오실로스코프 ... 를 이용하여 카운터-디코더 회로의 타이밍 다이어그램 작성2. 데이터 및 관찰내용이번 실험인 교통신호 제어논리에서의 관찰내용 및 데이터는 다음과 같다.여기서 G1 G0 는 그레이코드 ... 은 위 교통신호 제어논리에 대한 진리표이다.3. 결과 및 결론이번 실험은 디멀티플렉서를 사용하는 실험이었는데, 이전 실험인 멀티플렉서를 사용한 제어논리보다 조금 더 복잡한 실험
    리포트 | 5페이지 | 2,000원 | 등록일 2019.04.26 | 수정일 2019.05.27
  • [기초전자회로실험2] Verilog 언어를 이용한 Sequential Logic 설계 결과레포트
    1Result report Electronic Engineering기초전자회로실험Verilog 언어를 이용한 Sequential Logic 설계자료는 실제 실험을 바탕으로 작성 ... 한 Sequential Logic 설계2. 실험결과 및 사진SR Flip-FlopT Flip-FlopD Flip-FlopSR Latch module Test Bench sourceSR Latch ... 되었으며,보고서 평가 A+기초전자회로실험 과목 A+받은 자료입니다.본 문서는 나눔글꼴 기준으로 되어있습니다. (네이버 나눔글꼴)1. 실험제목Verilog 언어를 이용
    리포트 | 4페이지 | 1,000원 | 등록일 2019.03.27 | 수정일 2019.04.01
  • 전자전기컴퓨터설계실험2(전전설2) (10) Final Project
    . Finite State Machine유한 상태 기계(finite-state machine, 이하 FSM)는 컴퓨터 프로그램과 전자 논리 회로설계하는 데 쓰이는 수학적 모델이 ... Final Project : Digital Watchpost-lab report과목명전자전기컴퓨터설계실험2담당 교수전공 학부전자전기컴퓨터공학부학번성명제출 일자목 차Ⅰ. 서론 ... Watchpost-lab reportⅠ. 서론11. 실험 목적본 보고서에서는 베릴로그 HDL과 FPGA를 사용하여 디지털 시계를 설계한다. 이 디지털 시계는 [표 1]의 필수 동작과 선택
    리포트 | 110페이지 | 10,000원 | 등록일 2019.10.13 | 수정일 2021.04.29
  • [예비레포트] Verilog 언어를 이용한 Sequential Logic 설계
    기초 전자 회로실험실험 제목 : Verilog 언어를 이용한 Sequential Logic 설계실험 목표1.Hardware Description Language(HDL ... )을 이해 하고 그 사용방법을 익힌다.2.Field Programmable Gate Array(FPGA) board 의 용도 및 기능을 파악하고 설계한 Digital IC 를 검증 ... 하는 방법을 익힌다.실험 재료Digilent Nexys4 FPGA BoardVivado Design Suite 2014.4실험 이론1. FPGA이미 설계된 하드웨어를 반도체로 생산하기
    리포트 | 4페이지 | 1,000원 | 등록일 2019.04.06
  • 고려대 디지털시스템실험 (10주차 SImple Computer - Data Path)
    디지털 시스템 설계실험 KEEE209 전기전자전파 공학부디지털 시스템 설계실험디지털 시스템 설계실험 2017 전기전자공학부이름 : 박정훈학번 ... : 2014170951실험제목① Simple Computer - Data Path 설계실험목표① DATAPATH를 설계 및 구현하고 검증한다.기본지식1. 컴퓨터 시스템Control ... 논리 연산기(ALU) 제어가 이루어지며 사용자가 의도한 연산과정이 수행된다.컴퓨터 프로그램이 순서에 따라 한번에 하나씩 실행되는 명령어들로 구성되어 있으며실행 코드 및 데이터
    리포트 | 10페이지 | 1,000원 | 등록일 2018.10.14
  • [논리회로실험1 결과보고서] 실험 12. 멀티플렉서를 이용한 조합 논리 결과보고서
    결과보고서실험 12. 멀티플렉서를 이용한 조합 논리과목명담당교수담당조교학과제출일학번/이름1. 실험목표* 멀티플렉서를 사용하여 비교기와 패리티 발생기 구성 및 회로 테스트.* N ... -입력 멀티플렉서를 사용하여 2N개의 입력을 갖는 진리표 구현.* 테스트 회로에서 모의실험 결함의 고장 진단2. 데이터 및 관찰내용위의 MUX를 활용한 2비트 비교기 회로를 구성 ... . 결과 및 결론이번 실험은 데이터 선택기인 멀티플렉서(이하 줄여서 MUX)를 활용하여 2비트 비교기를 구성하는 실험이었다. 멀티플렉서에는 3개의 데이터 제어논리입력과 8개의 입력, 2
    리포트 | 7페이지 | 2,000원 | 등록일 2019.04.26 | 수정일 2019.05.27
  • 시립대 전전설2 [5주차 예비] 레포트
    전자전기컴퓨터설계실험 ⅡPre-report5주차: Combinational Logic을 설계실험1. Introduction (실험에 대한 소개)가. Purpose of ... 개의 입력중 어느 한 입력으로만 1이 들어오는 경우를 제외한 나머지 경우는 발생하지 않는다고 가정하여 설계된 것이다.\2. Materials & Methods (실험 장비 및 재료 ... 여 각각 조사하고, 예를 들어 설명하시오.디코더는 해독기라고도 한다. 이것은 임의의 입력 번호에 대응하는 출력만을 활성화시키는 논리 회로로, N 비트 2진 입력 신호를 M개(M=2N
    리포트 | 8페이지 | 2,000원 | 등록일 2019.07.29
  • 쌍안정 회로와 RS래치 결과보고서 A+
    을 다시한번 상기하게 되는 시간이었다. 그리고 디지털공학과 논리회로설계 시간에 학습한 내용들을 실습으로 접목을 시킨 점에서 의미가 깊다고 생각한다. ... Experiment-Report(11장 쌍안정 회로와 RS래치)1. 실험목적쌍안정 회로의 동작을 이해하고, 메모리 기본 소자의 개념을 파악한다.2개의 NOR 게이트 또는 2개 ... 고 gated D 래치를 구성하고 실험한다.래치와 플립플롭에 대한 응용을 살펴보고 D플립플롭을 실험한다.2. 자료 및 관찰RS래치(NOR)로 구성하고 data를 10으로 주었다. 불
    리포트 | 5페이지 | 1,000원 | 등록일 2020.03.05 | 수정일 2020.03.11
  • 9. PLC 및 모터제어 실험
    기계공학응용실험 보고서9. PLC 및 모터제어 실험학번:소속: 기계공학부성명:실험일자: 2018.11.21제출일자: 2018.11.26담당조교실험조원1. 실험목적자동화된 기계 ... 의 제어 및 선형운동 모듈의 이송을 제어하는 실험과 다양한 물체가 흘러가는 컨베이어 시스템에서 물체의 특성에 따라 센서의 입력을 달리하여 입력의 상태에 따라 공압밸브를 이용해 물체 ... 를 분류하는 실험을 PLC 로직 프로그램인 래더 로직 다이어그램을 작성하여 수행한다.3. 이론적 배경(1) 불대수(Boolean algebra)불대수란 2진 변수와 논리동작을 기술
    리포트 | 13페이지 | 1,000원 | 등록일 2019.09.15
  • CMOS 연산 증폭기 결과보고서
    을 때100Ω 없을 때t50t90t50t901.591ms4.607ms2.649ms4.286ms실험을 진행한 회로에는 부하 커패시터가 존재한다. 이러한 커패시터가 존재할 경우 논리 ... 이 50% 되는 시간은 Delay time이라고 하며 입력파형의 50% 지점에서 출력의 50% 지점까지의 지연시간을 의미한다.6. 실험결과 및 분석? DC동작1) 실험회로2) 실험 ... _{8}의 게이트와 소스 사이에 인가될 것이다.? 우수 부하 극점의 전체 보상1) 실험회로2) 실험결과구형파 및 10k 소스 연결100Ω 병렬 연결사인파 입력100Ω 있을 때100Ω
    리포트 | 10페이지 | 5,000원 | 등록일 2020.04.02
  • 서울시립대 전자전기설계2(전전설2) 2주차 사전보고서
    2019년 전자전기컴퓨터설계실험22주차 사전보고서학번 : 2015-610019성명 : 윤종민1. PROM, PAL, CPLD, FPGA 차이점과 장단점PROM, PAL, CPLD ... , FPGA는 모두 PLD(Programmable Logic Device)인데 이는 소자 제조 후 사용자가 내부 논리회로의 구조를 변경할 수 있는 집적회로이다. 회로가 정의되지 않 ... 을 사용하는 순차 회로나 대용량 회로의 사용에 적합하다. 이러한 특징 덕에 FPGA는 더 유연하고 복잡한 설계를 가능하게 한다. 그러나 더 많은 칩이 들어가기에 칩 한 개당 고비용이
    리포트 | 4페이지 | 1,500원 | 등록일 2019.10.13
  • 회로실험I 예비보고서 - 반가산기와 전가산기
    회로실험I 6주차 예비보고서실험 6. 반가산기와 전가산기목적? 반가산기와 전가산기의 원리를 이해한다.? 가산기를 이용한 논리회로의 구성능력을 키운다.2진 연산(Binary ... 에 가산을 할 수 있는 회로- 두 개의 반가산기와 1개의 OR 게이트로 구성예비과제(1) 이론 부분을 이해하고 AND, OR 및 NOT 게이트만을 사용하여 전가산기를 설계하라.(2) 전가산기의 출력이 S = A?B?Ci 임을 진리표를 사용하여 확인하여라. ... 와 자리올림수 C가 발생하는데,이때 두 출력을 동시에 나타내는 회로를 반가산기라 함전가산기(Full Adder)- A, B 두 입력 외에 앞단으로부터 1개의 자리올림수도 동시
    리포트 | 3페이지 | 1,500원 | 등록일 2019.05.13 | 수정일 2020.05.06
  • [기초전자회로실험1] "Verilog HDL을 이용한 Full Adder와 Half Adder의 설계 및 FPGA를 통한 검증" 예비보고서
    1Preliminary report Electronic Engineering기초전자회로실험1Verilog HDL을 이용한 Full Adder와 Half Adder의 설계 및 ... 와 Half Adder의 설계 및 FPGA를 통한 검증2. 실험목적① Verilog 문법, initial과 always, 배열과 대한 개념 및 예시② 1-bit Full Adder ... FPGA를 통한 검증자료는 실제 실험을 바탕으로 작성되었으며,보고서 평가 A+기초전자회로실험1 과목 A+받은 자료입니다.1. 실험제목Verilog HDL을 이용한 Full Adder
    리포트 | 6페이지 | 1,000원 | 등록일 2019.03.19 | 수정일 2019.04.01
  • [기초전자회로실험2] FPGA Board를 이용한 FSM 회로의 구현 예비보고서
    한 비동기식 카운터 회로보다 훨씬 높습니다.? 4 비트 동기 카운터는 매 클럭 펄스마다 순차적으로 카운트하기 때문에 결과 출력은 0 ( 0000 )에서 15 ( 1111 )까지 증가합니다.5. 실험방법 및 순서 ... 1Preliminary report Electronic Engineering기초전자회로실험FPGA Board를 이용한 FSM 회로의 구현자료는 실제 실험을 바탕으로 작성 ... 되었으며,보고서 평가 A+기초전자회로실험 과목 A+받은 자료입니다.본 문서는 나눔글꼴 기준으로 되어있습니다. (네이버 나눔글꼴)1. 실험제목FPGA Board를 이용한 FSM 회로의 구현2
    리포트 | 7페이지 | 1,000원 | 등록일 2019.03.27 | 수정일 2019.04.01
  • [논리회로실험1 결과보고서] 실험7. 부울 법칙과 드모르간의 정리 결과보고서
    .* 부울 법칙 10과 11을 증명하기 위한 회로 설계* 실험을 통해 3-입력 변수를 가지는 회로에 대한 진리표를 작성하고, 드모르간의 정리를 이용하여 대수적으로 등가인지를 증명.2 ... . 데이터 및 관찰내용* 첫번째 회로에 대한 출력부분의 파형(A + 0 = A)OR 게이트의 첫번째 입력 A 는 함수 발생기로 10KHz 의 파형을 인가한 것으로, 두번째 입력 ... 다. 이 출력 파형은 결국 A + B(A 와 B 를 OR 게이트로 연결했을시)와 동일하다.3. 결과 및 결론회로도타이밍 다이어그램* 회로도에서 A 라고 표시된 부분은 바로 접지와 연결
    리포트 | 7페이지 | 2,000원 | 등록일 2019.04.26 | 수정일 2019.05.27
  • logical circuit 을 이용한 신호등 구현
    논리회로설계실험 1 분반 15 조 제안서 200724490 오승민 201024536 정해인개요 주제 내용 FPGA 보드에서 사용하는 모듈 신호등 작동순서 구현내용 세부내 용 ... 에 구현 수정 , 보완실험을 통한 기대효과 Flowrian 의 사용법을 이해 Fpga 보드 활용 능력 향상 Quters 사용법 숙지 논리 설계에 대한기초적인 이해능력 향상 실생활 ... 전 및 우회전 방향 표시 보행자 신호 카운트다운 관리자 모드 접속 시 사용신호 컨트롤 회로 구현내용 1- 신 호 현 재 시간 계산기 신호 컨트롤러 Clock 현재 시간 계산기
    리포트 | 18페이지 | 1,000원 | 등록일 2012.05.05
  • 플립플롭 예비
    1. 실험 제목 : D 래치 및 D 플립플롭 / J-K 플립플롭2. 실험 목적:① 래치로 SPDT 스위치의 되튐에 의한 영향을 제거하는 방법에 대해 입증하고 NAND 게이트 ... 와 인버터를 이용한 게이티드 D 래치 구성 및 시험을 하고 D 플립-플롭의 테스트 및 래치와 플립-플롭의 몇 가지 응용회로를 조사한다.② 동기 및 비동기 입력 방식을 포함한 J-K 플립 ... 플롭의 다양한 구성에 대한 시험을 하고 토글 모드에서 주파수 분할 특성 관찰하고 J-K 플립 플롭의 전달 지연 특성을 측정한다.3. 실험 장비 및 부품 :1) 7486 quad
    리포트 | 8페이지 | 1,000원 | 등록일 2019.03.26
  • 판매자 표지 자료 표지
    전전설 레포트, TTL gates Lab on Breadboard
    TTL gates Lab on Breadboard목록실험 목적배경 이론실험 장비실험 방법실험 결과결론 및 토의참고 문헌1. 실험 목적- 각각의 TTL을 이용하여 논리 회로설계 ... 및 실험 해본다.2. 배경 이론1) OR 게이트 논리 회로- 입력 중 어느 하나라도 1이 되면 결과가 1이 되는 연산.- 출력은 논리 입력의 합과 같음.(1) OR게이트 논리표 ... )를 산출하는 논리 회로이다.(1) 반가산기 논리표ABSC*************101(2) 반가산기 실습 회로4) TTL gate의 datasheet- 참고문헌 참고3. 실험 장비
    리포트 | 12페이지 | 1,000원 | 등록일 2018.11.25
  • counter 회로의 비동기식 counter와 디코더, 7-segment의 동작원리에 대해 이해하고 실험을 통해 확인한다
    정보로 바꿔주는 조합논리회로7-segment7개의 LED를 이용하여 10수를 표현해주는 장치(디지털 논리회로(디코더)를 이용한 10진수의 표현 가능)3.실험 재료-Dual ... -게이트-브레드 보드-7-segment-저항-납, 인두기4.실험 절차 및 결과counter 회로:10진 카운터up-counter:0~97-segment를 이용하여 숫자로 확인할 수 ... REPORTcounter 회로의 비동기식 counter와 디코더, 7-segment의 동작원리에 대해 이해하고 실험을 통해 확인한다.수강과목 : 기초전자실험21.프로젝트 목적c
    리포트 | 6페이지 | 1,000원 | 등록일 2018.11.02 | 수정일 2020.01.22
  • RS래치와 RS플립플롭 실험레포트
    실험(2)5.고찰이번 실험은 RS 래치와 RS 플립플롭의 작동원리와 특성들을 직접 설계와 타이밍도를 그려서 이해하는 실험이었다.RS 래치회로는 입력이 변화되기만 하면 게이트의 지연 ... RS래치와 RS플립플롭1. 실험목적① RS 래치와 RS 플립플롭의 이해② RS 플립플롭의 특성 이해2. 배경이론[1] RS-래치회로(1)RS란 R은 리셋, S는 세트를 의미 ... 논리에 따라 출력이 결정되는 비동기식 회로이다.[2] RS-플립플롭(flip flop)(1)플립플롭이란 Clock 신호에 의해 입력신호에 의한 출력을 얻을 수 있는 회로로 CLK
    리포트 | 7페이지 | 1,000원 | 등록일 2019.06.21
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 07월 04일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
11:35 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감