연산 증폭기를 이용한 증폭기 설계
- 최초 등록일
- 2011.06.24
- 최종 저작일
- 2010.05
- 9페이지/ 한컴오피스
- 가격 2,000원
소개글
전자회로1 설계 project 시간에 했던 보고시입니다.
연산 증폭기를 이용하여 증폭기 설계이지만
pspice 의 model editor 를 사용하여 연산증폭기를 생성하는 과정이 포함되어 있습니다.
목차
없음
본문내용
Introduction
Project description
- 연산증폭기를 사용하여 입력저항 100kΩ, 대역폭 1MHz, 출력전압의 최대진폭 1V, 출력전압의 오프셋은 5mV 이하인 특성을 모두 만족하는 증폭기를 설계 및 시뮬레이션
Objectives
- 조별과제를 통해 연산증폭기의 선택으로부터 분석, PSpice를 통한 시뮬레이션으로 연산증폭기의 실행원리 이해
Performance and design specs
- http://www.analog.com/ 에서 조건과 적절한 가격의 연산증폭기를 선택
- 사전 개인 조사 후 가장 적절한 연산증폭기 설정
- 선택한 연산증폭기의 특성 분석 및 설계
- PSpice를 통한 설계 및 실행
Schedule summary
- Meeting 총 6번 (1회당 4~5시간)
- 연산증폭기 특성 분석에 대한 정보 탐색 (4~5시간)
- 보고서 작성 및 발표자료 준비 8시간
- 총소요시간 : 22시간
Budget summary
- 선정한 OPAmp 가격 : 0.27$
- 프로젝트를 위한 별도의 비용 없음
Technical Approach
Selection criteria
Small Signal Bandwidth
참고 자료
없음