실험 22_연산 증폭기 특성 결과보고서
- 최초 등록일
- 2023.01.31
- 최종 저작일
- 2022.12
- 9페이지/ 한컴오피스
- 가격 1,500원
소개글
"실험 22_연산 증폭기 특성 결과보고서"에 대한 내용입니다.
목차
1. 실험 개요
2. 실험 절차 및 결과 보고
3. 고찰 사항
4. 검토 및 느낀점
본문내용
1 실험 개요
연산 증폭기는 아날로그 회로에서 가장 널리 사용되는 회로이다. 일반적인 연산 증폭기는 차동 입력 을 받아서 단일 출력을 내보낸다. 이 실험에서는 연산 증폭기의 전압 이득, 입력 저항, 출력 저항, 대역폭, 옵셋 전압, 슬루율 등 기본적인 성능 파라미터들을 익히고 실험을 통해서 측정하여, 이를 바탕으로 연산 증폭기를 이용한 응용 회로를 설계할 수 있는 능력을 배양하고자 한다.
2 실험 절차 및 결과 보고
연산 증폭기의 기본 특성 측정
1. 실험회로 1([그림 22-11])에서 연산 증폭기 입력의 공통 모드 전압 범위를 구하시오. 입력의 공통 모드 전압을 변화시키면서, 연산 증폭기의 DC 전류가 일정하게 흐르고 출력의 공통 모드 전압이 일정하게 유지되는 범위를 구해서 [표 22-1]에 기록하시오.
: 실험 진행하지 않음.
2. 연산 증폭기의 입력 및 출력 스윙 레벨을 구하시오. 음의 입력 단자에는 실험 절차 1에서 구한 입력 공통 모드 전압 범위의 중간 값에 해당되는 공통 모드 전압을 인가하고, 양의 단자에는 10kHz 주파수 사인파의 크기를 10mV ~ 10V까지 10mV 단위로 증가시키면서 출력의 크기 및 파형을 관찰하여 [표 22-2]에 기록하시오.
<중 략>
(1) 실험회로 2에서 슬루율을 향상시키기 위한 방안을 설명하시오.
: 연산 증폭기를 이용한 비반전 증폭기에서 입력의 크기가 작을 때, 즉 소신호일 경우에는 입력의 크기가 두 배가 되면 출력의 크기가 두 배가 되지만, 입력 신호의 크기가 큰 경우에는 즉, 대신호의 경우에는 입력의 크기에 무관하게 출력이 초기에 선형적으로 정착하는 모습을 보인다. 이는 연산 증폭기 내부의 트랜지스터의 동작 영역이 포화 영역에서 벗어나면서, 비선형적인 특성을 보이기 때문이다. 따라서 슬루율을 향상시키기 위해서는 작은 입력 신호를 가하면 되고, 연산 증폭기를 포화 영역이 큰 것을 이용하면 슬루율을 증가시킬 수 있다.
참고 자료
단계별로 배우는 전자회로 실험(이강윤 저자)