• 통합검색(2,277)
  • 리포트(2,077)
  • 자기소개서(175)
  • 논문(9)
  • 시험자료(9)
  • 서식(3)
  • ppt테마(2)
  • 방송통신대(1)
  • 이력서(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"논리회로설계실험" 검색결과 821-840 / 2,277건

  • 시립대 전전설2 [1주차 결과] 레포트
    전자전기컴퓨터설계실험 ⅡPost-reportHDL을 사용한 디지털회로 설계 툴 (Xilinx ISE) 사용법1. Introduction (실험에 대한 소개)가. Purpose ... LED를 점등하는 것이다. 이 실험의 가장 큰 핵심은 논리회로가 작동하는 원리를 파악하는 것과 논리회로의 HIGH, LOW 등이 스위치 등으로 ON OFF 식으로 인가되는 것을 여러 ... 과 같이 A, B를 각각 입력 단자로 하는 논리합은 S, 자리올림은 C로 나온다. 그러나 이 AND, OR, NOT 등을 사용한 간단한 회로에서는 더욱 하위에서의 자리올림을 처리
    리포트 | 10페이지 | 2,000원 | 등록일 2019.07.29
  • 디지털설계 실험보고서
    디지털설계 실험보고서담당교수: 정재길학번 : 1390054이름 : 진희재제출일 : 2014/3/19실험 보고서 작성1실험 장비 사용법 및 용도 요약1)Bread board(만능 ... 의 전압이나 전류 측정시에는 가장 큰 측정 범위에서 먼저 측정한다.회로에 전압이 가해져 동작 중인 곳의 저항은 측정하지 않는다.2.TTL IC 7408 실험결과.입력A B ... 기판)회로의 개발 또는 원형판을 위하여 사용하는 기판브레드보드 사용법1.가로줄-전류가통함2.세로줄-전류가통하지않음.3.부품은 기판 깊숙이 꽂는다.4.부품과 부품사이는 연결선을 이용
    리포트 | 4페이지 | 2,000원 | 등록일 2017.05.14 | 수정일 2022.01.26
  • [예비레포트] R, L, C 수동소자와 TTL IC
    Board에 회로를 구성한다. TTL 논리게이트의 입력 판에 5V와 0V를 인가하면서 디지털멀티미터로 출력값을 측정하고 마찬가지고 오실로스코프를 이용하여 출력값을 측정한다.- 실험 ... 할 수 있도록 하였다. TTL IC칩은 내부 회로구성 설계 방식에 따라 Bipolar와 CMOS방식으로 제작되며 집적도, 전력소모 및 처리속도 등을 7400시리즈 중간에 영문을 넣 ... 측정 보다는 AC전압을 측정하기 위하여 개발된 방비로 아날로그 전압의 주파수, 진폭등의 변화를 그려주는 기능을 한다.실험회로 및 시뮬레이션결과실험 5-1. 회로유의사항실험과정
    리포트 | 6페이지 | 1,000원 | 등록일 2019.05.02
  • 서울시립대 전자전기설계2(전전설2) 5주차 결과보고서
    2019년 전자전기컴퓨터설계실험25주차 실험보고서1. 실습1 2:4 디코더 설계실습1에서는 2:4 디코더를 디자인하는 것이 목표이다.코드는 다음과 같이 case 문을 통해 작성 ... 하였고,View Technology Schematic을 실행한 결과 위와 같은 논리회로가 디코더 내에 존재함을 확인할 수 있었다.또한 실제 실습 결과 아무것도 입력하지 않았을 때 ... 와 같은 논리회로가 인코더 내에 존재함을 확인할 수 있었다. 즉 encoder의 회로도와 일치함을 보여주었다.테스트벤치 시뮬레이션도 4:2 인코더의 결과와 동일한 파형이 나왔다.위
    리포트 | 16페이지 | 1,500원 | 등록일 2019.10.13
  • [기초전자회로실험1] "Verilog HDL을 이용한 로직게이트 설계 및 FPGA를 통한 검증 (NAND2, NOR2, XOR2)" 결과보고서
    1Result report Electronic Engineering기초전자회로실험1Verilog HDL을 이용한 로직게이트 설계 및 FPGA를 통한 검증 (NAND2, NOR2 ... , XOR2)자료는 실제 실험을 바탕으로 작성되었으며,보고서 평가 A+기초전자회로실험1 과목 A+받은 자료입니다.1. 실험제목Verilog HDL을 이용한 로직게이트 설계 및 ... Programmable Gate Array(FPGA) board의 용도 및 기능을 파악하고 설계한 Digital IC를 검증하는 방법을 익힌다.3. 실험결과NAND2 (0,0)NAND
    리포트 | 3페이지 | 1,500원 | 등록일 2019.03.18 | 수정일 2019.03.29
  • 시립대 전전설2 [3주차 결과] 레포트
    this Lab이번 실험에서는 Verilog HDL 언어를 사용하여 논리회로설계하는 방법을 배운다. 비트 단위 연산자를 이용하는 실험과 Gate Primitive를 사용 ... 전자전기컴퓨터설계실험 ⅡPost-report3주차: Logic Design using Verilog HDL1. Introduction (실험에 대한 소개)가. Purpose of ... 하는 방법, Behavioral modeling을 이용한 설계방법을 실험을 통해서 실시한다. 테스트 벤치로 예비레포트에서 작성한 실험을 토대로 실제 실험에서 키박스에 프로그래밍을 하
    리포트 | 10페이지 | 2,000원 | 등록일 2019.07.29
  • [기초전자회로실험1] "Verilog HDL을 이용한 로직게이트 설계 및 FPGA를 통한 검증 (NAND2, NOR2, XOR2)" 예비보고서
    1Preliminary report Electronic Engineering기초전자회로실험1Verilog HDL을 이용한 로직게이트 설계 및 FPGA를 통한 검증 (NAND2 ... , NOR2, XOR2)자료는 실제 실험을 바탕으로 작성되었으며,보고서 평가 A+기초전자회로실험1 과목 A+받은 자료입니다.1. 실험제목Verilog HDL을 이용한 로직게이트 설계 ... .② Field Programmable Gate Array(FPGA) board의 용도 및 기능을 파악하고 설계한 Digital IC를 검증하는 방법을 익힌다.회로부품Field
    리포트 | 7페이지 | 1,500원 | 등록일 2019.03.18 | 수정일 2019.03.29
  • [기초전자회로실험1] "Verilog HDL을 이용한 Full Adder와 Half Adder의 설계 및 FPGA를 통한 검증" 결과보고서
    1Result report Electronic Engineering기초전자회로실험1Verilog HDL을 이용한 Full Adder와 Half Adder의 설계 및 FPGA ... 로 확인하는 실험이다. 실제 디지털 회로에서 각 논리게이트에 해당하는 연산자를 베릴로그로 나타내고 출력값을 LED를 통해 확인하는 과정으로 이루어진다. 실제 실험에서 문법오류 및 일부 ... 를 통한 검증자료는 실제 실험을 바탕으로 작성되었으며,보고서 평가 A+기초전자회로실험1 과목 A+받은 자료입니다.본 문서는 나눔글꼴 기준으로 되어있습니다. (네이버 나눔글꼴)1. 실험
    리포트 | 6페이지 | 1,500원 | 등록일 2019.03.19 | 수정일 2019.03.29
  • 시립대 전전설2 [2주차 결과] 레포트
    전자전기컴퓨터설계실험 ⅡPost-reportHDL을 사용한 디지털회로 설계 툴 (Xilinx ISE) 사용법1. Introduction (실험에 대한 소개)가. Purpose ... 과 같이 A, B를 각각 입력 단자로 하는 논리합은 S, 자리올림은 C로 나온다. 그러나 이 AND, OR, NOT 등을 사용한 간단한 회로에서는 더욱 하위에서의 자리올림을 처리 ... 를 만드는 방법 그리고 실제 키박스에서 제대로 논리게이트로써의 작동이 되는지 여부를 확실히 알 수 있는 실험이었다.5. Reference (참고문헌)1) https://www
    리포트 | 8페이지 | 2,000원 | 등록일 2019.07.29
  • [기초전자회로실험1] "Verilog HDL을 이용한 Seven-segment display의 설계 및 FPGA를 통한 검증" 결과보고서
    1Result report Electronic Engineering기초전자회로실험1Verilog HDL을 이용한 Seven-segment display의 설계 및 FPGA를 통한 ... 검증자료는 실제 실험을 바탕으로 작성되었으며,보고서 평가 A+기초전자회로실험1 과목 A+받은 자료입니다.본 문서는 나눔글꼴 기준으로 되어있습니다. (네이버 나눔글꼴)1. 실험제목 ... Verilog HDL을 이용한 Seven-segment display의 설계 및 FPGA를 통한 검증2. 실험목적① BCD code, Seven-segment display에 대한
    리포트 | 3페이지 | 1,000원 | 등록일 2019.03.23 | 수정일 2019.04.01
  • [디지털공학실험] 논리회로의 간소화, 예비레포트
    논리회로의 간소화예비 레포트1. 실험제목 : Chapter 8. 논리회로의 간소화2. 실험목적? 무효 BCD-코드 감지기에 대한 진리표 작성? 카르노 맵을 이용한 표현식의 간소 ... 은 4가지가 될 수 있다. 이 조합을 매스(mass) 눈의 집합으로 구성한 것을 카르노 도표라고 하며, 논리회로, 스위치회로 등의 설계에 있어서 그 대수식를 간단하게 취급할 수가 있 ... 의 초과를 야기한다는 점을 기억하라. 이러한 문제를 해결하기 위해 출력을 반전시켜 X가 LOW 논리 레벨로 LED를 켜도록 사용된다. 그림 8-5의 회로실험순서 3에서 나온 표현식을 구현한다. 하지만 출력은 전류를 공급하기보다는 수요하도록 반전되어 있다.
    리포트 | 4페이지 | 1,000원 | 등록일 2019.04.10
  • 논리회로실험-2014-Multiplex
    가 단일 출력선을 통하여 신호를 전송하는 회로이다.[ 그림 1 ] multiplexer이번 실험에서는 위와 같은 multiplexer를 VHDL로 설계하는 것이다. 실험에서 최종 ... 하여 출력하는 논리 회로이다.2 ^{n}개의 입력 중에서 하나를 선택하여 하나의 출력선으로 내보내기 위해서는 최고 n비트의 선택입력이 필요하다. n개의 선택 입력에 의해 선택된 정보 ... 1. Purpose1) 2 to 1 mux 모듈을 component로 선언하여 8 to 1 mux를 설계한다.2) 입력에 따른 mux의 동작특성을 이해한다.3) 내부 신호 및 c
    리포트 | 7페이지 | 1,000원 | 등록일 2014.11.05
  • 플립플롭 실험보고서
    의 경우에도 JK플립플롭에서 J와K가 합쳐진 형태와 같다. 의 특성식을 가지며, T 플립플롭은 카운터 및 주파수 분주회로 등의 스테이트 머신 설계에 유용하게 사용된다.3. 실험 ... 한 순차회로로서 그림과 표를 통해 S-R래치를 나타내었다. 여기서 S(set)는 출력 1을, R(reset)은 출력 0으로 되도록 한다는 의미이다. NOR 논리 게이트를 교차 되먹임 ... 예비보고3.1 NAND 게이트로 구성된 R-S 플립플롭을 설계하라.3.2 [그림 7-2]의 회로도에 Clear 및 Preset 기능을 추가하라.3.3 T 플립플롭에 대한 특성표
    리포트 | 12페이지 | 1,000원 | 등록일 2020.04.26
  • [기초전자회로실험2] Verilog 언어를 이용한 Sequential Logic 설계 예비레포트
    1Preliminary report Electronic Engineering기초전자회로실험Verilog 언어를 이용한 Sequential Logic 설계자료는 실제 실험을 바탕 ... (Test bench)테스트벤치는 HDL 로 설계논리회로를 시뮬레이션 검증을 하기 위해 사용한다. FPGA 등의 기계가 없이 테스트를 할 수 있으므로 회로 테스트에 용이 ... 으로 작성되었으며,보고서 평가 A+기초전자회로실험 과목 A+받은 자료입니다.본 문서는 나눔글꼴 기준으로 되어있습니다. (네이버 나눔글꼴)1. 실험제목Verilog 언어를 이용
    리포트 | 7페이지 | 1,000원 | 등록일 2019.03.27 | 수정일 2019.04.01
  • RS-Latch와 D-Latch
    의 정보를 데이터가 바뀌기 전까지 계속 유지하는 회로이다. 따라서 출력 Q을 0 또는 1로 상태전이가 필요하다. 래치 종류에 따라 입력은 한개 또는 두개를 사용한다. 논리 회로 ... 지만, 이 출력이 메모리를 포함하는 추가 시스템의 클럭 신호로 기능할 경우, 시스템은 설계된 동작에서 빠르게 벗어날 수 있습니다. 예를 들어, 한 입력에 논리 신호 A가 공급되고 다른 ... 시스템 설계에서 경우에 따라 래치의 입력을 반영할 시점을 조절할 필요가 있다. 즉, 입력 신호가 들어와도 입력 시기를 조절하여 Q의 상태변화가 없도록 하는 제어 신호가 있고, 이것
    리포트 | 5페이지 | 1,000원 | 등록일 2019.06.25 | 수정일 2021.06.28
  • [기초전자회로실험2] Verilog 언어를 이용한 Sequential Logic 설계 결과레포트
    1Result report Electronic Engineering기초전자회로실험Verilog 언어를 이용한 Sequential Logic 설계자료는 실제 실험을 바탕으로 작성 ... 되었으며,보고서 평가 A+기초전자회로실험 과목 A+받은 자료입니다.본 문서는 나눔글꼴 기준으로 되어있습니다. (네이버 나눔글꼴)1. 실험제목Verilog 언어를 이용 ... 한 Sequential Logic 설계2. 실험결과 및 사진SR Flip-FlopT Flip-FlopD Flip-FlopSR Latch module Test Bench sourceSR Latch
    리포트 | 4페이지 | 1,000원 | 등록일 2019.03.27 | 수정일 2019.04.01
  • 전자전기컴퓨터설계실험2(전전설2) (10) Final Project
    . Finite State Machine유한 상태 기계(finite-state machine, 이하 FSM)는 컴퓨터 프로그램과 전자 논리 회로설계하는 데 쓰이는 수학적 모델이 ... Final Project : Digital Watchpost-lab report과목명전자전기컴퓨터설계실험2담당 교수전공 학부전자전기컴퓨터공학부학번성명제출 일자목 차Ⅰ. 서론 ... Watchpost-lab reportⅠ. 서론11. 실험 목적본 보고서에서는 베릴로그 HDL과 FPGA를 사용하여 디지털 시계를 설계한다. 이 디지털 시계는 [표 1]의 필수 동작과 선택
    리포트 | 110페이지 | 10,000원 | 등록일 2019.10.13 | 수정일 2021.04.29
  • 디지털시계 Term Project
    디지털논리회로실험 Term Project디지털 시계전자공학과금요일 5조- 목 차-1.개 요2.Block diagram3.회로 및 Simulation 결과4.제작 결과 및 검토사항 ... 5.후 기6.참고문헌(1) 개요2005년 디지털 논리회로실험 Term Project의 주제를 디지털 시계로 정했다. 이 디지털 시계를 구현하기 위해 이번학기 실험에 사용한 한백전자 ... MAXPLUS2를 이용,회로를 구현하여 전송후 실험 KIT에 구현해 본 결과, 의도한대로 디지털 시계를 구현할 있었다. 처음 회로를 구상하였을 때, 시간조절장치를 누르는 형태의 SW0
    리포트 | 4페이지 | 1,000원 | 등록일 2013.01.02 | 수정일 2019.05.01
  • 서강대학교 디지털논리회로실험 - 실험 7. Finite State Machines 예비 보고서
    디지털논리회로실험예비 보고서[8주차]실험 7. Finite State Machines1. 실험 목적1) Finite state machine (FSM) 회로설계하고 분석할 수 ... : 2-Input OR gate4. 실험 과정 및 예상 결과1) 중간고사 1-(a)번의 회로를 TTL과 FPGA(schematic)로 구현하여 동작 확인최소화된 상태표 및 카르노맵 ... 만 결정됨② Melay type : 출력이 현재의 상태와 현재의 입력에 의해서 결정됨3) 카운터 : 카운팅을 하는 데 사용되는 회로① 비동기 카운터 : 플립플롭들의 클럭이 하나
    리포트 | 12페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 실험보고서 양식
    기초전자전기실험 보고서: PLC제어▶ 과목명: 기초전자전기실험▶ 전공: 기계공학부▶ 분반:▶ 학번:▶ 이름:▶ 실험날짜:I. 실험목적1. RLC 직렬 및 병렬 회로를 직접 구성 ... 에 대 하여 알아본다.II. 실험 이론1. RLC 회로 : p2. 아날로그 제어와 PLC제어 비교III. 실험순서 및 방법1. R2. R3. P4.5.6.7.IV. 실험결과1. 래더 ... 해본다.2. RLC 회로의 임피던스, 어드미턴스, 리액턴스, 위상각, 공진주파수에 대하여 알아 본다.3. 오실로스코프와 함수 발생기를 이용하여 직렬 및 병렬 공진회로와 공진 특성
    리포트 | 6페이지 | 1,000원 | 등록일 2020.01.04
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 06월 24일 화요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
3:12 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감