• 통합검색(2,275)
  • 리포트(2,076)
  • 자기소개서(174)
  • 논문(9)
  • 시험자료(9)
  • 서식(3)
  • ppt테마(2)
  • 방송통신대(1)
  • 이력서(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"논리회로설계실험" 검색결과 841-860 / 2,275건

  • 시프트 레지스터와 시프트 카운타
    하는 회로이다.3. 실험[기초실험-1] D 플립플롭(7474)을 이용하여 5비트 시프트 레지스터를 설계하고 실험을 통하여 그 결과를 확인하시오.타이밍도계수표입력출력CLKABCDE0상승 ... 000001상승100002상승010003상승001004상승000105상승00001회로 구성도[기초실험-2] D 플립플롭(7474)를 이용하여 5비트 존슨 카운터를 설계하고 실험을 통하 ... [응용실험-2] JK 플립플롭(7476)을 이용하여 5비트 링 카운터를 설계하고 실험을 통하여 그 결과를 확인하시오.타이밍도계수표 입력출력CLKABCDE0하강000001하강
    리포트 | 5페이지 | 1,000원 | 등록일 2019.06.21
  • 실험22_flip-flop 회로_결과레포트
    .404. 실험고찰이론적으로는 RS와 JK, D FF을 알아보았으나, 기본적으로 순서논리회로의 확장 영역이며, RS FF의 경우 JK와 D FF을 구성하는 필수적인 요소이기 때문에 RS ... 실험22. flip-flop 회로실험일 : 2000 년 00 월 00 일제출일 : 2000 년 00 월 00 일학 과학 년분 반조학 번성 명전자전기공학부2▣ 결과보고서1. 실험 ... 이론⑴ RS flip-flopReset과 Set 2입력 단자와Q와bar{Q} 2출력 단자로 구성된 순서 논리 회로를 RS flip-flop (이하 FF)라고 한다.S 단자에 High
    리포트 | 4페이지 | 1,000원 | 등록일 2020.04.15
  • 판매자 표지 자료 표지
    [디지털 논리회로 실험] 16장. 동기식 카운터 결과레포트
    논리회로실험 A반결과 보고서16장동기식 카운터5조이름학번실험일15.06.02제출일15.06.09측정 전압 ? 4.90V실험에 사용된 기기 및 부품 : 오실로스코프(CRO) 혹은 ... 의 최대값(15 _{10})가 되면 1이 된다.회로가 너무 복잡하여 실험도중 오류를 찾기가 힘들었다. 점프선이 너무 부족하여 회로를 구성하는데 힘들었고 점프선이 너무 복잡해 연결하기 ... 도 힘들었다. 실험을 통하여 동기식 다운 카운터의 회로구성과 동작원리를 알 수 있었으며, 동기식 2진 업, 다운 카운터의 동작원리를 알고, 74163의 동작원리도 알 수 있었다.
    리포트 | 3페이지 | 1,500원 | 등록일 2016.01.14 | 수정일 2022.10.09
  • [예비레포트] Verilog 언어를 이용한 Sequential Logic 설계
    기초 전자 회로실험실험 제목 : Verilog 언어를 이용한 Sequential Logic 설계실험 목표1.Hardware Description Language(HDL ... 하는 방법을 익힌다.실험 재료Digilent Nexys4 FPGA BoardVivado Design Suite 2014.4실험 이론1. FPGA이미 설계된 하드웨어를 반도체로 생산하기 ... 한 순차회로이다. 여기서 S(set)는 출력 1을, R(reset)은 출력 0으로 되도록 한다는 의미이다. NOR 논리 게이트를 교차 되먹임 입력을 통해 만들어 진다. 저장된 현재 상태
    리포트 | 4페이지 | 1,000원 | 등록일 2019.04.06
  • 쌍안정 회로와 RS래치 결과보고서 A+
    을 다시한번 상기하게 되는 시간이었다. 그리고 디지털공학과 논리회로설계 시간에 학습한 내용들을 실습으로 접목을 시킨 점에서 의미가 깊다고 생각한다. ... Experiment-Report(11장 쌍안정 회로와 RS래치)1. 실험목적쌍안정 회로의 동작을 이해하고, 메모리 기본 소자의 개념을 파악한다.2개의 NOR 게이트 또는 2개 ... 실험은 RS래치와 D래치를 이해하고 회로로 구현하는 것이다. RS래치는 디지털 실험 책과는 달리 NOR게이트로 구성을 했다. RS래치는 R에 1이 인가되고 S에 0이 인가될때
    리포트 | 5페이지 | 1,000원 | 등록일 2020.03.05 | 수정일 2020.03.11
  • 고려대 디지털시스템실험 (10주차 SImple Computer - Data Path)
    디지털 시스템 설계실험 KEEE209 전기전자전파 공학부디지털 시스템 설계실험디지털 시스템 설계실험 2017 전기전자공학부이름 : 박정훈학번 ... : 2014170951실험제목① Simple Computer - Data Path 설계실험목표① DATAPATH를 설계 및 구현하고 검증한다.기본지식1. 컴퓨터 시스템Control ... 기 때문에 더 효율적인 메모리를 사용할 수 있다.이번 실험은 위의 DATAPATH를 설계한다.2. Simple Computer Architecture- Simple Computer
    리포트 | 10페이지 | 1,000원 | 등록일 2018.10.14
  • [논리회로실험1 결과보고서] 실험 12. 멀티플렉서를 이용한 조합 논리 결과보고서
    결과보고서실험 12. 멀티플렉서를 이용한 조합 논리과목명담당교수담당조교학과제출일학번/이름1. 실험목표* 멀티플렉서를 사용하여 비교기와 패리티 발생기 구성 및 회로 테스트.* N ... (1) 74151A를 사용하여 무효 BCD 코드 검출기를 설계하여라.(2) 이번 실험의 순서를 반대로 하여 실행할 수 있겠는가? 즉, 회로가 주어졌을 때 부울 식을 구할 수 있 ... -입력 멀티플렉서를 사용하여 2N개의 입력을 갖는 진리표 구현.* 테스트 회로에서 모의실험 결함의 고장 진단2. 데이터 및 관찰내용위의 MUX를 활용한 2비트 비교기 회로를 구성
    리포트 | 7페이지 | 2,000원 | 등록일 2019.04.26 | 수정일 2019.05.27
  • 서울시립대 전자전기설계2(전전설2) 2주차 사전보고서
    2019년 전자전기컴퓨터설계실험22주차 사전보고서학번 : 2015-610019성명 : 윤종민1. PROM, PAL, CPLD, FPGA 차이점과 장단점PROM, PAL, CPLD ... , FPGA는 모두 PLD(Programmable Logic Device)인데 이는 소자 제조 후 사용자가 내부 논리회로의 구조를 변경할 수 있는 집적회로이다. 회로가 정의되지 않 ... 을 사용하는 순차 회로나 대용량 회로의 사용에 적합하다. 이러한 특징 덕에 FPGA는 더 유연하고 복잡한 설계를 가능하게 한다. 그러나 더 많은 칩이 들어가기에 칩 한 개당 고비용이
    리포트 | 4페이지 | 1,500원 | 등록일 2019.10.13
  • 회로실험I 예비보고서 - 반가산기와 전가산기
    회로실험I 6주차 예비보고서실험 6. 반가산기와 전가산기목적? 반가산기와 전가산기의 원리를 이해한다.? 가산기를 이용한 논리회로의 구성능력을 키운다.2진 연산(Binary ... 에 가산을 할 수 있는 회로- 두 개의 반가산기와 1개의 OR 게이트로 구성예비과제(1) 이론 부분을 이해하고 AND, OR 및 NOT 게이트만을 사용하여 전가산기를 설계하라.(2) 전가산기의 출력이 S = A?B?Ci 임을 진리표를 사용하여 확인하여라. ... 와 자리올림수 C가 발생하는데,이때 두 출력을 동시에 나타내는 회로를 반가산기라 함전가산기(Full Adder)- A, B 두 입력 외에 앞단으로부터 1개의 자리올림수도 동시
    리포트 | 3페이지 | 1,500원 | 등록일 2019.05.13 | 수정일 2020.05.06
  • 9. PLC 및 모터제어 실험
    를 분류하는 실험을 PLC 로직 프로그램인 래더 로직 다이어그램을 작성하여 수행한다.3. 이론적 배경(1) 불대수(Boolean algebra)불대수란 2진 변수와 논리동작을 기술 ... 하는 대수를 말한다. 논리회로의 형태와 같은 구조를 기술하는데 필요한 수학적 이론으로 변수들의 입출력 관계를 대수적으로 쉽게 표현할 수 있다. 2진 변수란 참(T,ON)과 거짓(F ... +A = 1(보수법칙)X?1 = X(특성화 정리)(2)래더 로직 다이어그램래더 다이어그램은 프로그램 가능 제어기의 언어이다. 래더 다이어그램은 논리 AND연산자의 직렬회로논리
    리포트 | 13페이지 | 1,000원 | 등록일 2019.09.15
  • X-OR, X-NOR 게이트 레포트
    X-OR, X-NOR 게이트1. 실험목적① 조합논리 회로구성 방법 이해② X-OR, X-NOR 게이트의 동작 특성 이해③ X-OR, X-NOR의 논리식에 대한 기본논리 게이트 ... 하고 실험을 통하여 표를 완성하고 비교 설명하시오.2)기본 논리 게이트로 변환3) 변환회로의 특성입력출력ABXY00110100100011114) 비교 : 출력은 위 실험과 마찬가지로 둘 ... 었다.NOR,NAND 게이트로 기본논리 회로를 쉽게 축약 시킬 수 있었는데 이 단계에서 더 축약 시킬 수 있는 게이트가 X-OR게이트와 X-NOR 게이트였다.이번 실험에서 새로운 특성
    리포트 | 6페이지 | 1,000원 | 등록일 2019.06.21
  • [자기소개서] LG전자 서류합격 자기소개서
    회로 설계 및 시스템 구현이었습니다. 총3개의 조로 나누어서 프로젝트를 진행했었는데, 저는 그중에서 아날로그 회로제작을 맡아서 심전도 신호를 아날로그 회로상에서 증폭해주는 회로 ... ”를 설계하는일이었습니다. 다른공정의 윈브릿지 구조를 살펴보면서 작은회로부터 설계를 시작하여, 최종적으로 윈브릿지코어와 윈브릿지 회로의 전체이득을 컨트롤하는 자동진폭조정회로설계 ... 하였습니다. CMOS 집접회로설계시 고려해야하는 전압변화에 따른 회로의 불안정성은 자동진폭조정회로를 이용하여 최소화하였고, 온도변화에 따른 주파수의 변화에는 윈브릿지의 발진주파수
    자기소개서 | 5페이지 | 4,000원 | 등록일 2020.06.06
  • [논리회로실험1 결과보고서] 실험7. 부울 법칙과 드모르간의 정리 결과보고서
    .* 부울 법칙 10과 11을 증명하기 위한 회로 설계* 실험을 통해 3-입력 변수를 가지는 회로에 대한 진리표를 작성하고, 드모르간의 정리를 이용하여 대수적으로 등가인지를 증명.2 ... 었다. 논리회로 이론시간에 글이나 말로만 설명들었었던 부울 법칙을 오실로스코프를 통하여 직접 눈으로 관측함으로써 그저 외우기에 바빴던 법칙들에 대해 애매했었던 부분들이 상당부분 해소 ... 결과보고서실험 7. 부울 법칙과 드모르간의 정리과목명담당교수담당조교학과제출일학번/이름1. 실험목표* 부울 대수(Boolean algebra)의 여러 법칙들에 대한 실험적 증명
    리포트 | 7페이지 | 2,000원 | 등록일 2019.04.26 | 수정일 2019.05.27
  • CMOS 연산 증폭기 결과보고서
    을 때100Ω 없을 때t50t90t50t901.591ms4.607ms2.649ms4.286ms실험을 진행한 회로에는 부하 커패시터가 존재한다. 이러한 커패시터가 존재할 경우 논리 ... 없을 때t50t90t50t901.5ms4.3ms2.5ms4ms3) 결과분석실험을 진행한 회로에는 부하 커패시터가 존재한다. 이러한 커패시터가 존재할 경우 논리 게이트가 입력 ... 도 나타나는 옵셋 전압, 시스템 옵셋 전압과 구분된다. 시스템 옵셋 전압은 예측 가능하며, 회로를 신중히 설계함으로써 최소화할 수 있다.시스템 옵셋 전압이 발생하는 원인을 알아보
    리포트 | 10페이지 | 5,000원 | 등록일 2020.04.02
  • counter 회로의 비동기식 counter와 디코더, 7-segment의 동작원리에 대해 이해하고 실험을 통해 확인한다
    정보로 바꿔주는 조합논리회로7-segment7개의 LED를 이용하여 10수를 표현해주는 장치(디지털 논리회로(디코더)를 이용한 10진수의 표현 가능)3.실험 재료-Dual ... REPORTcounter 회로의 비동기식 counter와 디코더, 7-segment의 동작원리에 대해 이해하고 실험을 통해 확인한다.수강과목 : 기초전자실험21.프로젝트 목적c ... ounter 회로의 비동기식 counter와 디코더, 7-segment의 동작원리에 대해 이해하고 실험을 통해 확인한다.2.실험 배경 이론counter 회로-입력되는 펄스의 수를 세
    리포트 | 6페이지 | 1,000원 | 등록일 2018.11.02 | 수정일 2020.01.22
  • [기초전자회로실험2] FPGA Board를 이용한 FSM 회로의 구현 예비보고서
    1Preliminary report Electronic Engineering기초전자회로실험FPGA Board를 이용한 FSM 회로의 구현자료는 실제 실험을 바탕으로 작성 ... 되었으며,보고서 평가 A+기초전자회로실험 과목 A+받은 자료입니다.본 문서는 나눔글꼴 기준으로 되어있습니다. (네이버 나눔글꼴)1. 실험제목FPGA Board를 이용한 FSM 회로의 구현2 ... 플롭으로 구성되어, 매 입력 펄스 마다, 미리 정해진 순서대로, 상태가 변하는, 순서논리회로 또는 레지스터이다. 용도는 계수(計數), 타이머, 주파수 분주기, 주파수 계수기 등
    리포트 | 7페이지 | 1,000원 | 등록일 2019.03.27 | 수정일 2019.04.01
  • [기초전자회로실험1] "Verilog HDL을 이용한 Full Adder와 Half Adder의 설계 및 FPGA를 통한 검증" 예비보고서
    1Preliminary report Electronic Engineering기초전자회로실험1Verilog HDL을 이용한 Full Adder와 Half Adder의 설계 및 ... FPGA를 통한 검증자료는 실제 실험을 바탕으로 작성되었으며,보고서 평가 A+기초전자회로실험1 과목 A+받은 자료입니다.1. 실험제목Verilog HDL을 이용한 Full Adder ... 와 Half Adder의 설계 및 FPGA를 통한 검증2. 실험목적① Verilog 문법, initial과 always, 배열과 대한 개념 및 예시② 1-bit Full Adder
    리포트 | 6페이지 | 1,000원 | 등록일 2019.03.19 | 수정일 2019.04.01
  • 아주대학교 논리회로실험 실험3 가산김.감산기 결과보고서
    this code of ethics.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학과제출일:과목명: 논리회로실험학 번:성 명 ... 수)*************1013) 분석이 실험은 반가산기의 회로를 미리 설계하였다. 그리고 그 예상 값을 구해와 실제로 회로를 구성하고 결과를 예상 값과 비교 해보았다. 결과 ... 한 연산을 하는 논리회로가 바로 전가산기이다.실험 31) 반감산기logic diagram결선도x=0, y=0x=0, y=1x=0, y=02) 진리표입력출력ABB(내림수)D(차
    리포트 | 6페이지 | 1,500원 | 등록일 2019.02.20
  • 시립대 전전설2 [4주차 결과] 레포트
    전자전기컴퓨터설계실험 ⅡPost-report4주차: Combinational Logic을 설계실험1. Introduction (실험에 대한 소개)가. Purpose of ... 이다.나. Essential Backgrounds for this Lab반가산기반가산기란 덧셈 연산을 수행하는 논리 회로이며 디지털 회로, 조합 회로의 하나이다. 가산기는 산술 ... 다.회로도는 입력 3개( A, B, C in ), 출력 2개( S, C out) 으로 이루어진다.2. Results of this Lab (실험 결과)첫번째 실험1비트 반가산기
    리포트 | 12페이지 | 2,000원 | 등록일 2019.07.29
  • 플립플롭 예비
    는 참이 된다. 입력값이 서로 다르면 1을 출력하고, 같으면 0을 출력한다.2) 7400 quad NAND 게이트:모든 입력이 참일 때에만 거짓인 출력을 내보내는 논리 회로이다.3 ... ) 7404 hex 인버터:인버터 회로는 그 반대 논리 레벨을 나타내는 전압을 그 입력에 출력한다. 주요 기능은 적용된 입력 신호를 반전시키는 것입니다.4) 7474 dual D플립 ... 있다.< JK 플립플롭>5. 실험 방법1) D 플립플롭(1) 실험회로를 구성한다.(2) CLK에 주파수 = 1Hz, 5Vpp, offset = 0V 인가한다..(3) Vdc = 5
    리포트 | 8페이지 | 1,000원 | 등록일 2019.03.26
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 06월 24일 화요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
8:18 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감