• 통합검색(4,228)
  • 리포트(3,709)
  • 자기소개서(260)
  • 시험자료(151)
  • 방송통신대(84)
  • 논문(21)
  • 서식(1)
  • 이력서(1)
  • ppt테마(1)

바로가기

방송통신대 - 2025 방송통신대 리포트 및 과제물 업데이트, 중간고사/기말고사자료
판매자 표지는 다운로드시 포함되지 않습니다.

"디지털논리회로" 검색결과 301-320 / 4,228건

  • 디지털논리회로 3판 중간고사 예상문제
    [디지털논리회로/임석구/개정3판/한빛미디어] 3판 중간고사 1~3장풀이 및 족보1장 중간고사 예상문제1. 아날로그 신호와 디지털 신호의 차이점을 설명하여라.? 아날로그 신호 ... : 온도, 습도, 소리, 빛 등과 같이 시간에 따라 연속적인 값을 갖는 신호? 디지털 신호 : 분명히 구별되는 두 레벨의 신호값 만을 갖는 신호(+,-)4. 아날로그 시스템 대비 ... 디지털 시스템의 장점에 대하여 설명하여라.? 디지털 시스템은 내?외부 잡음에 강하다.? 디지털 시스템은 설계하기가 용이하다.? 디지털 시스템은 프로그래밍으로 전체 시스템을 제어할 수
    리포트 | 7페이지 | 1,000원 | 등록일 2016.04.16 | 수정일 2016.04.21
  • 디지털논리회로실험(Verilog HDL) - 8-bit Signed Adder/Substractor, Multiplier
    7plications of digital circuits it is useful to be able to perform some number of multiplications
    리포트 | 19페이지 | 1,000원 | 등록일 2019.08.29
  • [디지털논리회로실습] 기본논리회로
    실험1. 기본 논리게이트1. 7404 IC 핀 배치도를 참조하여 게이트 6개 중 1개를 선정하여 그림의 NOT 게이트 회로를 구성한다. 7404의 7번 핀은 접지하고, 14번 핀 ... 핀 배치도를 참조하여 게이트 4개 중 1개를 선정하여 그림의 OR 게이트 회로를 구성한다. 7432의 7번 핀은 접지하고, 14번 핀은 +5V 전압을 인가한다. 1번 핀과 2번 핀 ... 하여 게이트 4개 중 1개를 선정하여 그림의 AND 게이트 회로를 구성한다. 7408의 7번 핀은 접지하고, 14번 핀은 +5V 전압을 인가한다. 1번 핀과 2번 핀에 입력신호를 넣
    리포트 | 5페이지 | 1,000원 | 등록일 2011.11.25
  • 디지털논리회로실험(Verilog HDL) - Real-time clock, counter
    -digit BCD counter starts counting in intervals of milliseconds. The amount of time in seconds from ... .3 Part Ⅳ : M-digit base-N Up/Down CounterImplement a M-digit base-N up/down counter. Display the
    리포트 | 8페이지 | 1,000원 | 등록일 2019.08.29
  • 디지털 논리 TFF 회로 설계
    소개글스위치 레벨로 구현된 비동기 제어 입력 신호 t을 갖는 tff회로 설계 및 검증논리회로아래와 같은 진리표를 갖는 tffT clk Q1 rising 토글(Toggle,현재상태
    리포트 | 5페이지 | 5,000원 | 등록일 2012.08.11
  • [컴퓨터과학과] 2014년 1학기 디지털논리회로 교재전범위 핵심요약노트
    제1장 컴퓨터와 디지털 논리회로1. 디지털시스템 - 시스템의 정의: 입력과 출력을 갖는 검은 상자로서, 어떠한 목적을 달성하기 위하여 상호작용하는 구성요소들의 집합2. 디지털 ... 시스템의 장점은 편리성, 융통성, 단순성, 안정성, 정확성 등이 있음3. 디지털시스템의 설계① 회로설계 : 논리소자를 만들기 위해 능동소자와 소동소자를 연결시키는 단계이 ... 시스템의 장점① 디지털시스템은 구성요소의 처리과정이 매우 정확하고 동작상태를 예상할 수 있으며, 구성요소의 설계가 용이하다는 장점을 가지고 있음② 직접회로를 사용하여 설계되는 디지털
    방송통신대 | 72페이지 | 9,000원 | 등록일 2014.02.13
  • 디지털공학개론 1. 기본 논리 게이트의 회로도, 진리표, 논리식을 정리하시오.
    과제명 : 디지털공학개론 과제1과목명 : 디지털공학개론학번 :이름 :1. 기본 논리 게이트의 회로도, 진리표, 논리식을 정리하시오.NOT 게이트1)회로도 2)진리표 3)논리식버퍼 ... 에서 간소화 한 식에 대한 회로를 그리시오.자필, 사진첨부참고문헌 : 1) 디지털 논리회로, 임석구,홍경호 공저, 한빛미디어2) 디지털공학개론 학습자 교안자료참고 사이트 : 없음 ... 게이트1)회로도 2)진리표 3)논리식AND 게이트1)회로도 2)진리표 3)논리식OR 게이트1)회로도 2)진리표 3)논리식NAND 게이트1)회로도 2)진리표 3)논리식NOR 게이트
    리포트 | 6페이지 | 1,000원 | 등록일 2020.05.11 | 수정일 2020.05.19
  • 논리회로실험 2014 Digital clock
    1. Purpose 1) 4MHz의 오실레이터 clock을 분주하여, 시, 분, 초를 나타내는 디지털 시계를 설계한다.2) RoV-Lab 3000을 이용하여 회로 설계를 검증 ... 한다.2. Background이번 실험은 4MHz의 오실레이터 clock을 분주하여, 디지털 시계를 설계하고 RoV-Lab 3000을 이용하여 설계한 회로를 검증하는 것이 목적이 ... ;use ieee.std_logic_arith.all;use ieee.std_logic_unsigned.all; entity digital_clock isport( rst_n : in
    리포트 | 11페이지 | 1,000원 | 등록일 2014.11.05
  • 서강대학교 디지털논리회로실험 - 실험 3. Decoders and Encoders 결과 보고서
    디지털논리회로실험결과 보고서[3주차]실험 3. Decoders and Encoders1. 실험 목적1) 일반적인 binary decoder의 동작 원리를 이해한다.2) 7-s ... 다.3. 토의실험 1에서는 code converter를 구현하였다. 과정 1-A ~ 1-C에서 각기 다른 방법으로 [표 1]의 진리표를 만족하는 논리 회로를 구현해 보았는데, 같 ... 은 논리 기능을 하는 등가 회로라도 구현 방법에 따라 cost와 complexity가 달라지므로 실제 더 복잡한 회로를 설 계할 때는 이를 고려하여 최적의 구현 방법을 찾는 것
    리포트 | 10페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 서강대학교 디지털논리회로실험 - 실험 3. Decoders and Encoders 예비 보고서
    디지털논리회로실험예비 보고서[3주차]실험 3. Decoders and Encoders1. 실험 목적1) 일반적인 binary decoder의 동작 원리를 이해한다.2) 7-s ... ) Decoder하나의 코드 체계를 다른 코드 체계로 변환하는 논리 회로이며 일반적으로 입력이 출 력에 비해 더 적은 bit수를 갖는다. 대표적으로 n-to-2^{ n} binary ... 므로 논리 회로는 [그림 4]처럼 구현될 수 있다.[그림 4]2) EncoderDecoder와 반대의 기능을 하는 논리 회로이며 일반적으로 입력이 출력에 비해 더 많 은 bit수를 갖
    리포트 | 11페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 서강대학교 디지털논리회로실험 - 실험 7. Finite State Machines 결과 보고서
    디지털논리회로실험결과 보고서[8주차]실험 7. Finite State Machines1. 실험 개요1) Finite state machine (FSM) 회로를 설계하고 분석할 수 ... ) 중간고사 1-(a)번의 회로를 schematic으로 구현하여 시뮬레이션이번 실험에서는 schematic으로 그린 회로를 키트에 FPGA로 구현하지 않고, 시뮬레이션으로 그 동작 ... 만 확인하였다. 최소화된 상태표 및 카르노맵을 각각 [표 1]과 [그림 2]에 나타내었다. 이를 바 탕으로 구현한 회로는 [그림 3]과 같다. [그림 4]의 타이밍 다이어그램
    리포트 | 10페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 서강대학교 디지털논리회로실험 - 실험 7. Finite State Machines 예비 보고서
    디지털논리회로실험예비 보고서[8주차]실험 7. Finite State Machines1. 실험 목적1) Finite state machine (FSM) 회로를 설계하고 분석할 수 ... 만 결정됨② Melay type : 출력이 현재의 상태와 현재의 입력에 의해서 결정됨3) 카운터 : 카운팅을 하는 데 사용되는 회로① 비동기 카운터 : 플립플롭들의 클럭이 하나 ... 의 신호로 동기화되지 않은 카운터T 플립플롭을 이용한 3비트 Up-카운터의 회로 및 타이밍 다이어그램은 아래와 같다. [그림 2] 에서 확인할 수 있듯 클럭 신호가 플립플롭을 거쳐
    리포트 | 12페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 판매자 표지 자료 표지
    [디지털 논리회로 실험] 14장. 레지스터 결과레포트
    논리회로실험 A반결과14장레지스터5조이름학번실험일15.05.26제출일15.06.02실험에 사용된 기기 및 부품 : HD74LS74AP, SN74LS157N, 직류전원공급장치 ... , 디지털 실험장치,전압계, LED 3개, 330옴 저항 3개실험 14.2 전송제어 입력이 있는 병렬레지스터(1) IC 7474(D Flip-Flop) 2개와 74157(2x1 ... 멀티플렉서)을 이용한 전송제어 입력이 있는 병렬레지스터 회로회로도이다. 회로도에 IC 핀 번호를 작성하라.(2)Q _{0,} Q _{1,} Q _{2}를 “000”으로 초기화하라
    리포트 | 3페이지 | 1,500원 | 등록일 2016.01.14 | 수정일 2022.10.09
  • [기초전자회로실험1] 디지털공학 실험 논리게이트 1.2 결과 자료
    Preliminary report Electronic Engineering[표 4-1]입력출력출력전압측정치ABX0015.0095V0114.7886V1014.7043V1100V[표 4-4]입력출력출력전압측정치ABX0000.0071V0115.0093V1014.9095V11..
    리포트 | 3페이지 | 1,000원 | 등록일 2019.03.24 | 수정일 2019.04.01
  • 디지털논리회로실험 텀프로젝트
    똥피하기 게임을 KIT에 구현- 디지털논리회로실험 프로젝트 최종 보고서 ?0. 목차- 서론- 본론- 결론- 참고문헌- 프로젝트 후기1.서론설계 구성 요소 : 목표 및 기준 설정 ... 할 수 있다.2.본론설계 구성 요소 : 합성, 분석, 제작- 세부 사항 (1) 전체 블록 diagram전체적으로 CLK을 통하여 회로를 제어해주는데 분주기를 통하여 각각의 부분
    리포트 | 8페이지 | 2,000원 | 등록일 2013.02.11
  • [디지털논리회로1] Ripple carry adder
    )는 입력에 의해 출력이 결정되는 조합 논리 회로(combinational circuit)로 연산하는 것으로 기억 능력을 갖지 않는다. 말 그대로 2진수의 덧셈을 하는 논리 회로이 ... 며, 종류로는 반가산기와 전가산기가 있다. ripple carry adder를 구현하기 위해 사용한 전가산기(Full-Adder)는 3개의 디지털 입력(비트)을 받고, 2개의 디지털 ... 출력(비트)을 생성한다.즉, 이와 같이 덧셈해야 할 2개의 비트(A, B)와 다른 숫자 위치(digit position)에서 보내 온자리 올림 비트(carry, Cin)를 받아 2
    리포트 | 3페이지 | 2,000원 | 등록일 2015.03.16
  • 2011년 1학기 디지털논리회로 기말시험 핵심체크
    제1장 컴퓨터와 디지털 논리회로1. 디지털시스템 - 시스템의 정의: 입력과 출력을 갖는 검은 상자로서, 어떠한 목적을 달성하기 위하여 상호작용하는 구성요소들의 집합2. 디지털 ... 시스템의 장점은 편리성, 융통성, 단순성, 안정성, 정확성 등이 있음3. 디지털시스템의 설계① 회로설계 : 논리소자를 만들기 위해 능동소자와 소동소자를 연결시키는 단계이 ... 시스템의 장점① 디지털시스템은 구성요소의 처리과정이 매우 정확하고 동작상태를 예상할 수 있으며, 구성요소의 설계가 용이하다는 장점을 가지고 있음② 직접회로를 사용하여 설계되는 디지털
    방송통신대 | 47페이지 | 6,500원 | 등록일 2011.05.12
  • [논리회로실험] 실험11. 디지털 클락
    과 목 : 논리회로설계실험과 제 명 : 디지털 시계 설계담당교수 :학 과 : 전자전기공학학 년 : 3학 번 :이 름 :제 출 일 : 2013.06.11.Introduction이번 ... 다.Design① Describe what your circuit does이번에 설계할 회로를 통해 디지털 시계를 설계하고 설계한 결과를 7-segment에 출력하게 된다. 이번에 설계할 시계 ... ', '분의 십의 자리 변화', '시의 변화'이다. 일단 주어진 부분에 대해 알아보자.· DIGIT을 순서대로 선택하기 위해 사용되는 부분(일종의 분주회로)앞에서 설명한 것처럼 6개
    리포트 | 19페이지 | 2,000원 | 등록일 2014.03.22
  • 서강대학교 디지털논리회로실험 - 실험 4. Multiplexer, Demultiplexer and Comparator 예비 보고서
    디지털논리회로실험예비 보고서[4주차]실험 4. Multiplexer, Demultiplexer and Comparator1. 실험 목적1) Tri-state 소자의 동작 원리 ... 하는 논리 회로 를 [그림 12]와 같이 설계할 수 있다.f=(x _{ 2}?y _{ 2})+(x _{ 1}?y _{ 1})+(x _{ 0}?y _{ 0})이다.[그림 12]3 ... 는 논리 회 로이다. 이때, 출력으로 내보낼 값의 선택은 select input을 통해 결정한다. 4-to-1 multiplexer의 graphical symbol과 진리표를 [그림
    리포트 | 9페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 서강대학교 디지털논리회로실험 - 실험 4. Multiplexer, Demultiplexer and Comparator 결과 보고서
    디지털논리회로실험(EEE2052-01)서강대학교 전자공학과2017년 2학기 결과레포트실험4. Multiplexer, Demultiplexer and Comparator1. 실험 ... 가 High일 경우에는 출력이 Hi-Z 상태가 되게 된다.2. 기본 게이트로 4-to-1 Multiplexer의 논리회로를 설계하여 그려라.SelectorOutputS0S1f00I ... 001I110I211I33. 기본 게이트로 1-to-4 demultiplexer의 논리 회로를 설계하시오.4. 기본 게이트로 Exclusive-OR 소자를 이용하여 설계하여라.5
    리포트 | 18페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 06월 18일 수요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
3:44 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감