• AI글쓰기 2.1 업데이트
  • 통합검색(25,406)
  • 리포트(24,136)
  • 자기소개서(592)
  • 시험자료(410)
  • 방송통신대(168)
  • 논문(85)
  • 서식(10)
  • ppt테마(4)
  • 이력서(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"입력회로" 검색결과 241-260 / 25,406건

  • 판매자 표지 자료 표지
    교류및전자회로실험 실험3 순차 논리 회로 기초 예비보고서
    에 쌍안정 멀티바이브레이터라고도 한다. 이와 같은 특성을 이용하여 플립플롭은 메모리로도 많이 활용된다.플립플롭은 대표적인 순서 논리회로이다. 순서 논리회로는 출력을 입력쪽에 연결 ... 적으로 입력 D와 출력 Q는 항상 같다. 이는 마치 메모리에 데이터를 기록하는 것과 같으므로 D 플립플롭이라는 이름을 붙였다.또 위의 우측 그림은 D 플립플롭의 디지털 회로로, 이는 RS ... 의 D 입력으로 사용하고, 스위치를 연결해 스위치를 누르면 ON, 떼면 OFF 가 되도록 회로를 구성한다.(2) 아두이노 보드의 디지털 입력중 하나를 플립플롭의 Clock으로 사용
    리포트 | 8페이지 | 1,000원 | 등록일 2024.06.22
  • 판매자 표지 자료 표지
    아날로그 및 디지털회로 설계 실습 실습8_래치와 플립플롭_결과보고서
    1.요약이번 실습에서는 논리 gate(nand, inverter)를 사용해 래치와 플립플롭의 회로를 설계하였다. 입 력의 변화에 민감한 래치의 특성과 클록과 함께 들어온 입력 ... 에 영향을 미치게 된다. 입력의 변화에 민감한 래치는 주로 메모리 회로의 데이터 저장에 사용되고 클록의 변화에 영향을 받는 플립플롭의 경우 cpu에 사용한다. 이렇듯 래치와 플립플롭 ... 결과1. RS래치의 구현 및 동작 확인실험에서 구성한 RS래치의 회로도는 다음과 같다.게이트에 전원을 인가하고 입력이 모두 0(0V)인 상태에서의 출력은 다음과 같다.모든 입력을 1
    리포트 | 6페이지 | 1,000원 | 등록일 2024.08.27
  • [2024/A+]서울시립대_전전설3_실험2_결과
    와 같은 RLC 회로를 만들고 입력 에 계단파 입력을 인가하고 출력 파형을 측정하시오.저항과 커패시터 값을 다음 값으로 정해서 출력신호가 underdamping이 되도록 설정 ... , ,다음과 같이 회로를 구성에 계단파 입력을 인가 (진폭 : 1V)오실로스코프에서 출력파형 확인: 노란색 파형, : 파란색 파형출력신호가 overdamping 응답을 갖도록 위와 같 ... 은 RLC 회로를 만들고 위와 같은 RC 회로를 만들고 입력 에 계단파 입력을 인가하고 출력 파형을 측정하시오.저항과 커패시터 값을 다음 값으로 정해서 가 되도록 설정, ,다음
    리포트 | 24페이지 | 2,000원 | 등록일 2025.03.10
  • 판매자 표지 자료 표지
    3주차 결과 보고서 10장 RC RL 회로의 주파수응답(필터링 특성)
    를 이용하여 전압의 상하첨두값을 관찰한다. 이 때 회로에서 출력되는 전압은 입력되는 전압 즉 함수파발생기 출력전압과 거의 같아야 한다.(오실로스코프 화면 우측에 숫자로 표시되는 항목 ... 한다. 이 주파수에서는 회로의 출력전압이 입력전압과 거의 같아야 한다.이제 주파수를 낮은 값으로 서서히 조절하면서 전압의 변화를 관찰한다.이렇게 관찰한 결과를 모눈종이에 표시 ... 했다. 주파수가 올라갈수록 출력 전압의 상하 첨두값이 입력전압과 가까워진다. 이러한 RL회로의 특성은 HIGH-PASS 필터(고역통과 필터)의 특성과 같다고 볼 수 있다.ORCAD
    리포트 | 5페이지 | 3,000원 | 등록일 2025.06.07
  • [2024/A+]서울시립대_전전설3_실험7_결과
    Voltage Drop 및 회로 Breakdown이 없으면, 출력은 입력이 보다 큰 부분만 통과하게 된다. 보다 작은 부분은 0V가 된다.Full-wave RectifierAC ... 순서실험 1실험 1-1 / 실험 1-2회로를 설계Input에 함수발생기 연결오실로스코프를 통해 입력과 출력 파형을 측정 및 비교다이오드에 역전압이 걸릴 때 Breakdown이 되 ... 지 않도록 하는 다이오드의 조건 찾기실험 1-3 / 실험 1-4회로를 설계Input에 함수발생기 연결오실로스코프를 통해 입력과 출력 파형을 측정 및 비교출력 파형의 ripple 전압
    리포트 | 19페이지 | 2,000원 | 등록일 2025.03.10
  • 컴퓨터구조(전자계산시 논리회로에서 조합논리회로와 순서논리회로의 차이점)
    컴퓨터구조전자계산시 논리회로에서 조합논리회로와 순서논리회로의 차이점제출일전공과목컴퓨터구조아이디(학번)담당교수교수명 입력이름2023년 9월 13일 과제Ⅰ. 서론본 과제에서는 조합 ... (logic gate)란 대수를 물리적 장치로 구현한 것으로, 여러 개의 논리적 입력값에 대하여 연산을 수행함으로써 하나의 출력값을 얻는 전자회로를 의미한다. 논리회로를 설계할 때 ... 는 논리식이나 진리표가 이용되며 조합 논리회로와 순서 논리회로가 대표적이다.가. 조합논리회로조합논리회로란 현재의 입력값에 따라 출력에는 항상 똑같은 값이 결정되는 논리회로로, 기억
    리포트 | 4페이지 | 2,000원 | 등록일 2023.09.13
  • 판매자 표지 자료 표지
    (광운대) 기초전자회로실험(기전실) 예비레포트(휘스톤 브리지, 미분회로, 적분회로)(만점 레포트)
    에서 휘스톤 브리지를 이해하는 것은 상당히 중요하다.- 미분회로와 적분회로미분회로입력 받은 파형을 미분하는 회로이고, 적분회로입력 받은 파형을 적분하는 회로를 말한다[4]. 이 ... ] RC 미분회로RC 미분회로는 커패시터와 저항이 직렬로 연결된 회로이다. 회로에 흐르는 전류는 커패시터의 전하량 식 을 미분하여 구할 수 있다.이때, 인 경우, 입력 신호 가 되 ... 이 나온다.결론적으로, 저항 R에 걸리는 전압은 입력 신호를 시간에 대하여 미분한 값에 비례하여 나타난다.② RC 적분회로[그림4-5] RC 적분회로RC 적분회로는 미분회로와는 반대
    리포트 | 19페이지 | 2,000원 | 등록일 2025.06.22
  • 판매자 표지 자료 표지
    전자회로실습 11. 소신호 공통 에미터 교류 증폭기
    11. 소신호 공통 에미터 교류 증폭기예비 Report전자회로실습전자공학과20250000 홍길동김교수 교수님1. 실험 개요 및 원리공통 에미터 증폭기는 높은 입력 임피던스와 낮 ... 모델로 대치하여 하는 회로해석을 교류해석이라 한다.전압이득은 베이스 단에 나타나느 입력전압과 컬렉터의 출력전압 이 위상이 180도 차이가 난다.입력 임피던스는 베이스단에서 회로 ... 하고 직류등가회로를 구하여 표에 DC량에 대한 이론값과 측정값을 구하여 기록한다.(2) 그림의 회로에 대한 입력파형과 출력파형을 오실로스코프로 측정하여 기록한다. 이 때, 측정된 입
    리포트 | 5페이지 | 1,500원 | 등록일 2025.08.22 | 수정일 2025.08.26
  • 판매자 표지 자료 표지
    서강대학교 22년도 전자회로실험 4주차 결과레포트 (A+자료)
    , 위의 회로에서 Vout의 limit값은 -VA-0.7V가 될 것이다.- 다이오드 클램퍼위와 같이 다이오드, 캐패시터로 구성된 회로는 클램퍼로서, 입력파형의 형태 변환 없이, DC ... F를 추가하라.(Pspice회로도)(보드 사진)(10) 함수발생기를 사용하여 입력신호를 주파수 1 kHz, 진폭 4 V인 정현파 신호로 인가하라. 오실로스코프를 이용하여 입력신호 ... 똑같이 측정되었다. 입력이 (-)일 때 출력은 -0.08V로 측정되었다. 실험 1-4의 그래프와 비교했을 때, 이 회로의 출력은 다이오드의 턴온전압에 영향을 받지 않고, 입력에 거의
    리포트 | 55페이지 | 1,000원 | 등록일 2024.03.24
  • 판매자 표지 자료 표지
    교류및전자회로실험 실험10-2 트랜지스터 증폭회로2 예비보고서
    함으로써 트랜지스터 증폭회로의 이해를 높인다. 이 과정에서 입력 임피던스, 출력 임피던스의 개념을 심화하고 buffer의 개념을 익힌다.이론조사-컬렉터 공통 증폭회로의 기본회로Figure ... ommon amplifier와 같은 것으로 생각할 수 있다. bias회로의 내부저항이 base 입력 임피던스에 비해 충분히 작은 값이 되도록 하면 base 입력단에는 전압분배에 의한 ... \* ARABIC 4. 그림4위의 회로에서 입력 임피던스를 구해보면(5)가 되는데 base 입력단에서 본 입력 임피던스 는 R1, R2에 비해 매우 큰 값이 되므로 다음과 같다.(6)다음
    리포트 | 17페이지 | 1,000원 | 등록일 2024.06.22 | 수정일 2024.08.17
  • 판매자 표지 자료 표지
    중앙대학교 아날로그및디지털회로 결과보고서 10
    *************xx표에서 X는 금지된 입력을 말한다.다음은 CLK가 low일 때이다.CLK가 low일 때는 회로입력 S, R과 무관하게 동작하지 않은 것을 확인할 수 있다.8-4-2 ... Bread Board를 활용한 RS 래치 구현 및 동작(A) 아래 그림의 회로를 74HC00을 사용하여 구성하고, 입력에 대한 결과를 확인한다. 관찰될 수 있는 상태도를 그리고 ... 04를 사용하여 구성하고 입력에 대한 결과를 확인한다.구성한 회로는 위와 같다.마찬가지로 오실로스코프 파형으로만 결과 해석이 어렵기 때문에, 입력 신호를 넣어준 순서에 따라 실험
    리포트 | 11페이지 | 2,500원 | 등록일 2025.04.06
  • [2024/A+]서울시립대_전전설3_실험4_결과
    의 pin diagram에 맞게 전선으로 연결한다.회로구성동작 검증[입력 전압] : 사인파 진폭 2V, : 사인파 진폭 0.94V2 - 1 = 1.04V -> [이론 출력 전압 값][실제 ... 2가변 저항을 사용하여 [1-1]의 회로에서 gain 값을 조정할 수 있는 방법을 구현하고 실험을 통하여 동작을 검증하시오.회로구성동작 검증[입력 전압] : 사인파 진폭 2V ... Instrumentation Amplifier가 입력 신호의 차이를 효과적으로 증폭시키는 역할을 수행함을 확인하였다. 그러나 실제 측정된 값이 이론 값과 차이가 나는 것을 고려할 때, 회로의 안정
    리포트 | 16페이지 | 2,000원 | 등록일 2025.03.10 | 수정일 2025.03.18
  • 판매자 표지 자료 표지
    성결대학교 정통 논리회로 중간고사 (정보통신공학과) 시험지
    2024년도 논리회로 중간고사 시험지1. 논리회로란?논리회로(logic circuit)는 논리적 연산을 수행하는 회로를 말해. 주로 디지털 시스템에서 사용되며, 입력 값에 따라 ... 출력이 결정되는 시스템이야.논리회로는 두 가지로 나뉘어:? 조합논리회로(Combinational Logic Circuit): 입력 상태에 따라 즉시 출력이 결정되는 회로. (ex ... . 가산기, 인코더)? 순차논리회로(Sequential Logic Circuit): 입력뿐 아니라 **이전 상태(메모리)**까지 고려해 출력이 결정되는 회로. (ex. 플립플롭
    시험자료 | 3페이지 | 40,000원 | 등록일 2025.04.10
  • 판매자 표지 자료 표지
    회로이론 응용 및 실험 A+ 레포트(실험10-OP Amp의 기초 회로)
    이 높으면 – 입력단자의 전압 도 높이고        관계로 인해 출력 전압 를 낮춘다.→ 이상적인 OP amp일 때 회로를 해석해 보자.1> 이상적인 ... ① OP amp, 4가지 종류의 기초 회로→ 이 회로는 feedback 동작을 한다. (빨간 원)아래 그림을 참고해서 설명하면 출력 전압 ... OP amp를 활용한 회로에서는 G의 값이 무한이다. 이때, 출력 전압을 유한하게 하기 위해서는       에서  =이 되어야 한다. 따라서 위의 그림
    리포트 | 8페이지 | 2,000원 | 등록일 2025.01.18
  • 판매자 표지 자료 표지
    [A+보장]한양대에리카A+맞은 레포트,회로이론응용및실험,RLC 공진 회로의 주파수 응답 특성
    가지로 과도 응답에 대한 실험은 회로가 어떠한 입력 신호에 따라서 시간에 대해 어떻게 변화를 하는지 측정하는 실험을 하였다. 그러므로 앞의 실험에서 실험한 과 도 응답 실험은 회로 ... 분석기가 있다. 이것의 사용없이 오직 오실로스코프만 이용하여 주파수 응답을 측정하는 실 험이 가능하다. RLC 회로에서 정현파를 입력한 뒤, 정상 상태에서 출력을 측정한다면 같 ... 은 주파수 의 정현파가 나올 것이다. (이런 특성을 가진 회로는 linear time-invariant 회로 의 범주에 속한다.) 여기서, 출력되는 정현파는 입력 정현파와 주파수
    리포트 | 15페이지 | 2,500원 | 등록일 2024.05.20
  • 판매자 표지 자료 표지
    클리핑과 클램핑회로 결과 레포트
    1 실험 결과부품 측정값표시값100Ω1㏀2㏀100㏀1㎌측정값98.939801969101.650.09병렬 클리퍼 (구형파 입력)그림 4-2 클리핑 회로(1)의 출력전압 파형그림 4 ... 에서는 Vm=-4V인 상황에서의 값, 이론값으로는 -2.2V의 그래프가 나왔을 것이다.직렬 클리퍼 (구형파 입력)그림 4-5 직렬 클리핑 회로의 출력전압 파형그림 4-6 DC 전원이 역 ... 과 직류전원전압의 관계에 따라 출력을 결정한다. 클램퍼는 입력파형의 첨두값을 바꾸지 않고 특정 직류전압의 값만큼 이동시키는 회로이다. 회로에 다이오드와 저항 이외에 커패시터가 포함
    리포트 | 5페이지 | 1,500원 | 등록일 2024.11.25
  • 전자회로실험 과탑 A+ 결과 보고서 (실험 15 다단 증폭기)
    와 출력 임피던스가 중요한 역할을 한다. 첫 번째 증폭 단의 입력 임피던스는 회로에 인가되는 신호 소스와 매칭이 되어야 하며, 마지막 증폭 단의 출력 임피던스는 부하에 맞추어 신호 ... 전압 이득을 구하시오3. 전압이득이 최소 100V/V 이상 나오는지 보기 위해 입력에 10kHz의 0.01V _{p-p} 정현파의 입력 전압을 인가한다. 이때 실험회로 1의 2단 ... 를 그리고, 실험회로 2의 이론적인 전압 이득을 구하시오3. 전압이득이 최소 100V/V 이상 나오는지 보기 위해 입력에 10kHz의 0.01V _{p-p} 정현파의 입력 전압을 인가
    리포트 | 13페이지 | 1,500원 | 등록일 2024.12.19
  • 판매자 표지 자료 표지
    교류및전자회로실험 실험10-1 트랜지스터 증폭회로1 예비보고서
    하는 voltage divider bias이다. 이는 테브난 등가회로로 나타낼 수 있는데 RTH가 트랜지스터의 base입력단에서 본 RTH에 비해 충분히 작으면 이 저항을 무시 ... 와 교류성분 출력의 추출bias회로에서 교류 입력신호를 인가하고 이로 인해 야기되는 출력단자 전압의 교류성분을 추출하기 위해서는 그림3과 같이 커패시터를 사용한다. 커패시터는 주파수 ... 화하기 위해 입력회로의 영향과 부하저항이 없는 것으로 가정하고, 그림5의 왼편과 같은 회로에서 base 교류 입력전압성분과 출력성분간의 관계를 본다. Base 입력전압의 교류
    리포트 | 18페이지 | 1,000원 | 등록일 2024.06.22 | 수정일 2024.08.17
  • 판매자 표지 자료 표지
    전자회로실험 - 예비보고서 - 연산 증폭기 응용실험
    증폭기 구현][그림 9 : (b)의 반전 증폭기 구현] (2) 실험 회로 2에서 이상적인 연산 증폭기와 실제 연산 증폭기일 경우, 입력과 출력 사이의 전달 함수를 구하시오. 또한 ... 11 : (b)의 반전 증폭기 구현] (3) 실험 회로 3에서 이상적인 연산 증폭기와 실제 연산 증폭기일 경우, 입력과 출력 사이의 전달 함수를 구하시오. 또한 PSpice를 이용 ... 이득을 구할 수 있다. 이 때, [그림 12]와 같이 회로를 구현한 후 시뮬레이션 결과 아래의 [그림 13]을 얻을 수 있었으며 입력이 0.05V일 때, 출력이 -0.08V로 전압
    리포트 | 3페이지 | 2,000원 | 등록일 2025.03.20 | 수정일 2025.03.25
  • [디지털공학개론] 카운터의 응용으로 디지털시계의 회로도를 완성해 가는 과정을 설명하시오
    디지털 시계와 레지스터학번 :이름 :1. 카운터의 응용으로 디지털시계의 회로도를 완성해 가는 과정을 설명하시오.카운터는 입력 펄스의 수를 세는 장치이며 대표적인 플리플롭 응용 ... )가 있는데 상향 카운터는 각 플리플롭이 클록펄스의 하강 에지에서 변화하고 Q A 에서는 입력 클록 주파수의 1/2, Q B 에서는 1/4, Q C 에서는 1/8, Q D 에서는 1 ... /16의 주파수를 갖는 구형파가 얻어진다. 하향 카운터는 각 플리플롭은 클록펄스의 상승 에지에서 변화하고 Q A 에서는 입력 클록 주파수의 1/2, Q B 에서는 1/4, Q C
    Non-Ai HUMAN
    | 방송통신대 | 7페이지 | 3,000원 | 등록일 2021.03.23
  • 전문가요청 배너
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 11월 20일 목요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
5:49 오전
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감