• LF몰 이벤트
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

[디지털공학개론] 카운터의 응용으로 디지털시계의 회로도를 완성해 가는 과정을 설명하시오

roun0502
개인인증판매자스토어
최초 등록일
2021.03.23
최종 저작일
2019.10
7페이지/한글파일 한컴오피스
가격 3,000원 할인쿠폰받기
다운로드
장바구니

소개글

<컴퓨터공학 - 디지털공학개론> 1. 카운터의 응용으로 디지털시계의 회로도를 완성해 가는 과정을 설명하시오. 2. 4가지 기본형 레지스터의 분류에 속하는 IC들을 정리하시오.

제가 이것저것 찾아서 만들긴 했지만 중간중간 이미지를 더 넣으시는게 좋고
마지막 느낀점과 목차는 스스로 적어주시면 더 완벽해질 것 같습니다! 학번,이름 정확히 기재하세요

목차

1. 카운터의 응용으로 디지털시계의 회로도를 완성해 가는 과정을 설명하시오.
2. 4가지 기본형 레지스터의 분류에 속하는 IC들을 정리하시오.

참고문헌

본문내용

1. 카운터의 응용으로 디지털시계의 회로도를 완성해 가는 과정을 설명하시오.
카운터는 입력 펄스의 수를 세는 장치이며 대표적인 플리플롭 응용 장치이다. 카운터에는 비동기 카운터, 동기식 카운터, 프리세트 카운터, 등이 있다.
비동기 카운터는 직렬 카운터이며 플리플롭을 다수 종속으로 연결하는 구조로 되어 있고, 플리플롭의 출력 전이가 다른 플리플롭을 트리거 시키는 원인으로 작용하여 '리플 카운터'라고도 불린다. 비동기 카운터는 상향 카운터(Up Counter)와 하향 카운터(Down Counter)가 있는데 상향 카운터는 각 플리플롭이 클록펄스의 하강 에지에서 변화하고 Q A 에서는 입력 클록 주파수의 1/2, Q B 에서는 1/4, Q C 에서는 1/8, Q D 에서는 1/16의 주파수를 갖는 구형파가 얻어진다. 하향 카운터는 각 플리플롭은 클록펄스의 상승 에지에서 변화하고 Q A 에서는 입력 클록 주파수의 1/2, Q B 에서는 1/4, Q C 에서는 1/8, Q D 에서는 1/16의 주파수를 갖는 구형파가 얻어진다.

참고 자료

[디지털클락]디지털시계이론및자료.(20160528). https://murcielrago.tistory.com/12 레지스터.(n.d.).
11장 레지스터 . (n.d.). https://slidesplayer.org/slide/11103700/..
디지털공학개론 학습자교안
김형근+손진곤. (2015). 디지털 논리회로. n.p.: 한국방송통신대학교.
roun0502
판매자 유형Gold개인인증

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

최근 본 자료더보기
탑툰 이벤트
[디지털공학개론] 카운터의 응용으로 디지털시계의 회로도를 완성해 가는 과정을 설명하시오
  • 레이어 팝업
AI 챗봇
2024년 05월 30일 목요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
1:35 오후
New

24시간 응대가능한
AI 챗봇이 런칭되었습니다. 닫기