총 236개
-
3D 펜, 3D 프린터 관하여 & 나만의 아이디어(물병 손잡이) 구현하기2025.01.281. 3D 펜 3D 펜은 펜처럼 생겼는데 다양한 물체를 쉽게 입체로 만들 수 있다. 3D 펜 안에는 필라멘트가 들어가는데, 이걸 녹여서 원하는 모양대로 만든다. 예전에는 인체에 유해한 성분이 있었으나 지금은 인체에 무해한 옥수수 전분으로 만들어져 마음 놓고 사용할 수 있다고 한다. 필라멘트가 나오는 앞부분 노즐은 뜨거우니 조심해야 한다. 나는 첫 작품으로 3시간 정도 열심히 만들어 멋진 에펠탑을 완성할 수 있었다. 2. 3D 프린터 국내 건설사 롯데건설은 3D 프린터를 활용해 건설 현장에 '디지털 목업(Digital Mock-Up·...2025.01.28
-
사이리스터 결과보고서2025.01.081. 사이리스터 단상 브릿지 회로 사이리스터는 다이오드와 유사하게 전류를 흐르게 하고 차단할 수 있지만, 더 큰 면적과 낮은 전압 강하, 빠른 스위칭 속도를 가지고 있어 대전력이 필요한 곳에 유용하게 사용됩니다. 단상 브릿지 회로에서 사이리스터를 사용하면 유도성 부하의 경우 출력 전압이 음의 값을 가지게 되는데, 이는 인덕터에 축적된 자기 에너지가 방출되면서 전류가 계속 흐르기 때문입니다. 반면 저항성 부하의 경우 입력 전압이 음이 되면 모든 사이리스터가 켜질 수 없어 출력 전압이 0이 됩니다. 환류 다이오드가 추가되면 유도성 부하...2025.01.08
-
전자회로실험 A+ 14주차 결과보고서(Current Mirror)2025.05.101. NMOS Current Mirror NMOS Current Mirror 회로를 구성하고 입력 전류와 출력 전류를 측정하여 전류 전달 비율을 계산했습니다. 또한 저항을 단락시키면서 노드 D의 전압과 전류를 측정하여 출력 저항을 계산했습니다. 2. Cascode Current Mirror Cascode Current Mirror 회로를 구성하고 입력 전류와 출력 전류를 측정하여 전류 전달 비율을 계산했습니다. 또한 저항을 단락시키면서 노드 D의 전압과 전류 변화를 측정하여 출력 저항을 계산했습니다. 3. Wilson Current...2025.05.10
-
디지털 논리회로 실험 및 설계 4주차 예비보고서2025.04.281. 멀티플렉서와 부호기(encoder)의 차이 부호기는 4개의 입력값 중에 1이 단 1개만 있어야하는 반면에 멀티플렉서는 1의 입력 개수의 제한이 없다. 부호기는 출력값이 입력값()에 대한 그 비트값()이지만, 멀티플렉서는 그 비트값()의 입력값()이 출력값()이다. 2. 4-to-1 Multiplexer 74153, 2-to-1 Multiplexer 74157, 1-of-4 Decocder 74139, 3-INPUT AND 게이트 7411의 datasheet 4-to-1 Multiplexer 74153은 16번pin에는 VCC를...2025.04.28
-
(컴퓨터의이해) 다음 문제에 대하여 주요 내용을 ①, ②, ③, ④ 번호를 붙여서 4가지 이상 설명하고2025.01.241. 슈퍼컴퓨터 슈퍼컴퓨터는 대용량의 과학 계산을 처리할 수 있는 컴퓨터로 일반적인 개인용 컴퓨터의 대략 5만 배 이상의 처리속도를 가지고 있으며 매우 고가의 장비이다. 슈퍼컴퓨터는 원자력 계산이나 우주 개발, 무기를 비롯한 국방 분야, 과학적인 연구와 일기예보 등에 사용된다. 슈퍼 컴퓨터의 성능은 초당 1000조희 연산을 한다는 '페타플롭스'라는 단위를 사용한다. 미국은 서밋 143.5 페타플롭스의 성능을 가진 슈퍼 컴퓨터를 보유하고 있으며, 최근 중국도 슈퍼 컴퓨터 개발에 노력을 기울이며 '텐허-3'라는 좋은 성능의 슈퍼컴퓨터를...2025.01.24
-
[A+, 에리카] [A+] 2021-1학기 논리설계및실험 Decoder, Encoder 실험결과보고서2025.05.011. Decoder Decoder는 2진수 입력값을 10진수 값으로 변환하여 출력하는 회로입니다. 입력값 a, b를 받아 d3, d2, d1, d0의 값으로 출력하며, 총 4개의 minterm을 만듭니다. and 게이트와 not 게이트를 이용하여 논리회로를 구성할 수 있습니다. 2. Encoder Encoder는 10진수 입력값을 2진수 값으로 변환하여 출력하는 회로입니다. 입력값을 총 4개 받아 b1과 b0가 출력됩니다. 입력값 a3, a2, a1에 1(High)가 입력되면 해당되는 10진수 숫자 값이 b1, b0를 통해 2진수로...2025.05.01
-
홍익대 디지털논리실험및설계 10주차 예비보고서 A+2025.05.161. 비동기식 카운터와 동기식 카운터의 차이 비동기식 카운터는 맨 앞의 하나의 Flip-flop에만 CLK가 연결되어 있어 앞의 Flip-flop의 출력이 뒤에 오는 CLK로 작동하므로 회로는 간단하지만 delay가 크다. 동기식 카운터는 모든 Flip-flop에 CLK가 연결되어 있어 동기화가 잘 되지만 회로가 복잡하다. 2. Positive edge triggered D Flip-flop 회로 구현 Positive edge triggered D Flip-flop은 negative edge triggered D Flip-flop의...2025.05.16
-
인하대 VLSI 설계 6주차 Flip-Flop2025.05.031. Latch Latch는 하나 이상의 비트들을 저장하기 위한 디지털 논리회로로, 데이터 입력 In, 클럭 입력 CLK, 출력 Q로 이루어진다. Latch의 종류에는 Negative Latch와 Positive Latch가 있으며, Negative Edge에서는 clk = 1일 때 Q가 기존의 값을 유지하고 clk = 0일 때 In의 값이 출력 Q로 나오며, Positive Edge에서는 clk = 1일 때 In의 값이 출력 Q로 나오고 clk = 0일 때 Q가 기존의 값을 유지한다. 2. Flip-Flop Flip-Flop은 2...2025.05.03
-
논리회로설계실험 6주차 D Latch 설계2025.05.151. D Latch 이번 실습의 목표는 D Latch를 Behavioral modeling, Dataflow modeling, Gate-level modeling, 그리고 Structural modeling으로 구현하는 것입니다. D Latch의 기본적인 구조와 작동 방식을 이해하고, 이를 바탕으로 다양한 모델링 방법을 통해 D Latch를 구현하였습니다. 이를 통해 논리회로 설계에 대한 이해도를 높일 수 있었습니다. 2. Schematic 설계 D Latch의 schematic을 두 가지 방법으로 그려보았습니다. 첫 번째는 log...2025.05.15
-
홍익대 디지털논리실험및설계 8주차 예비보고서 A+2025.05.161. Gated D Latch Latch는 Enable의 레벨(0 또는 1)에 따라 1비트의 정보를 보관하고 유지할 수 있는 회로이다. Gated D Latch는 Gated S-R Latch와 유사하게 구성되어있으며, S와 R에 동시에 1이 입력되면 invalid가 되는 부분을 보완하기 위하여 입력을 D 하나만 받는다. D의 입력값을 그대로 Q로 출력한다. 2. D Flip-flop Flip-flop은 CLK의 움직임에 따라 1비트의 정보를 보관하고 유지할 수 있는 회로이다. CLK가 Active HIGH이면 0->1인 순간에 D값...2025.05.16
