총 236개
-
디지털 논리실험 9주차 예비보고서2025.05.061. 8-bit Serial-in Parallel-out Shift Register 74164 8-bit Serial-in Parallel-out Shift Register 74164의 datasheet를 확인하면, 이 장치의 역할과 입력 값 A와 B의 구분에 대해 설명할 수 있습니다. A와 B의 입력 값은 AND 게이트를 거치므로, B에 0을 넣으면 A의 입력 값과 관계없이 시프트 레지스터에 0이 입력되고, B에 1을 넣으면 A의 입력 값이 시프트 레지스터의 입력 값이 됩니다. 또한 datasheet에서 MR 핀이 active l...2025.05.06
-
전자공학실험 3장 정전압 회로와 리미터 A+ 예비보고서2025.01.131. 전압 레귤레이터 전압 레귤레이터는 입력 전압이나 부하 전류의 변화에도 출력 전압의 변화가 최소가 되도록 하는 회로이다. PN 접합 다이오드를 이용한 전압 레귤레이터는 다이오드의 특성을 이용하여 교류 입력 전압이 레귤레이터를 통과하였을 때 출력 전압이 거의 DC와 같이 일정하도록 한다. 제너 다이오드를 이용한 전압 레귤레이터는 제너 다이오드의 특성을 이용하여 교류 입력 전압이 레귤레이터를 통과하였을 때 출력 전압이 거의 DC와 같이 일정하도록 한다. 이 때 제너 다이오드가 켜졌을 때 양단 사이의 전압 강하가 PN 접합에 비해 크...2025.01.13
-
중앙대학교 아날로그 및 디지털 회로 설계 실습 예비 보고서2025.01.041. PWM 제어 회로 PWM(Pulse Width Modulation) 제어회로는 출력 전압의 오차분만큼 펄스폭을 조정하여 출력 전압을 안정화 시키는 회로입니다. 출력 전압과 기준 전압을 비교한 오차를 검출하여 증폭하는 오차 증폭기(Error Amp)와 검출된 오차 전압과 톱니파를 비교하여 구형파 펄스를 발생시키는 비교기(Comparator) 그리고 출력 전압을 안정화시키는 Converter의 스위치를 구동하는 구동회로(Driver stage) 등으로 구성되어 있습니다. 2. Buck Converter Buck Converter는...2025.01.04
-
홍익대학교 디지털논리실험및설계 9주차 예비보고서 A+2025.05.041. 8-bit Serial-in Parallel-out Shift Register 74164 8-bit Serial-in Parallel-out Shift Register 74164의 datasheet를 확인하면, (MR)'의 역할은 직렬로 연결된 8개의 D Flip-flop을 일괄적으로 Reset 상태로 만드는 것입니다. 입력이 A와 B로 나누어져 있는 이유는 A와 B를 AND gate를 거치게 함으로써 A는 D Flip-flop의 Data input으로, B는 Enable처럼 사용할 수 있기 때문입니다. 2. 존슨 카운터 존슨...2025.05.04
-
실험 4. 반파 및 전파 정류 예비결과보고서2025.01.021. 정류기 회로 정류기 회로는 교류전류에서 DC전류를 얻어내기 위해 정류작용에 중점을 두고 만들어진 전기적인 회로소자 또는 장치입니다. 다이오드 정류기는 입력 사인파를 단극성 출력으로 변환시키며, 맥동하는 파형을 보일 것입니다. 2. 반파 정류기 반파 정류기에서는 AC 파형의 (+)나 (-)극 중 하나만 통과되고 나머지 반은 차단됩니다. 이상적인 반파 정류기는 스위치 역할을 할 수 있으며, 순방향 바이어스가 걸리면 스위치가 닫혀 전류를 통과시키고, 역방향 바이어스가 걸리면 스위치가 열려 전류를 통과시키지 않습니다. 3. 브릿지 정...2025.01.02
-
논리회로설계실험 9주차 counter설계2025.05.151. Ripple counter (D flip flop) Ripple counter의 기본 구조는 D flip flop을 이용하는 것이다. 출력 값 OUT[3:0]은 0000에서 시작하여 clk의 positive edge마다 2진수 1씩 증가하는 형태로 변화한다. 이를 통해 structural modeling으로 ripple counter를 구현할 수 있다. 2. Ripple counter (JK flip flop) JK flip flop을 이용한 ripple counter의 경우, 가장 왼쪽의 JK flip flop에서 OUT[0...2025.05.15
-
전자회로실험 과탑 A+ 결과 보고서 (실험 20 차동 증폭기 기초 실험)2025.01.291. 정전류원 회로 정전류원 회로는 일정한 전류를 제공하는 회로로, 주로 전류 제어 및 안정적인 전류 공급이 요구되는 응용에서 사용된다. 이 회로는 MOSFET의 전류 제어 특성과 전류 거울 원리를 사용하여 기준 전류를 설정하고, 이를 기반으로 일정한 부하 전류를 제공한다. 2. 차동 증폭기 회로 차동 증폭기는 두 입력 신호의 차이를 증폭하는 회로로, 높은 입력 저항과 낮은 출력 저항을 가지며 잡음 제거와 신호 증폭에서 중요한 역할을 한다. 이 회로는 입력 신호의 차이를 증폭하고 공통 모드 신호를 억제하여 신호 품질을 향상시킨다. ...2025.01.29
-
PID liquid level control 결과보고서2025.04.261. PID 제어기 튜닝 실험 목적은 액체 높이 제어를 통한 PID 제어기 튜닝 과정과 PID 제어 이론을 이해하는 것입니다. PID 제어기는 기본적인 feedback control 모습으로, 출력값은 P(비례), I(적분), D(미분)의 합으로 표현됩니다. P는 입력과 출력의 오차값에 비례하여 작용하며, 오프셋이 발생할 수 있습니다. I는 steady state error를 없애기 위한 오차의 누적항으로, 과도한 응답 시 오버슈트와 진동이 발생할 수 있습니다. D는 미래의 공정 출력과 설정 값의 오차를 예측해 제거해주지만, 노이즈...2025.04.26
-
홍익대학교 디지털논리실험및설계 10주차 예비보고서 A+2025.05.041. 비동기식 카운터와 동기식 카운터의 작동 원리와 차이점 비동기식 카운터와 동기식 카운터는 특정한 상태가 반복적으로 발생하는 순서가 2진수의 순서를 따르는데, 상태 변화는 LSB 부분을 클록 펄스의 트리거 에지가 발생할 때마다 계속해서 변하게 만들고 다음 단계의 상태는 이전 단계의 상태들이 모두 1일 때만 변하게 만듦으로써 구현할 수 있습니다. 비동기식 카운터는 카운터 내의 Flip-flop들이 공통의 클록 펄스를 사용하지 않기 때문에 상태 변화가 동시에 일어나지 않고 시간 지연이 누적되지만, 동기식 카운터는 모든 Flip-flo...2025.05.04
-
중앙대학교 아날로그및디지털회로 예비보고서22025.01.201. PWM 제어 회로 설계 PWM 제어 회로는 오차증폭기, 비교기, 구동회로로 구성되어 있습니다. 오차 증폭기 단에서 기준전압과 출력전압의 오차를 증폭시켜 준 후, 비교기 단에서 톱니파와 비교하여 오차에 상응하는 구형파를 생성합니다. 출력 전압의 오차에 따라 펄스폭을 줄이거나 늘리면서 스위치를 제어합니다. UC3845 IC를 사용하여 0V~10V의 PWM 제어 회로를 설계할 수 있습니다. 2. Buck Converter 회로 설계 Buck Converter 회로에서 스위치 Q가 ON일 때 인덕터 전압은 Vi-Vo이고, OFF일 때...2025.01.20
