총 12개
-
[논리회로설계실험] Mux, Demux (dataflow/gatelevel modeling) (성균관대)2025.01.211. MUX MUX는 멀티플렉서라고도 하며 다수의 정보 장치를 소수의 채널이나 선을 통하여 전송하는 것을 의미한다. MUX는 여러 입력선 중에서 하나를 선택하여 출력선에 연결하는 '조합 논리 회로'로 선택선의 값에 따라 한 입력선을 선택한다. 일반적으로 입력선이 n개 있을 때 선택선은 log2n개가 필요하다. 2. DEMUX DEMUX는 디멀티플렉서라고도 하며 하나의 입력선을 여러 개의 출력선 중 하나에 연결하는 '조합 논리 회로'이다. 선택선의 값에 따라 하나의 출력선이 활성화되고 나머지 출력선은 비활성화된다. 일반적으로 출력선이...2025.01.21
-
[A+, 에리카] 2021-1학기 논리설계및실험 MUX, DEMUX 실험결과보고서2025.05.011. 멀티플렉서(MUX) 멀티플렉서(MUX)는 여러 개의 입력선 중에서 하나를 선택하여 단일 출력으로 내보내는 조합논리회로입니다. 선택 변수 조합에 따라 많은 입력들 중 하나를 선택하여 그대로 출력으로 넘겨줍니다. 제어변수가 n개일 때 입력선은 2^n개가 존재하며, 이 중 하나의 입력이 선택되어 1비트 출력에 연결됩니다. 예를 들어 n=2인 경우, 입력 수는 4이고 출력 수는 1이므로 4x1 멀티플렉서라고 합니다. 2. 디멀티플렉서(DEMUX) 디멀티플렉서(DEMUX)는 멀티플렉서의 동작과 반대로 동작합니다. 한 개의 입력선으로부터...2025.05.01
-
한양대 MUX & DEMUX2025.05.041. Multiplexer (MUX) Multiplexer (MUX)는 다수의 정보 장치를 소수의 채널이나 선을 통해 전송하는 회로입니다. Select 신호에 따라 Input 값 중 하나를 고르는 회로로, MUX의 크기는 입력선과 출력선의 개수에 따라 결정됩니다. 여러 통신 채널에서 사용되는 회로로, 여러 개의 신호를 받아 단일 회선으로 보내거나 보낸 신호를 다시 원래의 신호로 되돌리는 기능을 수행합니다. 이번 실험에서는 2X1 4bit MUX를 사용하여 Input 2개 중 한 개를 골라 4bit 출력값을 확인합니다. 2. Demu...2025.05.04
-
논리회로설계실험 4주차 MUX 설계2025.05.151. 4:1 MUX 4:1 MUX는 4개의 입력 a, b, c, d와 2개의 선택 입력 s1, s0, 그리고 하나의 출력으로 구성되어 있다. 선택 입력 s1, s0의 조합에 따라 4개의 입력 중 하나가 출력으로 선택된다. 이를 Karnaugh map과 Boolean 식으로 표현할 수 있으며, Verilog를 이용하여 dataflow modeling과 gate-level modeling으로 구현할 수 있다. 2. 1:4 DEMUX 1:4 DEMUX는 1개의 입력과 2개의 선택 입력 s1, s0, 그리고 4개의 출력으로 구성되어 있다....2025.05.15
-
인하대 VLSI 설계 Microprocessor 프로젝트 결과보고서2025.05.031. Microprocessor Microprocessor는 컴퓨터의 산술논리연산기로 컴퓨터 중앙 처리 장치인 CPU의 기능을 통합한 집적 회로이다. 레지스터, 산술 논리 장치, 제어 장치 등 연산 장치와 제어 장치를 1개의 작은 실리콘 칩에 집약한 처리장치를 의미한다. Memory로부터 명령어와 Data를 읽고 이를 해독해서 주어진 일을 수행한다. 정해진 명령에 따라 레지스터 연산, 산술 연산, 논리 연산 등을 수행하며 명령어를 조합하여 특정 알고리즘으로 프로그래밍함으로써 원하는 연산 결과를 얻을 수 있다. 2. SRAM SRAM...2025.05.03
-
[부산대 어드벤처디자인] 8장 multiplexer, decoder 및 encoder 예비보고서2025.01.121. MUX/DEMUX 구조와 동작원리 실험의 목적은 MUX/DEMUX와 Encoder/Decoder의 구조와 동작원리를 이해하고 이를 응용하는 능력을 기르는 것입니다. 4 to 1 MUX와 1 to 4 DEMUX의 회로를 구성하고 동작을 이해하며, 3 to 8 MUX와 8 to 3 DEMUX의 회로를 구성하고 동작을 이해하는 것이 실험의 내용입니다. 2. 멀티플렉서의 구조와 기능 멀티플렉서는 여러 개의 입력 중 하나를 선택하여 그 값을 출력에 연결해주는 회로 소자입니다. 1개의 멀티플렉서는 2개의 데이터 입력, n개의 제어 입력 ...2025.01.12
-
조합 논리 회로 실험 및 구현2025.12.121. Combinational Logic (조합 논리 회로) 논리 회로는 combinational logic과 sequential logic 두 가지로 구분된다. 조합 논리 회로는 이전 출력 정보와 관계없이 현재 입력 정보만으로 출력 값이 결정되는 회로이다. n개의 입력에 대해 m개의 출력을 갖는 구조를 가지며, sequential logic 회로에 비해 상대적으로 단순한 계산을 필요로 한다. 이번 실험에서는 조합 논리의 기본 개념을 이해하고 MUX/DEMUX와 Encoder/Decoder의 정의와 원리를 학습한다. 2. MUX/D...2025.12.12
-
디지털 회로 실험 및 설계 - Multiplexer, DeMultiplexer 실험, JK Flip Flop 순차회로 실험 22025.05.161. Multiplexer (MUX) 4-to-1 MUX를 구성하고, S1과 S0의 입력신호에 따른 출력 Y를 실험한 결과, 이론값대로 잘 나왔으며 전압 레벨도 High는 4.36V, Low는 0.16V로 잘 측정되었다. 이를 통해 여러 입력 데이터 중에서 하나를 선택하는 조합 논리회로인 MUX를 잘 활용한 실험 결과였다. 2. Demultiplexer (DEMUX) 1-to-4 DEMUX를 구성하고, S1과 S0, Y의 입력상태에 따라 출력 D0~D3를 실험한 결과, 이론값대로 잘 나왔으며 전압 레벨도 High는 4.45V, Lo...2025.05.16
-
논리설계 및 실험 6: 먹스와 디먹스 회로 설계2025.12.101. 멀티플렉서(Multiplexer, MUX) 멀티플렉서는 여러 입력 신호를 받아 선택 신호(Select)에 따라 하나의 입력을 선택하여 출력으로 내보내는 디지털 회로 소자이다. 데이터 선택기라고도 불리며, 다중 통신 채널에서 여러 신호를 단일 회선으로 보낼 때 사용된다. 실험에서는 74LS153(4AX1 MUX)과 74LS157(2X1 MUX)을 사용하여 선택 신호에 따른 입력 선택 동작을 확인하고 7-Segment 디스플레이로 결과값을 표시했다. 2. 디멀티플렉서(Demultiplexer, DEMUX) 디멀티플렉서는 멀티플렉서...2025.12.10
-
디지털회로실험: 멀티플렉서, 디멀티플렉서, 패리티 발생기2025.11.151. 멀티플렉서(MUX) 멀티플렉서는 여러 개의 데이터 입력을 받아들여 선택된 입력만을 출력하는 논리 회로로, 데이터 셀렉터라고도 불린다. IC 74LS153을 이용하여 구성하며, Select 값 S1, S2에 따라 입력 D0~D3 중 하나가 출력 Y로 선택된다. 통신장비에서 여러 기기를 하나로 묶어 통신회선에 연결하여 관리를 간단하게 하고 통신 비용을 절감하는 이점이 있다. 2. 디멀티플렉서(DEMUX) 디멀티플렉서는 멀티플렉서의 반대 기능으로 하나의 입력을 여러 개의 출력 중 하나로 전달하는 데이터 분배기이다. IC 74LS13...2025.11.15