• 통합검색(1,725)
  • 리포트(1,535)
  • 자기소개서(171)
  • 시험자료(7)
  • 논문(5)
  • 서식(3)
  • ppt테마(2)
  • 방송통신대(1)
  • 이력서(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"논리회로설계및실험" 검색결과 161-180 / 1,725건

  • 논리회로실험 예비보고서3
    를 이해한다.2. 실험에 대한 이론·가산기 : 두 개 이상의 입력을 이용하여 이들의 합을 출력하도록 하는 조합논리회로로, 반가산기와 전가산기로 나눌 수 있다.-반가산기2개의 비트 A ... 을 만들어서 회로설계하고 모든 입력 조합에 대해 올바른 결과가 나오는 지 확인해보는 실험이었다. 올림수 C와 합 S에 대해 각 조합에 대해 연산을 해본 결과C=A BULLETB ... 어서 회로설계하고 모든 입력 조합에 대해 올바른 결과가 나오는 지 확인해보는 실험이었다.C _{out}와 합 S에 대해 각 조합에 대해 연산을 해본 결과C _{out} =C
    리포트 | 8페이지 | 1,500원 | 등록일 2020.09.18
  • FPGA구조와 ASIC 설계 방법 실험 레포트
    예비 레포트- 실험날짜 : 2018년 11월 27일- 실험주제 : FPGA구조와 ASIC 설계 방법- 예비이론• FPGA & ASIC 정의FPGA(Field ... Programmable Gate Array)는 설계 가능 논리 소자와 프로그래밍가능 내부선이 포함된 반도체 소자이다. 설계 가능 논리 소자는 AND, OR, XOR, NOT, 더 복잡한 디코더나 계산 ... 용도의 집적 회로의 총칭이다. 디지털 회로가 일반적이었지만 1990년대 후반부터 아날로그 회로도 제작하게 되었다. 주로 양산되는 제품에 사용된다.• FPGA 구조 및 특성일반적인
    리포트 | 4페이지 | 2,500원 | 등록일 2021.11.08
  • 부산대학교 기전실 스톱워치 설계
    ) / 2010년 01월 10일2. 김재호, 김성신, 남일구 공저 / 논리회로 설계실험 / 부산대학교출판문화원 / 2021년 02월 26일3. 논리회로(EE30396) 강의 ... 6월 7일★★★ 순서 ★★★Part 1. 서론Part 2. 기본 설계Part 3. 추가 기능 설계Part 4. 간단한 팁논리회로 및 기초전자전기실험으로 배운 지식을 활용 ... 하여 스톱워치를 설계하는 과정입니다. 각각의 파트를 올바르게 설계하고, 실험 때 성공적으로 구성하는 것이 좋은 점수를 받는 방법이라고 할 수 있겠습니다. 스톱워치와 추가 기능이 차지하는 비중
    리포트 | 7페이지 | 2,500원 | 등록일 2021.07.20 | 수정일 2023.06.06
  • 중앙대 아날로그 및 디지털 회로 설계 실습 3학년 2학기 논리함수와게이트 예비
    아날로그 및 디지털회로 설계 실습9주차 예비: 논리함수와 게이트전자전기공학부20160000 하대동고릴라1. XNOR 게이트 설계 및 특성 분석(A) AND, OR, NOT 게이트 ... 의 회로도를 설계한다.↑NAND 게이트↑NOR 게이트↑XOR 게이트XNOR 진리표ABY=A?B=bar{A``` OPLUS B}001010100111↑XNOR 게이트(XOR 출력 ... 에 NOT 추가)(B) AND 게이트와 OR 게이트 각각의 입출력 시간 딜레이를 측정할 수 있는 방법에 대해 조사하고, 딜레이를 가장 정확하게 측정할 수 있는 방법의 실험 방법을 설계
    리포트 | 8페이지 | 1,500원 | 등록일 2020.12.23
  • 서울시립대학교 전전설2 2주차 결과레포트(코딩 성공적, A+, 10점 만점 11점)
    ‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥ 32. Materials & Methods (실험 장비 및 재료와 실험 방법) ‥10가. 수행 과제 ... "주석3"[3]FPGA이 1975년 이후로 판매되었지만, 이 장치는 회로 설계자에게 친숙하지 않고, 사용하기 어렵다는 의견이 있었다. 또한, 최대 작동 속도가 상대적으로 느리 ... 이 최대 논리 게이트 수와 동일하다 생각이 들기도 한다.이에 대한 확실한 정보는 실험 시간에 질문을 드려야 할 것 같고, 우선적으로 답을 해보자면 4,320 ~ 200,000개
    리포트 | 27페이지 | 2,000원 | 등록일 2020.07.22 | 수정일 2020.09.16
  • A+ 기계공학 기초실험 TTL-Logic 실험 예비레포트 (예비 보고서)
    algebra)는 1 또는 0의 값에 대해 논리 동작을 다루는 대수이다. 1은 참을, 0은 거짓을 의미하며 컴퓨터의 회로설계 및 해석에 응용된다. 이진 논리회로는 부울 대수식 ... 하여라. 논리게이트의 의미 역시 작성하여라.논리게이트란 논리 회로를 구현하는 데 기본적으로 사용되는 요소로 2진 정보만 다룬다.과제 2 : 과제 1과 연계하여 실험결과(5)에 있는 6 ... 가지 기본논리회로에 있는 결과를 예측하여라.논리 게이트논리함수진리표Y=A*BABY000010100111Y=A+BABY000011101111Y=A'AY0110Y=(A*B)'ABY
    리포트 | 4페이지 | 1,000원 | 등록일 2020.10.22
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab02(결과) / 2021년도(대면) / A+
    논리 회로 및 신호선을 연결하기 때문에 동작 속도가 빠르다는 장점이 있으며 ACTEL, QUICKLOGIC, CROSSPOINT 등이 그 예)으로 크게 구분 지을 수 있 ... 를 이용하여 디지털 회로를 디자인 하기에 앞서 Schematic 설계를 수행해 본다. Schematic 설계는 ISE가 제공하는 여러가지 종류의 logic gate 심볼을 직접 불러와서 ... 배치하고 연결함으로써 디지털 회로를 디자인하고, Schematic 방식으로 설계한 logic을 최종적으로 FPGA Device Configuration까지 수행해서 동작을 확인
    리포트 | 9페이지 | 2,000원 | 등록일 2022.07.15
  • 아날로그및디지털회로설계실습9(4-bit Adder 회로 설계)-결과보고서
    설계실습 9. 4-bit adder 회로 설계요약논리회로의 기본적인 디지털 회로라고 할 수 있는 전가산기 회로에 대해 실험을 하였다. 전가산기 회로는 피가수, 가수, 자리올림수의 ... 인 점을 알 수 있었다.3. 결론 및 검토사항9-5-1 본 설계실습에서 무엇을 하였으며 그 결과는 어떤가? 수치를 포함하여 요약한다.→ 논리회로의 기초적인 디지털 회로인 전가산기 ... + Cin·(AOPLUS B) 이다. 보고서에 사용된 그림은 브레드보드에 구성된 회로를 직접 촬영한 사진들이다.2. 설계실습 내용 및 분석9-4-2 설계한 전가산기 회로의 구현
    리포트 | 7페이지 | 1,000원 | 등록일 2020.09.24
  • 판매자 표지 자료 표지
    [전자공학과][대입][수시][대학 전공학과][학과소개][대학 학과가 보인다] 대학 <전자공학과> 소개 자료입니다. 개설 대학 및 졸업 후 진로와 고등학교 때 어떤 과목을 선택해야 하는지 상세히 설명되어 있습니다.
    다. 주요 교육 및 연구 분야로는 통신공학, 자동제어, 컴퓨터공학, 의용 생체, 회로와 시스템, 신호처리, 반도체, VLSI 설계 등이 있다. 전자공학 전반에 걸쳐 철저한 이론과 개념 ... 연구?전문교과Ⅱ- 전자회로, 디지털 논리 회로, 산업용 전자 기기 소프트웨어 개발?기타· 연구 윤리에 관한 관심과 이해가 필요하다.· 수학 및 기초과학에 대한 역량 제시 ... 을 정립할 수 있는 교과목을 제공하고, 창의적인 설계 능력을 배양할 수 있도록 실험 실습을 강화하였으며 공학교육 인증(ABEEK)프로그램을 실시하며 현장실습을 통한 산업체와의 연계
    리포트 | 2페이지 | 2,500원 | 등록일 2022.06.02
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab08(예비) / 2021년도(대면) / A+
    디지털 장치 제어를 실험하며 그의 controller를 설계한다. 또한 Behavioral level 모델링, Module instantiation을 이용한 Structural ... modeling 방법 등을 실험하고, 설계한 로직을 시뮬레이션하기 위한 테스트 벤치를 작성하고 장비로 동작을 확인한다.나. 실험 이론(1) 7-Segment Decoder- 7 ... 대학교 전자전기컴퓨터설계실험2 실험 교안2) M.Morris Mano, Michael D. Ciletti. Digital Design with an Introduction to
    리포트 | 12페이지 | 2,000원 | 등록일 2022.07.16
  • 아주대학교 논리회로실험 / 8번 실험 Counter 에비보고서
    플립플롭을 이용한다. J-K플립플롭을 이용하여 3비트 2진 카운터를 설계회로는 위와 같다.5. 실험 과정 및 예상 결과1번 실험 과정2번 시험 과정1. 7476, 7408 소자 ... 8번 실험 예비보고서전자공학과 / 학년 / 학번 : / 이름 :날짜 : / 담당조교님 :실험 8. Counter1. 회로 결선도※ 이때, 지면상 그리지 못한 일부 출력에는 저항 ... 를 이용한 디코딩과 인코딩 동작을 히해하는 것을 목적으로 한다.3. 실험 도구 및 소자IC 이름74HC08 (Quad 2-input AND Gate)Pin
    리포트 | 5페이지 | 1,000원 | 등록일 2021.07.20
  • 6장 가산기와 ALU 그리고 조합논리회로 응용 예비
    디지털공학실험 ? 6장, 가산기와 ALU 조합논리회로 응용 예비보고서1. 실험목적가. 반가산기와 전가산기의 원리를 이해한다.나. 반가산기와 전가산기의 설계를 통해 조합논리회로 ... 의 설계방법을 공부한다.다. 상용 ALU(산술논리 연산장치)의 기능을 이해한다.라. 상용화된 4비트 ALU를 이용하야 두 수의 가감산을 실험함으로써 ALU의 동작과 응용을 확인한다.2 ... 을 회로로 표현하면 그림 6-2(a)와 같고, 그림 6-2(b)는 전가산기의 기호이다.전가산기를 반가산기 2개와 OR게이트로 구성하면 그림 6-3과 같다.다. 산술논리 연산장치1
    리포트 | 9페이지 | 1,000원 | 등록일 2021.01.06
  • 서울시립대학교 전전설2 전자전기컴퓨터설계실험2 (결과레포트와 예비레포트 동시에) 1주차 Lab01 TTL gates Lab on Breadboard
    TTL을 이용하여 OR 게이트, XOR게이트, 반가산기, 전가산기 논리회로 실험설계를 진행한다.2. 배경이론1) OR 게이트 논리 회로- 입력 중 어느 하나라도 1이 되면 결과 ... 전자전기컴퓨터공학부 설계실험2Post Lab-01TTL gates Lab on Breadboard실 험 날 짜학 번이 름목차1. 실험 목적 ... 은 (5-2)/10mA = 300 옴 이상의 저항이 필요함을 알 수 있다.(4) 1-bit 반가산기(half adder)와 전가산기(full adder)에 대하여 논리회로도 및 동작
    리포트 | 23페이지 | 3,000원 | 등록일 2020.07.27
  • 시립대 전전설2 Velilog 결과리포트 4주차
    분석 및 고찰결론참고 문헌1. 실험 목적- Xilinx ISE 프로그램에서 Verilog를 이용하여 연산회로설계하고 프로그래밍 해본다.2. 배경 이론- 연산회로(1) 덧셈 ... Verilog HDL 실습 4주차 결과 리포트Major전자전기컴퓨터공학부Subject전자전기컴퓨터설계실험2ProfessorStudent ID NumberNamesubmit ... 는 방법이 같다.2) 연산회로 종류(1) 반가산기 : 두 개의 입력 비트(A, B)를 더하여 합(S)과 자리 올림 수(C)를 산출하는 논리 회로.(2) 전가산기 : 두 개의 입력
    리포트 | 14페이지 | 1,000원 | 등록일 2021.04.16
  • (완전 세세한 정리, 끝판왕) 시립대 전전설2 6주차 Lab06 예비 레포트 Sequential Logic 1, 전자전기컴퓨터설계실험2,
    전자전기컴퓨터공학부 설계실험2Pre La-06Sequential Logic 1(Flip-Flop, Register, SIPO, counter)실 험 날 짜학 번이 름목차1 ... ········································141. 실험 목적본 실험에서는 Verilog HDL 언어를 사용하여 Flip-Flop, Register, SIPO 등 Sequential Logic을 설계실험하고자 한다.2 ... 는다. Encoder, decoder, mux, demux등 그동안 실험논리회도 모두 조합회로에 속한다.②순차회로순차논리회로는 정보를 기억할 수 있도록 조합논리회로에 기억소자를 더한
    리포트 | 14페이지 | 2,000원 | 등록일 2020.07.27 | 수정일 2020.09.24
  • 서울시립대학교 전전설2 3주차 결과레포트(코딩 성공적, A+, 10점 만점 11점)
    . Materials & Methods (실험 장비 및 재료와 실험 방법) ‥ 8가. 수행 과제 ... imulation 과 동작 검증은 In-lab 에서 실행함)이 과정은 수행 과제에 사진으로 첨부하였다.2. Materials & Methods (실험 장비 및 재료와 실험 방법)가. 수행 ... ]modeling을 활용하여 2-input AND 게이트 설계를 진행하시오.실험 1과 동일하다.Results of Lab 4.SkipResults of Lab 5.- Four
    리포트 | 23페이지 | 2,000원 | 등록일 2020.07.22 | 수정일 2020.09.16
  • 서울시립대학교 전전설2 전자전기컴퓨터설계실험2 결과와 예비레포트 동시에 2주차 Lab02 Schematic Design with Logic Gates
    . 실험 목적Verilog HDL 언어를 이용하여 디지털 회로를 디자인을 하기에 앞서 Schematic 설계를 수행한다. ISE의 여러 logic gate 및 도구들을 사용해 최종 ... 다. 일반적으로 Xilinx ISE를 이용해 FPGA를 설계하는 과정은 다음과 같다.2) 본 실험에서 사용되는 논리회로(1) AND gateAND 게이트- 논리곱을 구현하는 기본 ... 전자전기컴퓨터공학부 설계실험2Post Lab-02Schematic Designwith Logic Gates실 험 날 짜학 번이 름목차1. 실험 목적
    리포트 | 28페이지 | 3,000원 | 등록일 2020.07.27 | 수정일 2020.09.16
  • 판매자 표지 자료 표지
    홍익대_디지털논리회로실험_5주차 예비보고서_A+
    디지털 논리실험설계 5주차 예비보고서실험 준비1.1 4.1 기본 실험 (2)의 전가산기 [그림 2]는 반가산기 [그림 1] 두 개와 하나의 OR 게이트로 이루어져 있 ... 를 ∑ = (A⊕B으로 구현했다.1.2 응용 실험 (1), (2)의 회로를 구현하시오.응용실험(1)전가산기를 두개 이용하여 두 자리 이진수 덧셈기를 구현했다. 이때 두번째 전가산기 ... 의Carry in에는 첫번째 전가산기의 Carry out을 연결했다.응용실험(2)응용실험(1) 회로와 거의 유사하지만 첫번째 전가산기의 Carry in에 1이 입력된 것이 차이점이
    리포트 | 5페이지 | 1,500원 | 등록일 2024.05.15
  • 서강대학교 디지털논리회로실험_2 Digital logic gate
    디지털 논리회로 실험 결과 보고서2주차 Digital logic gate5조 20161510 윤수찬1. 실험제목 : Digital Logic gate2. 실험 목표- TTL ... 되는 설계도구의 사용방법을 단계적으로 익힌다.3. 이론logic signals and gates디지털 논리회로에서 bit 표현에 사용되는 논리값 0(low)과 1(high)은 활용 ... NAND and NOR gates설계단계에서 1차적으로 도출된 디지털 논리 표현을 그대로 회로로 구성하는 것은 비 경제적이기 때문에 다양한 형태로 논리회로의 간략화를 하는 것
    리포트 | 21페이지 | 1,000원 | 등록일 2020.08.12
  • 판매자 표지 자료 표지
    성균관대학교 편입학 전자전기공학부 학업계획서
    는 OO대학교에서 전기전자공학부 관련 수업으로는 반도체공학, 전자회로실험설계, 제어공학, 디지털신호처리, 통신이론, 마이크로파공학, 전기기기제어, 멀티미디어신호처리 등의 수업을 들 ... , 배전자동화설계, 컴퓨터구조론, 광전자공학, 계측공학, 논리회로, 논리회로설계실험, 수치해석 등의 수업을 듣고 싶습니다.3. 졸업 후 진로계획저는 성균관대학교 전자전기공학부
    자기소개서 | 1페이지 | 3,800원 | 등록일 2023.12.05
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 07월 05일 토요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
1:48 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감