• 통합검색(4,683)
  • 리포트(4,399)
  • 자기소개서(209)
  • 시험자료(39)
  • 논문(18)
  • 방송통신대(11)
  • 서식(4)
  • ppt테마(2)
  • 이력서(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"논리회로실험" 검색결과 1,121-1,140 / 4,683건

  • [전자전기컴퓨터설계실험2] A+ 서울시립대학교 전전설2 1주차 예비+결과(코드포함) TTL_gates_Lab_on_Breadboard
    가. 실험목표1) OR, XOR 게이트의 동작을 이해하고, 직접 회로를 구성하여 동작 결과를 확인한다.2) 논리 게이트를 적절히 활용하여 반가산기를 구현하여, 반가산기의 진리표 ... 비트(A, B)를 더하여 합(S)과 자리 올림 수(C)를 산출하는 논리 회로이다. 6)실험 유의사항 ... 을 확인한다.다.Simulation1.OR 게이트 논리 회로 실험이론에서 OR 게이트의 연산을 확인하였다. 이를 통해 교안의 회로가 어떤 식으로 동작할 지 예상할 수 있다. OR
    리포트 | 7페이지 | 2,000원 | 등록일 2021.03.26 | 수정일 2021.06.18
  • 판매자 표지 자료 표지
    122. (전공_PT 주제) 반도체 디지털 회로설계 의 개념과 기술동향을 설명한 후, HDL 코딩에 관하여 설명하시오.
    게이트와 불 대수의 기본 개념을 배웁니다. 논리 연산자와 진리표를 사용하여 간단한 논리 회로를 설계하고 HDL 코드로 표현하는 방법을 학습합니다. 다만, 여기서 언급된 학사, 석사 ... 회로를 설계하기 전에 설계사양서를 분석하고 회로도를 해석하는 능력이 필요합니다. 예를 들어, 회로에서 사용될 논리 블록들과 그들 사이의 연결을 이해하고, 설계 목표와 요구사항을 파악 ... 를 최소화하기 위한 고급 전력 관리 기법을 학습합니다. 논리 최적화, 클럭 관리, 전력 제어 회로 등을 고려하여 HDL 코드를 설계하고 최적화하는 방법을 연구합니다.(8) 타이밍
    자기소개서 | 8페이지 | 3,000원 | 등록일 2023.06.09 | 수정일 2024.06.05
  • 판매자 표지 자료 표지
    [A+, 에리카] 2021-1학기 논리설계및실험 Half Adder, Full Adder 실험결과보고서
    Chapter 1. 실험 목적Half Adder와 Full Adder를 이해하고, 각각을 논리회로로 설계할 수 있다.Chapter 2. 관련 이론 아날로그와 디지털의 가장 큰 ... 보다 디지털을 이용하여 대부분의 설계가 이루어짐을 알 수 있다. 회로의 종류- 논리회로 : 논리 게이트를 이용하여 구성된 회로이다.- 조합논리회로 : 오로지 입력에 의해서만 출력 ... 이 결정되며 따로 메모리를 갖고 있지 않은 회로이다.- 순차논리회로 : 입력과 현재의 상태에 의해 출력이 결정되며 조합논리회로와 달리 메모리에 회로의 상태를 저장하는 회로이다. 최
    리포트 | 9페이지 | 2,500원 | 등록일 2023.02.28
  • 판매자 표지 자료 표지
    아날로그 및 디지털 회로 설계 실습 결과보고서7 논리함수와 게이트
    아날로그 및 디지털 회로 설계 실습-실습 7 논리함수와 게이트-설계실습 내용 및 분석설계한 논리게이트 구현 및 동작Low(0) 값, High(1) 값, Vcc를 각각 0V, 5V ... 으로 Digital의 가장 기본적인 게이트 소자의 특성을 배우고 실습하여 쉬운 실험을 하였지만, 한편으로 가장 중요하고, 기초가 될 수 있는 Digital 회로를 배운 기회라고 생각한다. ... , 5V로 설정한다. AND, OR, NOT 게이트를 사용하여 NAND, NOR, XOR 게이트의 진리표와 등가회로를 작성하고 두 입력의 모든 경우에 대해 출력 전압의 값을 측정
    리포트 | 24페이지 | 2,000원 | 등록일 2023.09.05 | 수정일 2023.10.24
  • [A+] 중앙대학교 아날로그및디지털회로설계실습 결과보고서 9. 4-bit Adder 회로 설계
    요약 : 본 실습 9에서는 3가지 실험을 진행했다. 첫 번째로, AND/OR gate를 이용하여 전가산기 회로를 구현하고 전가산기의 진리표와 동일하게 회로가 동작하는 것을 확인 ... 하였다. 두 번째로, XOR gate를 이용하여 전가산기 회로를 구현하고 전가산기의 진리표와 동일하게 회로가 동작하는 것을 확인하였다. 9-1. 서론조합 논리 회로란, 논리 ... 회로에서 그 출력이 생각하고 있는 시점에서의 회로 입력 값만으로 정해지는 회로를 의미한다. 본 실습 9에서는 이러한 조합 논리 회로의 예로 두 개 이상의 수를 입력하여 이들의 합
    리포트 | 7페이지 | 1,000원 | 등록일 2023.02.06 | 수정일 2023.02.10
  • 판매자 표지 자료 표지
    디지털 회로 실험-가산기와 감산기
    디지털 회로실험실험6. 가산기와 감산기1. 목적-반가산기와 전가산기의 원리를 이해한다.-반감산기와 전감산기의 원리를 이해한다.-2진병렬 가산기의 원리를 이해한다.2. 관계 이론 ... 도 한다. 출력 신호와 입력 신호에 대하여 밑에 그림과 같이 나타낼 수 있으며 반가산기의 진리표와 회로도, 논리기호이다. 논리식으로 나타내면 S = A’B+AB’=A?B, C ... 하다. 출력은 2개이다. 출력 신호와 입력 신호에 대하여 밑에 그림과 같이 나타낼 수 있으며 전가산기의 진리표와 회로도, 논리기호이다. 논리식으로 나타내면 S = A?B?Cin
    리포트 | 18페이지 | 2,000원 | 등록일 2022.09.10
  • 정보통신기초실습 4주차 결과보고서
    +(sum)으로 표현할 수 있다.따라서 첫번째 실험에서 (a)회로는 X=AB+AC, (b)회로는 Y=A(B+C)임을 알 수 있다. 두 회로를 PsPice 프로그램을 통해 시뮬레이션 ... 한다.두번째 실험에서 (c)회로는 X=(A+B)(A+C), (d)회로는 Y=A+BC임을 알 수 있다. 두 회로를 PsPice 프로그램을 통해 시뮬레이션 해 본 결과 다음의 결과값을 얻 ... 을 수 있었다.(c)(d)즉, 결과적으로 두 회로는 같은 결과값을 산출한다. 이 말은 (A+B)(A+C)=A+BC 즉, 두 논리가 동등하다는 것을 의미한다.이 두 실험을 통해 우리
    리포트 | 4페이지 | 1,000원 | 등록일 2021.07.05
  • 2023상반기 현대자동차 R&D 합격 자소서
    이해를 길렀습니다. 발생하는 에러들을 word파일로 정리하여 동일 에러 발생 시 빠르게 해결 했습니다.2) 디지털 회로실험 A0 : 한 학기동안 FPGA구조를 설계 ... 하는 역량을 길렀습니다.3) 아날로그 회로실험 A+ : 브레드보드와 오실로스코프 등을 이용해 R, L, C회로와 증폭기를 설계 하고 검증했습니다. 전력 입출력 및 전압 분배에 대한 이해 ... 를 이용해 이미지 화소개선 과제를 수행했습니다. 이후 제어시스템 설계, 머신러닝 과목을 이해하는 기반을 다졌습니다.5) 논리회로 A+ : 플리플랍, 카운터 등을 설계하며 논리소자에 대한
    자기소개서 | 3페이지 | 3,000원 | 등록일 2023.07.12
  • 광운대학교 전기공학실험 실험8. 숫자표시기와 응용 결과레포트 [참고용]
    라 하고, 데이터 시트를 살펴보면 싱크전류는 24/40mA이다.데이터 시트(근거 자료)6. 실험순서(1) 예비보고서 (1)항에 해당하는 회로를 7400 NAND gate IC ... 1. 실험 명숫자표시기와 응용2. 실험 개요7-세그먼트 표시기(7-segment display)라 불리는 숫자표시기의 구성원리를 이해하고 이를 구동하는 방법을 실습한다. 이때 ... 가 공통으로 묶인 공통캐소드형(common cathod)과 캐소드가 공통으로 묶인 공통아노드형(common anode)으로 나뉜다.숫자표시기 외형 숫자표시기 내부 회로3-1-1. 구동
    리포트 | 9페이지 | 1,500원 | 등록일 2024.01.02
  • 판매자 표지 자료 표지
    NAND 게이트 예를 들어 자세히 설명하세요 2 NAND 게이트를 사용하는 이유를 설명하세요 3 NAND와 NOR 게이트로 회로를 구성하는 경우가 많습니다 이유와 무엇 때문에 이렇게 구성하는지에 대해 서술하시오
    하여 AND, OR, NOT 게이트를 구현하고, 이를 통해 논리회로의 기본 구성 요소인 AND, OR, NOT 게이트의 동작 원리를 이해하는 것이 목표였다. 실험 결과, 2개의 NAND ... 로 회로를 구성하는 경우가 많습니다 이유와 무엇 때문에 이렇게 구성하는지에 대해 서술하시오1. 서론NAND 게이트는 논리 게이트의 하나로, 두 개의 입력 중 하나 이상이 0일 때 출력 ... 있으며, 이는 더 복잡한 논리 회로를 구성하는 데에 필요한 기본적인 블록 중 하나이다. 이러한 이유로, NAND 게이트는 논리 회로의 기본 구성 요소 중 하나로 간주되며, 논리
    리포트 | 3페이지 | 2,000원 | 등록일 2024.01.12
  • 홍익대학교 전전 실험1 기본논리게이트 결과보고서
    실험1 기본논리게이트 결과보고서실험 제목 : 기본논리게이트목적 : 기본논리게이트인 NOT, AND, OR, NAND, NOR, XOR 게이트의 동작 특성 및 응용에 대하 ... 논리전압논리전압논리전압논리00*************0011011111000(2) NAND 및 NOR 게이트의 응용 (단위: V)입력출력AB회록(f)회로(g)전압논리전압논리 ... 0000011010101111(3) 다른 소자에 의한 XOR 게이트의 구성 (단위: V)입력출력AB회로(h)회로(i)회로(j)전압논리전압논리전압논리00000011111011111000(4
    리포트 | 2페이지 | 1,000원 | 등록일 2020.12.25 | 수정일 2021.03.05
  • (2021 최신) 회로실험 레포트 OP Amp의 기초 회로
    /assignments/776919/submissions/3105" 시뮬레이션 : OP Amp의 기초 회로실험 일자2021 년 11 월 17 일제출자 이름제출자 학번팀원 이름Chapter ... VChapter 3. 결론 및 Discussion•결론 및 오차원인에 대한 고찰:이번 시뮬레이션 역시 회로를 연결하는 선들이 많았고 복잡했기 때문에 실험이 오래 걸렸다. 또한 결과 ... 가 제대로 나오지 않아, 소자를 바꾸면서 실험해 보았더니제대로 된 결과값이 나왔다.이번 실험을 통해 OP Amp를 이용해 수학 연산을 수행하는 기초 회로를 직접 구성해 봄으로써 반전
    리포트 | 11페이지 | 1,500원 | 등록일 2021.12.08 | 수정일 2021.12.16
  • (2021 최신) 회로실험 레포트 OP Amp의 기본 특성
    실험이었기 때문에, 회로를 구성하는 법이 생소했고, 다른 실험에 비해 회로를 연결하는 선들이 많았고 복잡했기 때문에 실험이 오래 걸렸다. 회로를 제대로 연결했는데도 결과가 잘 나오 ... 의 공정 특성상 오차가 생긴 것이 원인이라는 것을 알 수 있었다. 또한 회로를 연결하는데 선이 많이 들어가고 꽤 복잡했기 때문에, 선들의 저항에 의한 오차가 발생했다.이번 실험 ... - Richard C.Dorf / James A. SvobodaFLOYD 기초회로실험[9판] -David M. Buchla회로실험교재 PDF
    리포트 | 8페이지 | 1,500원 | 등록일 2021.12.08 | 수정일 2021.12.16
  • 아날로그 및 디지털회로설계실습 실습7(논리함수와 게이트) 결과보고서
    설계실습 7. 논리함수와 게이트요약 : 이번 실험논리 게이트 소자를 가지고 다른 논리 게이트 회로를 구성하고 값을 관찰하고 비교하는 실험이다. 먼저 AND, OR, NOT ... 선들의 저항, DMM의 내부저항, LED의 저항 때문으로 생각된다.1. 서론이번 실험에서는 논리 게이트 소자를 이용하여 여러 논리 게이트 회로를 구성하고 예상한 진리표와 결과가 맞 ... 는지 확인해보는 실험이다. NAND, NOR, XOR 회로를 구성해보고 진리표와 실험결과가 맞는지 확인해보았다.2.실험결과7-4. 설계 실습 내용 및 분석7-4-1설계한 논리게이트
    리포트 | 8페이지 | 1,000원 | 등록일 2020.09.24
  • 판매자 표지 자료 표지
    폴리텍대학교 NOT OR 게이트 실험결과보고서 할인자료
    1. 실험목적기본적인 논리게이트 NOT OR의 회로를 구성한 것을 바탕으로 표를 작성해보며 논리표현방법을 익힌다.2. 실험 이론NOT게이트는 입력이 참이면 거짓이 나오고 입력 ... 엇고 실험에 필요한 장비들의 용도와 브레드보드에 논리회로를 직접 구성해보며 논리회로 시간에 학습했었던 내용을 다시 확인할 수 있었다. ... 회로를 구성하여 출력값을 얻은 것을 표를 작성해서 정리해 보앗다. NOT 게이트에서는 주어진 하나의 입력조건에 대해서 출력이 반대가 되도록 하는 논리연산이다. 5V로 인가했을 때
    리포트 | 2페이지 | 2,000원 (10%↓) 1800원 | 등록일 2022.05.05
  • [결과보고서]중앙대학교 아날로그및디지털회로설계실습 4-bit Adder 회로 설계
    요약: 논리회로에서 전가산기 회로를 구성하여 실험하였다. 전가산기 회로는 A(피가수), B(가수), Cin(자리올림수)의 입력과 S(합), Cout(자리올림수) 출력으로 되있 ... 회로를 구성하였다. 입력 A0, A1, B0, B1, Cin과 출력 S0, S1, Cout가 있으며 앞의 실험과 똑같이 LED를 달아서 입출력을 확인하 였다. 논리식 ... 는                        ⊗ ⊗   로 정리할 수 있다. 식에 따라 다르게 하여 실험을 진행
    리포트 | 11페이지 | 1,000원 | 등록일 2023.06.23
  • (2021 최신) 회로실험 레포트 RLC 공진 회로의 주파수 응답 특성
    년도-학기2021 년 2학기과목명회로이론응용및실험LAB번호실험 제목8RLC 공진 회로의 주파수 응답 특성실험 일자2021 년 11 월 3 일제출자 이름제출자 학번팀원 이름 ... . 실험 결과(Experimental Results) 직렬 RLC 공진 회로의 주파수 응답RLC계산 값측정 값0Q00공진 주파수 에서의전압 크기12Q0100100mH0.1 F ... 16210226192.751K 50mH0.05 F20000118221940mV10681295310.97실험 (1) 직렬 RLC 공진회로의 주파수 응답 측정각 소자에 맞는 입력
    리포트 | 6페이지 | 1,500원 | 등록일 2021.12.08 | 수정일 2021.12.16
  • (2021 최신) 회로실험 레포트 OP Amp의 기본 응용 회로
    년도-학기2021 년 2학기과목명회로이론응용및실험LAB번호실험 제목11OP Amp의 기본 응용 회로실험 일자2021 년 11 월 24 일제출자 이름제출자 학번팀원 이름 ... .78 V800 ㎐5.03 V5.10 V1000 ㎐6.28 V6.30 VChapter 3. 결론 및 Discussion가. Voltage Follower 실험어떠한 회로에 부하 R ... )Introduction to Electric Circuit 9th Edition, 회로이론 [9판]- Richard C.Dorf / James A. SvobodaFLOYD 기초회로실험 [9판] -David M. Buchla회로실험교재 PDF시뮬레이션Lab교재 PDF
    리포트 | 11페이지 | 1,500원 | 등록일 2021.12.08 | 수정일 2021.12.16
  • (2021 최신) 회로실험 레포트 RC 회로 및 RLC 회로의 주파수 응답 특성
    년도-학기2021 년 2학기과목명회로이론응용및실험LAB번호실험 제목7RC 회로 및 RLC 회로의 주파수 응답 특성실험 일자2021 년 10 월 27 일제출자 이름제출자 학번팀원 ... 2. 실험 결과(Experimental Results)Low-Pass RC 회로의 주파수 응답 (rad/sec)f (Hz)입력 정현파의크기(V)출력 정현파의크기(V)G( j ... .9210000015.9K1.980.210.11-19.17실험 (1) Low-Pass RC회로의 주파수 응답 측정사인파 / 전압의 크기는 2V / 전압차는 2V를 설정한다주어진 값에 따라 RC
    리포트 | 13페이지 | 1,500원 | 등록일 2021.12.08 | 수정일 2021.12.16
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab02(예비) / 2021년도(대면) / A+
    Attributes- 20만개의 논리 게이트가 구현 가능하다.(3) 본 실험 장비인 HBE Combo-II SE는 FPGA 칩의 동작을 실험 할 수 있는 여러가지 입출력 디바이스 ... 구조도 4-bit Carry Look Ahead 회로도- 덧셈은 정보처리의 기본중에 기본이기 때문에 고속 정보처리를 위해서 우선 가산기 동작의 고속화가 요구된다. 논리회로의 동작 ... 속도는 입력에서 출력까지 사이에 있는 논리소자(논리곱이나 논리회로)의 개수가 크게 영향을 주기 때문에 가산기에서 이 단수를 고찰해 보자.반가산기는 입력 A와 B로부터 출력 S
    리포트 | 9페이지 | 2,000원 | 등록일 2022.07.16
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 06월 21일 토요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
9:32 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감