• 통합검색(4,949)
  • 리포트(4,090)
  • 자기소개서(818)
  • 시험자료(20)
  • 논문(10)
  • 서식(5)
  • 이력서(3)
  • ppt테마(3)
판매자 표지는 다운로드시 포함되지 않습니다.

"회로설계실습" 검색결과 421-440 / 4,949건

  • [예비보고서]중앙대학교 아날로그및디지털회로설계실습 7-segment / Decoder 회로 설계
    10-1. 실습 목적7-segment와 Decoder를 이해하고 관련 회로설계한다.10-2. 실습 준비물부품저항 330 Ω, 1/2W, 5% : 8개Decoder 74LS47
    리포트 | 5페이지 | 1,000원 | 등록일 2023.06.23
  • [예비보고서]중앙대학교 전기회로설계실습 분압기(Voltage Divider) 설계
    1. 목적 부하효과(Loading Effect)를 고려한 분압기(Voltage Divider)를 설계, 제작하고 설계와 실험값을 비교, 분석한다.2. 준비물. * 기본 장비 및
    리포트 | 4페이지 | 1,000원 | 등록일 2023.10.05
  • [전기회로설계실습]실습8(인덕터 및 RL회로의 과도응답(Transient Response))_예비보고서
    [설계실습8. 인덕터 및 RL회로의 과도응답(Transient Response)] 예비보고서이름/학번:1. 실험 목적주어진 시정수를 갖는 RL회로설계하고 이를 측정하는 방법 ... 가변저항 (20 kΩ, 2W): 2개인덕터(10 mH): 2개커패시터(10 ㎋ ceramic disc): 1개3. 설계실습 계획서3.0 Time constant가 10 ㎲인 RL ... 직렬회로설계하여 제출하라.3.1 Function generator(+) - 저항 - 인덕터(10 mH) - Function generator(-)의 순서로 연결된 회로
    리포트 | 5페이지 | 1,000원 | 등록일 2022.04.11
  • [A+] 전기회로설계실습 예비보고서 4. Thevenin 등가회로 설계
    설계실습 4. Thevenin등가회로 설계1. 목적Thevenin등가회로설계, 제작, 측정하여 원본 회로 및 이론값과 비교한다.2. 준비물*기본 장비 및 선Function ... ㏀, 3.3 ㏀가변저항: 20 ㏀ , 2 W급 2개3. 설계실습계획서그림 1과 같이R _{L}이 부하인 브리지회로의 Thevenin 등가회로를 이론 및 실험으로 구하고 비교하려 한다 ... 에 걸리는 전압)=0.983mA times 330 ohm=0.324V3.2(a)V _{TH}와R _{TH}를 이론적으로 구하고 Thevenin 등가회로설계하여 회로도를 제출하라
    리포트 | 5페이지 | 1,000원 | 등록일 2022.01.10 | 수정일 2022.03.11
  • 중앙대 전기회로설계실습 결과보고서 1
    설계실습 1. 저항, 전압, 전류의 측정방법 설계실험날짜 : 2019.09.11 제출날짜 : 2019.09.18요약DMM으로 저항, 전압, 전류를 측정하는 방법을 배우고 이 ... 를 확인하기 위해 회로설계했다. 측정값과 이론에 맞게 예상한 값을 비교 분석하여 두 값의 차이(오차)가 매우 작다는 것을 확인하였다.사용계측기DMM(Digital Multimeter ... ), DC Power Supply1. 서론DMM을 이용하여 저항, 전압, 전류의 측정방법을 익히고 실험결과 분석을 통하여 Ohm의 법칙과 KVL, KCL을 이해한다.2. 설계실습
    리포트 | 7페이지 | 1,000원 | 등록일 2020.12.07
  • 10. Oscillator 설계 예비보고서 - [전자회로설계실습 A+ 인증]
    실습10 예비보고서설계실습 10. Oscillator 설계**분반 2******* *** (05/27)1. 목적 : OP-Amp를 이용한 Oscillator (신호발생기)를 설계 ... 저항 (5 kΩ, 1/2W) : 2개세라믹 커패시터 (0.47 ㎌) : 1개3. 설계실습3. 설계실습 계획서3.1 OrCAD PSPICE를 사용한 Oscillator의 설계(A ... 를 이용하여 설계하고 설계도를 제출하라. 사용한 수식 및 수치를 자세히 적어서 제출한다.그림 3.1 Oscillator (신호발생기) 회로도(B) PSPICE를 이용하여 위에서 설계
    리포트 | 5페이지 | 1,000원 | 등록일 2022.05.19 | 수정일 2023.01.03
  • 아날로그 및 디지털회로설계실습 9 부울대수 및 조합논리회로 과제
    4-bit Adder 회로 설계 과제1. 다음의 진리표를 보고 입력 x, y, z와 출력 f를 Karnaugh맵을 이용하여 간소화하여 부울 대수식으로 표현하시오.입력출력xyzF ... HC86 XOR gate의 Vcc와 GND가 몇 번 pin인지 쓰시오.Vcc는 14번 pin이고 GND는 7번 pin 이다.3. XOR gate를 이용한 Full Adder 회로를 Pspice를 사용하여 직접 설계하시오.
    리포트 | 2페이지 | 1,000원 | 등록일 2021.09.02
  • 판매자 표지 자료 표지
    중앙대학교 전기회로설계실습 7. RC회로의 시정수 측정회로 및 방법 설계(예비) A+
    3.1 DMM으로 전압을 측정할 때 내부저항이 매우 크다는 것을 앞에서 실험하였다(10MΩ정도). DMM의 내부저항을 측정하는 방법을 설계하여 제출하라.1) DMM의 측정단위 ... 를 Ω으로 맞춘다. 2) DMM의 측정치를 10 MΩ보다 크게 맞추고, 임의의 수십[MΩ] 정도의 저항의 저항값을 측정한다. 3) DMM의 측정단위를 Vdc로 바꾼다. 4) 위 회로도 ... 하거나 방전시간을 측정하는 방법을 설계하여 제출하라. (스위치를 사용하는 것이 바람직하며 한번만 측정하지 말고 여러 번 여러 시간에 대해 측정하 여 평균을 내도록 한다.)1) 스위치
    리포트 | 5페이지 | 1,000원 | 등록일 2024.11.13
  • [예비보고서]중앙대학교 전기회로설계실습 RC회로의 시정수 측정회로 및 방법 설계
    1. 목적●주어진 시정수를 갖는 RC회로설계하고 이를 측정하는 방법을 설계한다.2. 준비물 및 유의사항●기본 장비 및 선 Function generator: 1 대DC
    리포트 | 5페이지 | 1,000원 | 등록일 2023.10.05
  • 중앙대 전자회로설계실습 (예비) 8. MOSFET Current Mirror 설계 A+
    전자회로설계실습 예비보고서(8. MOSFET Current Mirror 설계)제출일 :3. 설계실습 계획서3.1 단일 Current Mirror 설계그림 1 Current ... 커질 것이다.(D) IO = IREF = 10 mA인 전류원을 OrCAD로 설계하여 회로도를 제출한다. (RL=500 Ω으로 설계)(E) PSPICE를 이용하여 시뮬레이션 하 ... 를 구한다.3.2 Cascode Current Mirror 설계그림 2 Cascode Current Mirror(A) 그림 2의 회로와 같이 IREF = 10 mA인 Cascode
    리포트 | 6페이지 | 2,500원 | 등록일 2022.04.09
  • [A+] 중앙대 전자회로설계실습 10. Oscillator 설계 (결과보고서)
    회로의 parameter 변화에 따른 신호 파형에 대해 알아보았다. 2. 설계실습 내용 및 분석4.1 Oscillator 회로의 제작 및 측정(A) 실험계획서 3.1에서 설계 ... 1. 서론Oscillator는 교류전기를 발생시키는 장치로 전기 ·통신 ·전자회로 등의 측정에 널리 사용되고 있다. 따라서 Oscillator와 Oscillator에 적용 ... 되는 feedback에 대해 알아야 할 필요가 있다. 본 실험에서는 OP-Amp를 이용한 Oscillator를 설계 및 측정하여 positive feedback의 개념을 파악하고, 피드백
    리포트 | 5페이지 | 1,000원 | 등록일 2022.03.27
  • 중앙대 전자회로설계실습 (예비) 6. Common Emitter Amplifier 설계 A+
    전자회로설계실습 예비보고서(6. Common Emitter Amplifier 설계)제출일 :3. 설계실습 계획서3.1 Emitter 저항을 삽입한 Common Emitter ... gain은 변하지 않는다. (2차 설계 완료) 모든 node의 전압과 branch의 전류가 나타난 회로도와 이때의 출력파형을 PSPICE로 Simulation하여 제출하라. 반올림 ... Amplifier 설계그림 1 Common Emitter Amplifier with emitter resistance* 모든 계산결과는 반올림하여 유효숫자 세 자리까지만 사용한다.위
    리포트 | 7페이지 | 2,500원 | 등록일 2022.04.09
  • 중앙대학교 전기회로설계실습 결과보고서 실습 4. Thevenin 등가회로 설계
    실험실습 4. Thevenin 등가회로 설계20XXXXXX전자전기공학부XXX(제출기한 : 2019. 10. 16)1. 요약Thevenin 등가회로설계, 제작, 측정하여 원본 ... ]1.417%3.3kΩ3.263k[Ω]1.121%2. 설계실습 결과2.1R _{L}에 걸리는 전압과 전류브리지회로의R _{L}에 걸리는 전압과 전류를 측정하였다. 측정 전류값 ... 와 같이 Thevenin 등가회로설계하였다. DC Power supply로V _{Th}, 가변저항으로R _{Th}를 설계하였다. 가변저항의 다이얼을 움직임에 따라 값 변화가 매우
    리포트 | 5페이지 | 2,000원 | 등록일 2020.09.04
  • [A+][중앙대학교 전자회로설계실습] 실습3 Voltage Regulator 설계 예비보고서
    전자 회로 설계 실습설계 실습 3. Voltage Regulator 설계과목명전자회로설계실습담당교수제출일2021.04.04작성자(A) 설계: 아래 그림 6-1에서 5 KΩ의 부하 ... (RL)에 걸리는 직류전압의 최대치 (Vp)가 4.4 V이며, ripple (Vr)이 0.9 V이하가 되도록 교류입력전원의 크기를 결정하고 C의 크기를 설계한다. 이때 diode ... 의 저항은 0.7 KΩ으로 가정한다. 이론부와 교과서(Sedra)를 참조한다. 설계에 사용된 수식, 과정을 상세히 기술한다.⇒R _{L} =5k OMEGA ,R _{f} =0.7k
    리포트 | 3페이지 | 1,000원 | 등록일 2022.03.17 | 수정일 2022.04.20
  • 3. Voltage Regulator 설계 - [2021년도 전자회로설계실습 A+ 자료]
    예비보고서설계실습 3.Voltage Regulator 설계학과 :담당 교수님 :제출일 : 2021. 00. 00. (월)조 : 0조학번 / 이름 : 2000000 / 성명1 ... . 목적 : 전파정류회로를 사용하여 교류전원으로부터 직류전압을 얻는 기본적인 직류전압 공급기 (DC power Supply)를 설계, 구현, 측정, 평가한다.2. 준비물Function ... 개점퍼선 다수Bread Board 1개3. 설계실습 계획서(A) 설계 : 아래 그림 6-1에서 5kΩ 의 부하()에 걸리는 직류전압의 최대치() 가 4.4 V 이며, ripple
    리포트 | 3페이지 | 1,000원 | 등록일 2022.03.05
  • 아날로그및디지털회로설계실습9(4-bit Adder 회로 설계)-결과보고서
    설계실습 9. 4-bit adder 회로 설계요약논리회로의 기본적인 디지털 회로라고 할 수 있는 전가산기 회로에 대해 실험을 하였다. 전가산기 회로는 피가수, 가수, 자리올림수의 ... + Cin·(AOPLUS B) 이다. 보고서에 사용된 그림은 브레드보드에 구성된 회로를 직접 촬영한 사진들이다.2. 설계실습 내용 및 분석9-4-2 설계한 전가산기 회로의 구현 ... (XOR gate)설계실습계획서에서 그린 XOR gate를 이용한 다단계 전가산기 회로를 토글 스위치와 LED를 추가하여 설계 및 구현하여라. 구현된 회로의 입력 단자와 출력 단자
    리포트 | 7페이지 | 1,000원 | 등록일 2020.09.24
  • 판매자 표지 자료 표지
    중앙대 전자회로설계실습 결과5.BJT와 MOSFET을 사용한 구동(Switch)회로 A+
    4. 설계실습 내용 및 분석4.1 부하가 emitter에 연결된 LED 구동회로 구현 및 측정(A) 3.3과 같이 function generator를 조정 ... 이0이고, 5Vpp를 만족하는 노란색 파형을 확인했다.노란색CH1: 함수발생기의 출력파형초록색CH2 : LED에 걸리는 파형(B) 3.1에서 설계한 그림 1의 회로를 가능한 한 그림
    리포트 | 6페이지 | 1,000원 | 등록일 2024.11.13
  • 판매자 표지 자료 표지
    아날로그 및 디지털회로 설계 실습 실습5_전압제어 발진기_결과보고서
    1. 목적이번 설계실습은 전압제어 발진기를 설계하여 전압을 이용한 발진 주파수의 제어를 실습으로 확인한다.2. 요약슈미트회로와 적분기회로를 이용하여 전압제어 발진기 회로를 만듦과 ... 었다.3. 서론전압제어 발진기란 입력 제어 전압의 크기에 따라 출력되는 신호의 주파수가 변하는 주파수 가변 신호 발생 회로를 말한다. 전압제어 발진기의 설계방법에는 여러 가지가 있 ... 지만 이번 전압제어 발진기 회로는 크게 3가지로 구성되는데 Op amp를 이용한 적분기, 스위치 역할을 하는 BJT, 비교기 역할을 하는 슈미트 회로로 구성된다. (슈미트 회로
    리포트 | 7페이지 | 1,000원 | 등록일 2024.08.27
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 결과보고서(과제)11
    아날로그 및 디지털회로설계 실습(실습11 결과보고서)소속전자전기공학부담당교수수업 시간학번성명설계실습 11.과제1. RS-Latch를 이용한 Chattering 방지 회로설계
    리포트 | 2페이지 | 1,000원 | 등록일 2022.09.14
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 결과보고서(과제)10
    아날로그 및 디지털회로설계 실습(실습10 결과보고서)소속전자전기공학부담당교수수업 시간학번성명설계실습 10.과제1. 7-Segment LED의 특성을 확인하였을 때 Common ... 되며 common Cathode type의 경우 공통 핀은 아래의 회로와 같이 접지(GND)로 연결하여 사용하면 된다.2. 74LS47 Decoder의 출력과 7-Segment LED ... 의 입력 사이에 저항을 연결하는 이유는 무엇인가?각 Segment의 허용 전류를 넘지 않도록 아래의 회로도와 같이 저항을 직렬로 연결하여 전류를 허용 전류 이하로 낮춰준다.3. 7
    리포트 | 3페이지 | 1,000원 | 등록일 2022.09.14
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 06일 수요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
2:55 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감