• 통합검색(4,948)
  • 리포트(4,090)
  • 자기소개서(817)
  • 시험자료(20)
  • 논문(10)
  • 서식(5)
  • 이력서(3)
  • ppt테마(3)
판매자 표지는 다운로드시 포함되지 않습니다.

"회로설계실습" 검색결과 221-240 / 4,948건

  • 중앙대 전기회로설계실습 결과보고서9
    들로부터 RC회로와 RL회로의 특성을 알게 되었다. 이번 실험에서는 인덕터와 커패시터를 이용해 LPF, HPF를 설계해보며 그 이름이 가진 의미를 확인해본다. 커패시터와 인덕터에 걸리 ... 에 따른 전압의 최댓값을 log scale로 비교해 봄으로써 LPF와 HPF의 전압 특성을 확인한다.2. 설계 실습 결과4.1 실험계획서에서 설계한 LPF, HPF를 조교에게 확인 ... 요약: RC 및 RL filter를 설계하고 주파수응답을 실험으로 확인한다.사용계측기:Digital Multimeter(KEYSIGHTE 34450A)1. 서론이전 실험
    리포트 | 8페이지 | 1,000원 | 등록일 2024.07.04
  • 중앙대 전기회로설계실습 결과보고서8
    1. 설계실습 결과4.1time constant가 10μs인 직렬 RL회로설계할 때, L=10[mH], R=1[㏀]으로 설정하였다. 이에따라 가변저항의 값을 1.041
    리포트 | 4페이지 | 1,000원 | 등록일 2024.07.04
  • 중앙대 전자회로설계실습 결과보고서7
    4.1 Common Emitter Amplifier(2차 설계)의 구현 및 측정(A) Function Generator를 제외한 3.1 (A) 회로를 가능한 한 그림 1과 거의
    리포트 | 5페이지 | 1,000원 | 등록일 2024.03.26
  • 중앙대 전기회로설계실습 결과보고서5
    1. 목적: Oscilloscope와 Function Generator의 동작원리를 이해하고 사용방법을익힌다.2. 실습준비물* 기본 장비 및 선 Function generator
    리포트 | 5페이지 | 1,000원 | 등록일 2024.07.04
  • [A+]전자회로설계실습 예비보고서 1
    3. 설계 실습 계획서 3.1 센서 측정 및 등가회로 출력신호가 주파수 2 kHz의 정현파인 어떤 센서의 출력 전압을 오실로스코프(입력임피던스 = 1MΩ)로 직접 측정 ... 전압이 100 mV이었다. (A) 센서의 Thevenin 등가회로를 구하는 과정을 기술하고 센서의 Thevenin 등가회로를 PSPICE로 그려서 제출한다. 센서의 부하로 10kΩ ... 의 Thevenin 등가회로를 Function generator와 저항으로 구현하려 할 때 Function generator의 출력을 얼마로 설정해야 하는가? Function
    리포트 | 11페이지 | 1,000원 | 등록일 2024.02.18
  • [A+]전자회로설계실습 예비보고서 9
    -Series 구조의 피드백 증폭기를 설계하고 실험한다.2. 준비물 및 유의사항3. 설계실습 계획서3.1 Series-Shunt 피드백 회로 설계그림 1 Series-Shunt 피드백 ... 회로도(A) 그림 1 회로를 simulation하기 위한 PSpice schematic을 그린다. 전원 전압원은 12V로 고정하고 입력저항 및 부하저항을 1kΩ, 피드백 저항은
    리포트 | 9페이지 | 1,000원 | 등록일 2024.02.18
  • [A+]전자회로설계실습 예비보고서 8
    측정하여, current mirror를 이용한 전류원의 전기적 특성을 이해한다.2. 준비물 및 유의사항3. 설계실습 계획서3.1 단일 Current Mirror 설계그림 1 ... 1. 목적N-Type MOSFET을 이용하여 특정 Reference 전류가 흐를 수 있는 단일 Current Mirror와 Cascode Current Mirror를 설계 및 ... Current Source* 모든 계산결과는 반올림하여 유효숫자 세 자리까지만 사용한다.그림 1의 회로와 같이 Current Source에서 M1 ,M2로는 2N7000
    리포트 | 7페이지 | 1,000원 | 등록일 2024.02.18
  • 아날로그및디지털회로설계실습 논리함수와게이트
    아날로그 및 디지털회로 설계실습예비 REPORT7. 논리함수와 게이트분 반교 수 명실험 날짜제출 날짜조학 번이 름요약 : 여러 종류의 게이트의 기능을 측정하여 실험적으로 이해 ... 한다.1. 서론여러 종류의 게이트의 기능을 측정하여 실험적으로 이해한다.2. 실험결과1-3. 설계실습 계획서1-3-1 XNOR 게이트 설계 및 특성 분석(A) AND, OR, NOT ... 의 회로도롤 설계한다.XNOR 진리표입력출력ABY001010100111NAND gateNOR gateXOR gateXNOR gate(B) AND 게이트와 OR 게이트 각각의 입출력
    리포트 | 5페이지 | 1,000원 | 등록일 2021.12.15
  • [A+]전자회로설계실습 예비보고서 2
    3. 설계 실습 계획서 3.1 Offset Voltage, Slew Rate 3.1.1 Offset Voltage 개념 (A) 아래의 그림 1과 같이 두 입력단자를 모두 접지
    리포트 | 10페이지 | 1,000원 | 등록일 2024.02.18
  • [예비] 설계실습 11. Push-Pull Amplifier (중앙대/전자회로설계실습)
    (C) 그림 1(b) 회로를 simulation 하기 위한 PSpice schematic 을 그리고 Simulation Profile 에서 Analysis type 을 Time
    리포트 | 9페이지 | 1,000원 | 등록일 2021.03.09
  • 중앙대 전자회로설계실습 예비보고서7
    Capacitor 0.1uF : 3개Capacitor 10uF : 3개3. 설계실습 계획서3.1 Common Emitter Amplifier의 주파수특성(A) 이전 실험의 2차 설계 ... 1. 목적이전 실험에서 설계한 emitter 저항을 사용한 Common Emitter Amplifier의 주파수 특성 및 커패시터들의 영향을 측정, 평가한다.2. 준비물 및 유의 ... 결과회로( 추가)에 대하여 모든 커패시터의 용량을 10 uF으로 하고 CE증폭기에 100 kHz, 20 mVpp 사인파를 입력하였을 때의 출력파형을 PSPICE로 Simulation하여 제출하라.
    리포트 | 8페이지 | 1,000원 | 등록일 2023.12.23
  • 중앙대 전자회로설계실습 예비보고서6
    Variable Resistor 가변저항 50Ω 1/4W : 4개가변저항 1Ω 1/4W : 4개3. 설계실습 계획서3.1 Emitter 저항을 삽입한 Common Emitter Amplifier 설계* 모든 계산결과는 반올림하여 유효숫자 세 자리까지만 사용한다. ... 저항 사용한 Common Emitter Amplifier를 설계, 구현, 측정, 평가한다.2. 준비물 및 유의사항 Function Generator : 1대
    리포트 | 7페이지 | 1,000원 | 등록일 2023.12.23
  • [예비보고서]중앙대학교 전기회로설계실습 LPF와 HPF 설계
    1. 목적●RC 및 RL filter를 설계하고 주파수응답을 실험으로 확인한다.2. 실험준비물*기본 장비 및 선 Function generator: 1 대DC Power
    리포트 | 10페이지 | 1,000원 | 등록일 2023.10.05
  • 중앙대학교 전기회로설계실습 설계실습 9. LPF와 HPF 설계 A+ 예비보고서
    3.8 위의 결과를 실험으로 확인하려고 한다.(a) 입력전압과 출력전압을 오실로스코프에서 동시에 관찰하려면 어떻게 연결해야 하는가? 연결상태를 그리고 설명하라.위와같이 회로
    리포트 | 8페이지 | 1,000원 | 등록일 2022.09.15 | 수정일 2022.09.22
  • 중앙대 전자회로설계실습 예비보고서2
    1. 목적OP Amp의 offset 전압과 slew rate를 측정하는 회로, 적분기를 설계, 구현, 측정, 평가한다.2. 준비물 및 유의사항 Function Generator ... Variable Resistor 가변저항 20 KΩ, 1/2 W : 2개 스위치 : 1개점퍼선 : 다수 Bread Board : 1개3. 설계실습 계획서3.1 Offset Voltage
    리포트 | 9페이지 | 1,000원 | 등록일 2023.12.23
  • 중앙대 전자회로설계실습 예비보고서8
    1. 목적N-Type MOSFET을 이용하여 특정 Reference 전류가 흐를 수 있는 단일 Current Mirror와 Cascode Current Mirror를 설계
    리포트 | 6페이지 | 1,000원 | 등록일 2023.12.23
  • 중앙대 전자회로설계실습 결과보고서1
    4. 설계실습 결과4.1 센서의 구현(A) 3.1의 (B)에서 구한 값으로 function generator를 설정하고 다음 그림 (A)와 같이 연결하여 오실로스코프로 측정 ... (DC power supply의 전압을 ±15V로 설정한다.)(A) Basic performance : 설계한 inverting amplifier를 bread board에 구현 ... % 표준저항에 맞추어서 사용한다. 출력전압이 몇 V인가? 설계목표, PSPICE결과, 측정결과 사이의 오차와 그 원인을 기술한다.
    리포트 | 8페이지 | 1,000원 | 등록일 2024.03.26
  • 중앙대 전자회로설계실습 결과보고서4
    4. 설계실습 결과3.1 MOSFET 회로의 제작 및 측정(A) 그림 1의 회로를 제작하여라. 이때,   Ω로 설정한다. 또한, DC Power Supply를 회로
    리포트 | 5페이지 | 1,000원 | 등록일 2024.03.26
  • [전기회로설계실습 결과보고서] 공진회로(Resonant Circuit)와 대역여파기 설계
    설계실습 11. 공진회로(Resonant Circuit)와 대역여파기 설계요약: RLC 직렬회로 설계에서 Q=1인 경우, 1.04 kΩ 저항을 사용하였다. 이 회로에서 저항 ... -stop filter로, L은 HPF로, C는 LPF로 비슷하게 작용했다. RLC 직렬회로 설계에서 Q=10인 경우, 필요한 저항은 100 Ω이지만 가변저항으로 구현이 불가능 ... %)이다. RLC 병렬회로 설계에서 첫번째로 0.990 kΩ 저항을 사용하였고 Q는 1.02였다. 이 회로에서 저항은 Band-stop filter 역할을 수행했다. 공진 주파수
    리포트 | 21페이지 | 2,500원 | 등록일 2020.12.24
  • 판매자 표지 자료 표지
    A+ 받을 수 있는 중앙대학교 전기회로설계실습 설계실습 4. Thevenin 등가회로 설계
    전기회로설계실습(4번 실습- 결과보고서)소 속담당 교수수업 시간편 성학 번성 명설계실습 4. Thevenin 등가회로 설계요약 : 원본회로에 대한 저항에 걸리는 전압과 전류 ... 되었고 설계회로가 정확하다는 것을 알 수 있었다. 노턴 등가회로는 결국 테브난 등가회로와 같은 것이기 때문에 굳이 실험을 진행하지 않았다는 것을 알 수 있었다.1. 서론테브난 ... 차가 0퍼센트이거나 제일 큰 오차가 1퍼센트이었다. 이는 실험이 잘 진행되었고 설계회로가 정확하다는 것을 알 수 있었다. 노턴 등가회로는 결국 테브난 등가회로와 같은 것이
    리포트 | 7페이지 | 1,000원 | 등록일 2023.09.04
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 06일 수요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
12:20 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감