• 통합검색(4,948)
  • 리포트(4,089)
  • 자기소개서(818)
  • 시험자료(20)
  • 논문(10)
  • 서식(5)
  • 이력서(3)
  • ppt테마(3)
판매자 표지는 다운로드시 포함되지 않습니다.

"회로설계실습" 검색결과 441-460 / 4,948건

  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 결과보고서(과제)10
    아날로그 및 디지털회로설계 실습(실습10 결과보고서)소속전자전기공학부담당교수수업 시간학번성명설계실습 10.과제1. 7-Segment LED의 특성을 확인하였을 때 Common ... 되며 common Cathode type의 경우 공통 핀은 아래의 회로와 같이 접지(GND)로 연결하여 사용하면 된다.2. 74LS47 Decoder의 출력과 7-Segment LED ... 의 입력 사이에 저항을 연결하는 이유는 무엇인가?각 Segment의 허용 전류를 넘지 않도록 아래의 회로도와 같이 저항을 직렬로 연결하여 전류를 허용 전류 이하로 낮춰준다.3. 7
    리포트 | 3페이지 | 1,000원 | 등록일 2022.09.14
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 결과보고서(과제)8
    아날로그 및 디지털회로설계 실습(실습8 결과보고서)소속전자전기공학부담당교수수업 시간학번성명설계실습 8. 래치와 플립플롭과제1. 설계 실습 영상의 edge-triggered 플립
    리포트 | 2페이지 | 1,000원 | 등록일 2022.09.14
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 결과보고서(과제)3
    아날로그 및 디지털회로설계 실습(실습3 결과보고서)소속전자전기공학부담당교수수업 시간학번성명설계실습 3. 스텝 모터 구동기과제1. 교재 114쪽 (2.5)에서 주파수를 계속 증가 ... 응답 주파수를 초과하면서 멈추게 되는 것으로 보인다.2. 아래 그림은 Darlington pair의 회로도이다.V _{A}= INF 라고 가정하고 Q1과 Q2의 collector
    리포트 | 2페이지 | 1,000원 | 등록일 2022.09.14
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 결과보고서(과제)1
    아날로그 및 디지털회로설계 실습(실습1 결과보고서)소속전자전기공학부담당교수수업 시간학번성명설계실습 1. 접촉식 초전형(Pyroelectric) 적외선 센서과제1.UA741CP ... 회로에 대해f _{3dB} =1`kHz`이고,C=10 mu F일 때 R값을 구하고 Bode Plot(Magnitude Response와 Phase Response)을 직선
    리포트 | 4페이지 | 1,000원 | 등록일 2022.09.14
  • [A+]중앙대학교 아날로그및디지털회로설계실습 카운터 설계 과제
    에서 보이는 많은 굴곡들은 각각 1씩 치게 되어 원하는 카운터 값보다 훨씬 많은 값을 입력시켜준다. 이것을 방지하기 위한 회로가 바로 Chattering(채터링) 방지 회로이 ... 다.회로를 해석하자면, Chattering(채터링) 방지 회로에서 저항이 VCC와 연결되어 있는데, 그 저항은 Pull-up 저항이다.
    리포트 | 3페이지 | 1,000원 | 등록일 2021.09.02
  • 중앙대학교 전기회로설계실습 결과보고서 실습 11. 공진회로(Resonant Circuit)와 대역여파기 설계
    실험실습 11. 공진회로(Resonant Circuit)와 대역여파기 설계20XXXXXX전자전기공학부XXX(제출기한 : 2019. 11. 20)1. 요약RLC 공진 회로를 이용 ... .4[kHz], 대역폭은 104.3[krad/sec], Quality Factor는 0.988로 측정되었다.2. 설계실습 결과2.1 Bandpass Filter실험계획서에서 설계 ... 한 Bandpass(Q=1, Q=0.1), Bandstop filter(Q=1)를 설계, 제작, 실험한다. Q=1인 Bandpass, Bandstop Filter의 공진주파수는 16
    리포트 | 12페이지 | 2,000원 | 등록일 2020.09.04
  • [중앙대 전자회로설계실습 6 예비보고서] Common Emitter Amplifier 설계
    설계실습 6. Common Emitter Amplifier 설계1. 목적Rsig = 50 Ω, RL = 5 kΩ, VCC = 12 V인 경우, β=100인 NPN BJT를 사용 ... 는다. (2차 설계 완료) 모든 node의 전압과 branch의 전류가 나타난 회로도와 이때의 출력파형을 PSPICE로 Simulation하여 제출하라. 반올림하여 유효숫자 세 개로 다음 ... 하여 Rin이 kΩ단위이고amplifier gain(υo/υin)이 –100 V/V이며 emitter 저항 사용한 Common Emitter Amplifier를 설계, 구현, 측정
    리포트 | 7페이지 | 1,000원 | 등록일 2021.08.09
  • [A+] 전기회로설계실습 결과보고서 4. Thevenin 등가회로 설계
    설계실습 4. Thevenin 등가회로 설계제출날짜 : 2021.10.17*코로나로 인한 대면수업 불가로 실험조교의 강의영상을 참조함요약복잡한 회로를 단순화하여, 그의 전압 ... Thevenin 정리를 이용하여, 복잡한 회로를 등가전압과 등가저항을 직렬연결한 간단한 회로로 표현하여, 부하에 걸리는 전압과 전류를 보다 수월하게 계산할 수 있다.2. 설계실습 결과(4 ... . 설계실습내용 및 분석)4.1 (원본 회로 측정) 그림 1과 같이 회로를 구성하고 RL에 걸리는 전압을 측정하라. 이것으로부터 RL을 통해 흐르는 전류를 계산하라. 전압, 전류
    리포트 | 4페이지 | 1,000원 | 등록일 2022.01.10 | 수정일 2022.03.11
  • [중앙대 전기회로설계실습 11 예비보고서] 공진회로(Resonant Circuit)와 대역여파기 설계
    전기회로 설계 실습 계획서설계실습 11. 공진회로(Resonant Circuit)와 대역여파기 설계설계실습 11. 공진회로(Resonant Circuit)와 대역여파기 설계1 ... W, 5%): 2 개가변저항(20 ㏀, 2 W): 2개커패시터(10 ㎋ ceramic disc): 2개인덕터(10 mH 5 %): 2개3. 설계실습 계획서3.1 RLC 직렬회로 ... . 목적RLC 공진 회로를 이용한 Bandpass, Bandstop filter를 설계, 제작, 실험한다.2. 준비물* 기본 장비 및 선Function generator: 1 대DC
    리포트 | 6페이지 | 1,000원 | 등록일 2021.08.09
  • [A+] 전기회로설계실습 예비보고서 11. 공진회로(Resonant Circuit)와 대역여파기 설계
    설계실습 11. 공진회로(Resonant Circuit)의 대역여파기 설계1. 목적RLC 공진 회로를 이용한 Bandpass, Bandstop filter를 설계, 제작, 실험 ... Ω, 1 ㏀. 1/4 W, 5 %): 2 개가변저항 (20 ㏀, 2 w): 2 개커패시터(10 ㎋ ceramic disc): 2개인덕터(10 mH 5 %): 2개3. 설계실습 계획 ... 서3.1 RLC 직렬회로에서 R에 걸리는 전압을 출력이라 하였을 때 C = 0.01 ㎌, 공진주파수가15.92 ㎑, Q-factor가 1인 bandpass filter를 설계하라
    리포트 | 6페이지 | 1,000원 | 등록일 2022.01.10 | 수정일 2022.03.11
  • [A+] 전기회로설계실습 결과보고서 11. 공진회로(Resonant Circuit)와 대역여파기 설계
    설계실습 11. 공진회로(Resonant Circuit)와 대역여파기 설계제출날짜 : 2021.12.05*코로나로 인한 대면수업 불가로 실험조교의 강의영상을 참조함요약이번 실험 ... 해서 출력하거나 통과시키지 않는 회로이다.2. 설계실습 결과(4. 설계실습내용 및 분석)※ 다른 지시가 없다면 측정값은 유효숫자 세 자리까지 기록한다.※ 실험시작 전에 우선 DMM ... 을 통해 RLC 회로의 주파수응답을 이용하여, Band Pass Filter(BPF)와 Band Stop Filter(BSF)를 설계하여 공진주파수의 특성이 무엇인지 알고, 그
    리포트 | 9페이지 | 1,000원 | 등록일 2022.01.10
  • 판매자 표지 자료 표지
    중앙대 마이크로프로세서 응용회로설계실습 4주차 LED
    마이크로프로세서설계실습(결과보고서 4)소속담당 교수교수님수업 시간학번성명1. led 함수들(led_down_shift, led_up_shift)에서 shift연산을 하는 이유
    리포트 | 7페이지 | 1,000원 | 등록일 2022.07.04
  • 중앙대학교 전기회로설계실습 설계실습 1 저항, 전압, 전류의 측정방법 설계 A+ 예비보고서
    3.1 고정저항 측정3.1-1 DMM을 사용하여 저항(10, 1/4W, 5%, 30개)을 측정하려 한다. (a) 이를 위한 회로도와 DMM의 조작 방법을 작성하라. (참고: 현재 ... 사용되는 DMM은 자동으로 측정범위를 찾아 표시한다.)위의 회로도로 DMM을 사용하여 저항(10, 1/4W, 5%)을 측정할 수 있다. 그리고 DMM으로 저항값을 측정하기 위한 ... . 실습에 사용된 저항의 오차 허용 범위는 5%이다. 따라서 측정될 수 있는 저항값은 9.5 ~10.5이다. 오차 허용 범위를 고려한 예상 분포도는 아래의 표와 같이 표현할 수 있으며, 도표 1 의 모양으로 정규분포를 따를 것이다.
    리포트 | 6페이지 | 1,000원 | 등록일 2022.09.15 | 수정일 2022.09.22
  • 전자회로설계실습 실습4(MOSFET 소자 특성 측정) 예비보고서
    설계실습 4. MOSFET 소자 특성 측정1. 목적 : MOS Field-Effect Transistor(MOSFET) 소자의 특성(V _{t} ,k _{n} ,g _{m ... 키트1개Bread Board1개3. 설계실습 계획서3.1 MOSFET의 특성 parameter 계산(A) Data Sheet를 이용하여V _{t} ,k _{n}을 구하여라. (사용 ... } =133.8mA/V 이다.3.2 MOSFET 회로도 구성 및 시뮬레이션 (OrCAD PSPICE)(A) OrCAD를 이용하여 그림 1의 회로도를 설계하여라. (2N7000/FAI
    리포트 | 3페이지 | 1,000원 | 등록일 2020.09.07 | 수정일 2020.09.15
  • [예비보고서]중앙대학교 전자회로설계실습 Push-Pull Amplifier 설계
    리포트 | 8페이지 | 1,000원 | 등록일 2023.06.23
  • 판매자 표지 자료 표지
    전기회로설계실습_설계 실습10. RLC회로의 과도응답 및 정상상태응답_결과보고서
    설계 실습10. RLC회로의 과도응답 및 정상상태응답요약 : RLC회로에서 전압의 값에 따라서 감쇠 상수와 공진주파수의 값이 달라지고 감쇠 상수와 공진주파수의 대소 관계에 따라서 ... Multimeter, Digital Oscilloscope1. 서론실습9에서 커패시터 중 하나만 연결한 회로를 가지고 실습했었다. 이러한 회로는 1차 미분방정식으로 표현된다. 하지 ... 다음처럼 3가지의 서로 다른 과감쇠, 임계감쇠, 부족감쇠의 회로 응답이 나오는 것을 확인한다. 또한 각 회로 응답에서 측정 공진주파수와 이론 공진 주파수를 구하고 1% 이내
    리포트 | 12페이지 | 1,000원 | 등록일 2024.09.03 | 수정일 2024.09.09
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 결과보고서(과제)6
    아날로그 및 디지털회로설계 실습(실습6 결과보고서)소속전자전기공학부담당교수수업 시간학번성명설계실습 6. 위상제어루프(PLL)과제1) 위와 같은 두 펄스가 XOR logic ... 하게 될 것이다.1) 위 회로의 현재 Input 주파수: 5MHz, ⓐ 노드의 주파수: 5MHz, Output 주파수: 3MHz일 때 충분한 시간이 지났을 경우 Input, ⓐ 노드 ... 다.2) 위 회로의 현재 Input 주파수: 5MHz, ⓐ 노드의 주파수: 3MHz, Output 주파수: 3MHz일 때 충분한 시간이 지났을 경우 Input, ⓐ 노드, Output의 주파수를 구하시오.
    리포트 | 3페이지 | 1,000원 | 등록일 2022.09.14
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 결과보고서(과제)4
    아날로그 및 디지털회로설계 실습(실습4 결과보고서)소속전자전기공학부담당교수수업 시간학번성명설계실습 4. 신호 발생기과제1. UA741CN, 1N4001 datasheet를 참고 ... .그림의 회로에서 음수 input gate를 확인해보면 본 회로는 Negative feedback임을 알 수 있다.(아래 그림 참고)(2)R _{1} =1`k ohm ,`R _{2
    리포트 | 1페이지 | 1,000원 | 등록일 2022.09.14
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 결과보고서(과제)7
    아날로그 및 디지털회로설계 실습(실습7 결과보고서)소속전자전기공학부담당교수수업 시간학번성명설계실습 7. 논리함수와 게이트과제1. NAND 게이트 소자만을 이용하여 XOR 게이트 ... 의 등가회로를 구성하시오.위의 회로는 예비보고서에서 작성한 XOR Gate이다. 이를 다 NAND게이트로만 이용하면다음과 같이 표현할 수 있다.2. 4 x 2 인코더를 설계하시오 ... (Hint : 2개의 OR 게이트를 사용, 4개의 입력 중 한 가지는 사용되지 않으며 3개의 입력만 회로에 사용)< 4 X 2 인코더 >입력4입력3입력2입력1출력2출력100*************010100011이는 아래의 회로와 같이 표현할 수 있다.
    리포트 | 3페이지 | 1,000원 | 등록일 2022.09.14
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 결과보고서(과제)9
    아날로그 및 디지털회로설계 실습(실습9 결과보고서)소속전자전기공학부담당교수수업 시간학번성명설계실습 9. 부울대수 및 조합논리회로 ( 4-bit adder )과제1. 다음의 진리표 ... 와 GND가 몇 번 pin인지 쓰시오.Vcc 는 14번, GND는 7번 pin이다.3. XOR Gate를 이용한 Full Adder 회로를 Pspice를 사용하여 직접 설계하시오.
    리포트 | 3페이지 | 1,000원 | 등록일 2022.09.14
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 07일 목요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
7:32 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감