• 통합검색(21,543)
  • 리포트(18,651)
  • 논문(1,185)
  • 자기소개서(1,027)
  • 방송통신대(330)
  • 시험자료(314)
  • 서식(21)
  • ppt테마(6)
  • 이력서(5)
  • 노하우(3)
  • 표지/속지(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"디지탈실험" 검색결과 421-440 / 21,543건

  • 5주차 예비보고서- 디지털 시스템 설계 및 실험
    디지털 시스템 설계 및 실험 KEEE209 전기전자전파 공학부디지털 시스템 설계 및 실험이름 :학번 :실험제목7-segment실험목표1. 4bit binary 를 8bit BCD ... code 로 변환하는 컨버터를 라인 디코더를 이용해 설계2. BCD 입력을 7-segment로 출력하는 디지털 회로 설계3. Clock을 이용하여 7-Segment를 순차 ... 의 내용을 반복한다. 이를 약 1ms 이상의 주기로 반복하면 잔상효과에 의해 "1234"의 숫자가 표시된다.실험방법기본 7-Segment 블록 다이어그램(선택사항) 가산기 + 7
    리포트 | 6페이지 | 1,000원 | 등록일 2020.07.29
  • 디지털시스템실험 5주차 결과보고서
    디지털 시스템 설계 및 실험 KEEE209 전기전자전파 공학부디지털 시스템 설계 및 실험 결과보고서2017 디지털 시스템 설계 및 실험 KECE210 전기전자공학부실험제목7s ... egment실험목표1. 4bit binary 를 8bit BCD code 로 변환하는 컨버터를 라인 디코더를 이용해 설계2. BCD 입력을 7-segment로 출력하는 디지털 회로 ... 설계3. Clock을 이용하여 7-Segment를 순차적으로 표현하는 Controller 구현4. 구현된 결과물을 HBE-COMBO II-DLD 보드에 업로드하여 검증실험결과7s
    리포트 | 4페이지 | 1,500원 | 등록일 2018.01.02
  • 디지털시스템실험 3주차 결과보고서
    디지털 시스템 설계 및 실험 KEEE209 전기전자전파 공학부디지털 시스템 설계 및 실험 결과보고서2017 디지털 시스템 설계 및 실험 KECE210 전기전자공학부실험제목 ... ① Decoder 설계② Binary-to-BCD Convertor 설계실험목표① 조합회로와 순차회로에 대해 알고, 그 차이점을 알 수 있다.② 2-to-4, 3-to-8 라인 디코더 ... 를 설계한다.③ Binary-to-BCD Convertor 설계한다.실험결과1. 3 to 8 Decoder(1) 코드 및 설명module decoder3to8(A0,A1,A2,D0,D
    리포트 | 5페이지 | 1,500원 | 등록일 2018.01.02
  • 디지털논리회로실험(Verilog HDL) - Numbers and Displays
    -digit Decimal Converter? 실험목적 :4-bit Binary 숫자를 2-digit Decimal 숫자로 바꿀 수 있다.? 실험내용⑴ SummaryYou are to ... or B2. 실험2.1 partⅠ: 7-Segment Display of Decimal Inputs? 실험목적 : binary to decimal displaying 7-s ... egment? 실험내용⑴ SummaryWe wish to display on the 7-segment displaysHEX3 toHEX0 the values set by the
    리포트 | 11페이지 | 1,000원 | 등록일 2019.08.29
  • 디지털 실험 9장(멀티플렉서를 이용한 조합논리) 예비보고서
    실험 예비 보고서(9장 멀티플렉서를이용한 조합논리)실험 목적-멀티플렉서를 이용하여 비교기와 패리티 발생기를 설계하고 그 회로를 시험한다.-2XN 입력의 진리표를 수행하기 위해 N ... 입력 멀티플렉서를 이용한다.실험부품 및 사용기기17404 hex 인버터174151A 멀티플렉서1LED1브레드 보드15V 직류전압전원 장치1오실로스코프저항기 660Ω, 1kΩ이론 ... 의 하나는 진리표로부터 바로 조합 논리 함수를 실현할 수 있는 것이다. 예로써, 실험 7에서는 그림 9-2(a)에 제시된 진리표로부터 오버플로우 에러를 검출하는 회로가 필요
    리포트 | 14페이지 | 3,000원 | 등록일 2019.12.17
  • 고려대 디지털시스템실험 (7주차 Sequential Circuit)
    디지털 시스템 설계 및 실험 KEEE209 전기전자전파 공학부디지털 시스템 설계 및 실험디지털 시스템 설계 및 실험 2017 전기전자공학부이름 : 박정훈학번 ... : 2014170951실험제목Sequential Circuit 설계 및 구현실험목표1. 동기식 UP/DOWN 카운터를 설계한다.2. 카운터를 이용한 Sequential Circuit을 설계한다.(선택 ... 카운터이다. 즉, 동기식이란 CLK이 동기되어있다는 의미이고, 비동기식이란 CLK이 비동기적이라는 의미라고 생각하면 쉬울 것이다.이번 실험에서 구현할 UPDOWN 카운터는 이
    리포트 | 6페이지 | 1,000원 | 등록일 2018.10.14
  • 디지털논리회로실험(Verilog HDL) - Switches, Lights, Multiplexors
    1 muxes sharing a select line) can select between A or B2. 실험PART Ⅰ : 8-bit 2-to-1 mux? 실험목적 : 8-bit ... 2-to-1 mux를 구현한다.? 실험내용Input : s(1bit) ,x(8-bit), y(8-bit)Output : m(8-bit)if s = 0 : m = xif s = 1 ... : m = y#실험과정1) Create a new Quartus Ⅱ project for your circuit2) Include your Verilog file for the
    리포트 | 6페이지 | 1,000원 | 등록일 2019.08.29
  • 디지털실험 - 실험 4. 엔코더와 디코더 회로 결과
    *결과보고서*실험주제실험 4. 엔코더와 디코더 회로조13조1. 실험 결과실험 1) 실험1.의 결과를 기입하라.회로도 구성B=1, A=1, D0~D3 값BAD0D1D2D3004 ... .06 mV119.28 mV118.71 mV4.99 VNOT게이트와 AND게이트를 이용해 디코더를 구현하는 실험이었다. 측정값은 디코더의 진리표대로 측정되었다. 디코더의 성질 ... 라고 할 수 있다. 이러한 오차는 브레드보드 내부의 저항과, 실험에 쓰인 게이트 내부를 통과하는 과정에서도 저항이 존재해 오차가 발생했다고 생각한다.실험 2) 실험 2.의 결과를 기입
    리포트 | 4페이지 | 1,500원 | 등록일 2017.04.02
  • 디지털시스템실험 6주차 결과보고서
    디지털 시스템 설계 및 실험 KEEE209 전기전자전파 공학부디지털 시스템 설계 및 실험 결과보고서실험제목Latch & Flip-Flop실험목표1. SR Latch 를 설계 ... 를 설계한다.5. D Flip-Flop 을 이용하여 4 bit register와 4 bit shift register 를 설계한다.실험결과1.코드 및 해설
    리포트 | 4페이지 | 1,500원 | 등록일 2018.01.03
  • 실험10 Digital logic(결과)
    결과보고서Digital Logic실험일 :제출일 :학 번 :이 름 :- 실험에 쓰인 회로[NOR gate][NAND gate]- 실험 결과1)NOR gateV _{CC} [V]V ... } [V]5005H055H505H550.2L[NOR Gate][NAND Gate]- 실험결론 및 토의이번 실험Digital Logic의 회로 중에 NOR Gate와 NAND ... Gate를 설계해 실험적으로 확인해보는 실험이었다. 비교적 간단한 실험이어서 쉽게 끝낼 수 있었다.NOR Gate의 경우에는-V _{1}=V _{2}=0V : 트랜지스터Q _{1},Q
    리포트 | 3페이지 | 1,000원 | 등록일 2014.12.11
  • 디지털 실험 8장(디코더를 이용한 조합논리) 결과 보고서
    실험 8장 디코더를 이용한 조합논리1. 실험목적-디코더를 이용한 다중 출력 조합 논리 회로를 구현한다.2. 실험순서1) 그림 8-6은 부분적으로 완성된 회로이다. 74LS139A ... OutputsLight OutputsS1S*************011011101011101101011110111110011101000110113. 결과 분석실험의 쓰인 상태 코드 ... 는 표에 의하면 S1이 B, S2가 A가 된다. 실험에 앞서 1G는 접지되어 있음을 인지하자. 신호등 제어 논리 회로에 대해 설명해보겠다.1) B=0,A=0일 때- 진리표의 Y0
    리포트 | 9페이지 | 3,000원 | 등록일 2019.12.17
  • 디지털 실험 9장(멀티플렉서를 이용한 조합논리) 결과 보고서
    실험 9장 멀티플렉서를 이용한 조합논리1. 실험목적-멀티플렉서를 이용하여 비교기와 패리티 발생기를 설계하고 그 회로를 시험한다.-2*N 입력의 진리표를 수행하기 위해 N입력 ... 멀티플렉서를 이용한다.2. 실험순서두 개의 2비트 수 A와 B와 같은지 또는 큰지 알아보기 위해서 서로 비교해야 한다고 가정하자. 이를 위해 비교기와 A>B 또는 A=B 출력을 이용 ... 었고, LED도 교체해보았고, 도선도 몇 개를 바꾸어보았지만, 결과는 동일했다. LED가 점등이 되지않았다. 그렇다면 실험이 정상적으로 진행되지 않은 원인은 무엇이 있을까. 다음과 같이 추려
    리포트 | 12페이지 | 3,000원 | 등록일 2019.12.17
  • 고려대 디지털시스템실험 Latch 와 Flip-Flop
    디지털 시스템 설계 및 실험 KEEE209 전기전자전파 공학부디지털 시스템 설계 및 실험디지털 시스템 설계 및 실험 2017 전기전자공학부이름 : 박정훈학번 ... : 2014170951실험제목Latch 와 Flip-Flop실험목표1. SR Latch 설계2. SR Latch 를 이용하여 D-Type Positive-Edge-Triggered Flip-Flop ... 지식1. LatchLatch 회로란 기억회로로. 입력에 따라 출력이 변화를 갖는다.이번 실험에서는 SR Latch를 다룬다.S 는 set R 은 reset을 의미하며 회로의 진리표
    리포트 | 8페이지 | 1,000원 | 등록일 2018.10.14
  • 서강대학교 디지털논리회로실험 - 실험 8. Multiplier Design 결과 보고서
    디지털논리회로실험(EEE2052-01)서강대학교 전자공학과2017년 2학기 결과레포트실험8. Multiplier Design1. 실험개요1) 4비트 곱셈기의 구조와 원리를 이해 ... 한다.2) 팀 단위로 디지털 회로 설계하는 방법을 이해 한다2. 퀴즈 답안지 및 정답-퀴즈 없음3. 실험노트-실험 노트 없음4. 실험 결과 및 분석1) 각자가 설계한 Block ... 을 Xilinx ISE로 합성하고, FPGA에 다운로드 한 후 동작을 검증한다. Full adderc1 -> carry input, c -> output에서의 carry실험 시 full
    리포트 | 4페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 디지털실험 - 실험 4. 엔코더와 디코더 회로 예비
    *예비보고서*실험주제실험 4. 엔코더와 디코더 회로조13조1. 실험 이론- 목 적1) Encoder와 Decoder의 기능을 익힌다.2) 부호변환 회로의 설계방법을 익힌다.3 ... 를 만든다.3) 7-세그먼트 표시키 (Seven Segment Indicator)디지털 회로는 LED또는 LCD와 같은 디스플레이 장치를 사용하는 출력을 나타내게 되는데 시계 ... , ㅌ, ㅏ, ㅓ, ㅡ, ㅣ2) 1x4 디멀티플렉서의 출력을 4x1 멀티플렉서의 입력으로 하는 시스템을 구성하고 실험과 비교하라.예비보고서 1) BCD to 7-Segment 디코더
    리포트 | 6페이지 | 1,500원 | 등록일 2017.04.02
  • 디지털실험 - 실험 5. Multiplexer 가산-감산 예비
    *예비보고서*실험주제실험 5. Multiplexer 가산-감산조13조1. 실험 이론- 목 적1) 전가산기 구성을 위해 2개의 4입력 Multiplexer 사용을 익힌다.2) 2개
    리포트 | 8페이지 | 1,500원 | 등록일 2017.04.02
  • 실험10 Digital logic(예비)
    예비보고서Digital Logic실험일 :제출일 :학 번 :이 름 :- 실험목적트랜지스터의 이용하여 inverter 및 nor gate를 구성한다.입력전압에 따른 inverter ... 및 nor gate 출력 전압을 측정한다.트랜지스터를 이용하여 구성한 inverter 및 nor gate의 원리를 이해한다.- 실험원리 및 이론1)Inverter- 입력전압V ... ]005500.2050.2550.2-실험 방법(1)Inverter를 그림의 회로와 같이 연결 한 후 V1의 값을 0V와 5V를 인가한 후 출력전압을 측정 한다.(2)NOR gate
    리포트 | 4페이지 | 1,000원 | 등록일 2014.12.11
  • 디지털 실험 7장(가산기,감산기) 결과보고서
    를 하는데 시간이 너무 오래 걸렸다. 가산기, 감산기는 1학기 때 디지털공학 강의를 들으면서 배웠던 기억이 있는데, 이것을 실험으로 표현하려니 막막한 느낌이 들었다. 도무지 연결 ... 실험 6장 비교기1. 실험목적- 가산, 감산 연산을 구현해 본다.- 4비트 2진수를 Excess – 3 코드로 변환하는 변환기를 설계, 구현, 실험한다.- 3 오버 플로우 ... (overflow) 검출로 부호화 수의 가산기 설계를 완성한다.2. 실험순서1) 그림 7-5는 2진수를 Excess-3코드로 변환하는 회로를 부분적으로 완성한 설계이다. 그것은 이론 요약
    리포트 | 6페이지 | 3,000원 | 등록일 2019.12.17
  • 디지털 계측 실험(동국대)
    H. Digital Data Acquisition- 기계공학실험 2 -◎ 내용1. 실험 목적2. 배경 이론3. 실험 결과4. 토의 및 고찰5. 참고 문헌1. 실험 목적대부분 ... 의 기계적인 피측정량은 Digital 이 아닌 Analog 형태로 존재한다. 아날로그신호는 불연속성이 없이 부드럽고 균일한 형태로 시간에 따라 변화하는 양이다. 신호를 계측하는 많 ... 은 시스템은 일차적으로는 이 아날로그신호를 직접 측정, 증폭해 처리하는 과정을 거친다. 최근에는 Microprocessor 및 Computer의 발달로 디지털형태의 정보를 처리
    리포트 | 11페이지 | 2,000원 | 등록일 2014.10.21
  • 디지털실험 - 실험 13. 비동기 계수기 예비
    *예비보고서*10주차실험 13. 비동기 계수기조13조1. 실험 이론- 목 적1) 비동기식 카운터의 구조와 동작원리를 이해한다.2) 임의의 Mod를 갖는 카운터의 설계방법을 익힌다 ... `1010100000110001 비동기식 10진 계수기의 상태표위와 같은 비동기식 12진 계수기는 에 나타낸 상태표대로 상태가 바뀌지만, 실제 실험에서는 글리치(glich)가 생겨 예상외의 오류 ... 해야 한다.2. 실험 방법1) 의 회로를 구성하고, CLR을 low에서 high로 하고, CLK를 16번 인가하여 출력 상태를 기록하라. timing diagram을 작성하라.2
    리포트 | 12페이지 | 1,500원 | 등록일 2017.04.02
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 13일 수요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
4:19 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감