• 통합검색(21,533)
  • 리포트(18,642)
  • 논문(1,185)
  • 자기소개서(1,025)
  • 방송통신대(330)
  • 시험자료(315)
  • 서식(21)
  • ppt테마(6)
  • 이력서(5)
  • 노하우(3)
  • 표지/속지(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"디지탈실험" 검색결과 341-360 / 21,533건

  • 디지털 실험 1 PAN
    PAM 결과 보고서샘플퍼스신호기본 PAM신호4 kHz -> 8 kHz -> 16 kHz 로 SP 주파수의 증가 확인16 kHz -> 4 kHz 로 sp 주파수 감소 확인
    리포트 | 2페이지 | 1,000원 | 등록일 2015.12.10
  • [디지털 공학 실험] 7-seg로 디지털 시계 만들기 보고서
    실험 목적7조제출일자팀원이름(학번)설계 목표● 한 학기 동안 배운 디지털 공학 실험 이론을 통하여 디지털 시계를 설계한다.- SET 단자를 누를 시 시계의 동작 기능을 한다(시 ... . 각 소자의 VCC와 접지 검토. PPT에 넣을 문제점 정리.참고자료http://murcielrago.tistory.com/13 [디지털 클락] Digital Clock 제작에 필요 ... 한 IC Chiphttp://rabe.egloos.com/1589239 빵판에다 만드는 디지털 시계(Digital Clock)https://www.youtube.com/watch?v=LjrdVzRfJOA Tutorial Crear Reloj digital
    리포트 | 12페이지 | 2,000원 | 등록일 2020.01.01
  • 서강대학교 디지털논리회로실험 - 실험 2. Digital Logic Gates 결과 보고서
    디지털논리회로실험서강대학교 전자공학과2017년 2학기 결과레포트실험2. Digital Logic Gates실험2. Digital Logic Gates1. 실험목적1. TTL ... _{eqalign{1#}} x _{2} +x _{3}B. A회로와 비교했을 때 A회로는 게이트가 2개만 쓰인 반면 B회로는 3개가 쓰였기에 더 복잡한 회로이다.3. 실험할 회로의 해석과 예상 ... 결과?실험 1-A위 그림과 같이 PSW0와 PSW1을 입력으로 하고 2-input NAND 게이트(74LS00)을 사용해서 출력을 얻어 결과를 알아보는 실험이다. PSW의 입력 전압
    리포트 | 10페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 서강대학교 디지털논리회로실험 - 실험 2. Digital Logic Gates 예비 보고서
    디지털논리회로실험예비 보고서[2주차]실험 2. Digital Logic Gates1. 실험 목적1) TTL의 동작 원리를 확인한다.2) 주어진 진리표를 논리식으로 최적화한다.3 ... 가 OFF일 경우 Output이 HIGH가 되도록 한다.3. 실험에 사용될 부품에 대한 설명 및 사용법1) 74LS002-Input NAND Gate의 기능을 하는 소자이 ... 며 회로에서 사용시 방향에 주의해야한다.[그림 5] 1N41484. 실험 회로의 해석 및 예상 결과1) 과정 1-A[그림 6]의 회로에 대한 Xilinx ISE 시뮬레이션 결과
    리포트 | 7페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 디지털회로실험 ---6장
    실 험 보 고 서실험제목:(6)장 가산기와 감산기1. 실험 목적(1) 반가산기와 전가산기의 원리를 이해한다.(2) 반감산기와 전감산기의 원리를 이해한다.(3) 가산기와 감산기 ... 의 동작을 확인한다.(4) 가산과 감산을 할 수 있는 회로를 설계하는 방법을 익힌다.2. 실험 결과[표 6 ? 2]AnBnCn-1SnCn ... 0111100011010111100010101011101010110101101101101100010100111100001001100101011011101100110001010011011013. 결과 분석 및 결론실험(2)에서는 반가산기 두 개를 이용하여 전가산기를 만들었다. 2진수
    리포트 | 6페이지 | 1,000원 | 등록일 2019.12.02
  • 디지털 논리회로 실험 5장 예비레포트
    논리회로실험 A반예비 레포트5장드모르간의 정리조실험일제출일(1)이장의 실험 목적에 대하여 기술하시오.쌍대의 원리와 드.모르간의 정리를 이해하고, 실험을통해 증명한다. 또한 쌍대
    리포트 | 3페이지 | 1,000원 | 등록일 2019.11.25
  • 실험7. 디코더와 인코더(디지틀 논리회로 실험
    실 험 보 고 서실험제목 : ( 7 )장 디코더와 인코더실 험 일 : 년 월 일보고서제출일 : 년 월 일학 번 :이 름 :조 :공동실험자 :1. 실험목적(1) 디코더와 인코더 ... .(4) 7-segment의 원리와 숫자 표시기의 사용방법을 익힌다.2. 실험결과표 7-5ABD0D1D2D30*************00101100012X4 디코더표 7-7I0I1I ... 00000001110011112001001030000110410011005010010061100000700011118000000090001100표 7-107-segment common anode형3. 결과분석 및 결론실험 1번에서 2X4 디코더 회로를 결선해 보았습니다. {0, 0
    리포트 | 6페이지 | 1,000원 | 등록일 2018.10.21
  • 디지틀 논리회로 실험8 멀티플렉서와 디멀티플렉서
    실험 8 . 멀티플렉서와 디멀티플렉서실험 목적 멀티플렉서와 디멀티플렉서의 동작원리를 이해한다 멀티플렉서와 디멀티플렉서의 특성을 익힌다 . 멀티플렉서와 디멀티플렉서의 구성방법 ... 을 익혀 각종 플렉서를 만들 수 있는 능력을 키운다 .이 론실험 순서 7408,7420 회로를 사용해 4x1 멀티플렉서 회로를 구성한다 . 74151 회로를 사용해 4x1 멀티플렉서 ... 었다 . 그리고 74151 IC 두개를 사용해 앞선 실험에선 복잡하게 여러가지 IC 로 만들었던 전가산기 회로를 간단하게 만들어보았고 , 응용실험으로는 I0~I7 의 회로상의 인풋과 아웃풋
    리포트 | 15페이지 | 4,000원 | 등록일 2019.10.11 | 수정일 2021.11.15
  • 디지털카메라의 화질향상을 위한 촬영조건 연구(1) : 압축률과 화질과의 관계에 대한 실험
    한국화상학회 강종진
    논문 | 15페이지 | 4,800원 | 등록일 2016.04.02 | 수정일 2024.01.29
  • 디지털논리회로실험(Verilog HDL) - Adders
    = 10001 -> co = 1 s = 0001로 나온다.(5) Flow-chart2.2 partⅣ : 1-Digit BCD Adder? 실험목적 : 1-Digit BCD Adder를 구현 ... 할 수 있다.? 실험내용(1) SummaryIn part Ⅱ we discussed the conversion of binary numbers into decimal digits ... Ripple Carry Adder? 실험목적: 4-bit Ripple Carrry Adder를 구현한다.? 실험내용(1) SummaryFigure 2a shows a circuit
    리포트 | 12페이지 | 1,000원 | 등록일 2019.08.29
  • 디지털공학실험(디지털시계프로젝트) A+받은 자료입니다
    1.디지털시계의 회로도 & 구성 원리? 디지털시계 회로도?디지털시계 구성도? 디지털시계는 위와 같은 회로도와 구성도로 작동이 된다. 진행과정을 살펴보면,?NE 555 Timer ... 면 된다.이번 프로젝트는 초단위 디지털 시계만 설계를 하므로 , 초단위까지의 Clock신호로만 연결을 한다.1~9초단위의 10진 카운터의 BCD 출력과 Decoder의 BCD(A,B,C ... .( 전류제한 저항은 생략해서 설명) Common-Cathode Type은 Common Pin에 GND를 연결하고 각각의 Pin에 VCC를 연결하면 LED가 켜진다. 이번 디지털 시계
    리포트 | 14페이지 | 5,000원 | 등록일 2018.09.16 | 수정일 2020.12.22
  • 디지털시스템응용및실험 기말프로젝트 달력
    빵판 기말 프로젝트 달력입니다.압축파일에 컴퓨터에서 돌려볼수있는 설계툴과 설계도, 조잡하지만 논리식 정리해놓은것도 있습니다.
    리포트 | 2,000원 | 등록일 2019.06.04 | 수정일 2019.06.14
  • 디지털 실험 6장(비교기) 예비보고서
    실험 예비 보고서(6장 비교기)실험 목적-두 수의 크기 관계의 개념을 고찰한다.-비교기의 여러 가지 응용을 공부한다.실험부품 및 사용기기17400 2입력 NOR 게이트17404
    리포트 | 12페이지 | 3,000원 | 등록일 2019.12.17
  • 디지털 실험 3장(논리게이트) 결과보고서
    실험 3장 논리게이트 결과보고서1. 실험목적- NAND, NOR, NOT 게이트의 진리표를 실험적으로 결정한다..- 다른 논리 게이트를 만들기 위해 NAND와 NOR 게이트 ... 를 사용한다.2. 실험순서1) 그림 3-8에 제시된 회로는 표 3-1(a)에서 (e)까지 제시된 진리표 중 어느 것과 같다.모든 입력 조합을 조사하여 진리표 3-8을 완성한다. 이것 ... 과 등가인 게이트는 무엇인가?High HighHigh LOWLOW HighLOW LOW3. 결과 분석Nor게이트위의 실험결과를 표로 나타내면 다음과 같
    리포트 | 3페이지 | 3,000원 | 등록일 2019.12.17
  • 판매자 표지 자료 표지
    디지털공학실험 09. romramcounter 예비
    < ROM, RAM Memory and Counter 순차회로 예비보고서 >Figure에 해당되는 동작설명일단, ROM과 RAM은 기억장치로써, 장치에 어떠한 입력 Input이 들어왔을 때 메모리에서 그 입력에 해당되는 출력Output을 출력해주는 기능을 한다.우선 W..
    리포트 | 7페이지 | 1,000원 | 등록일 2017.06.29
  • 디지털 실험 1장(스위칭 회로) 결과 보고서
    실험 1장 스위칭 회로 결과보고서1. 실험목적AND, OR 논리의 진리표를 결정한다.Switch(릴레이)의 직렬, 병렬 연결로 AND, OR 논리를 구성한다.Switching ... 의 개념을 공부한다.2. 실험순서실험에 쓰인 저항(R)은 330Ω 이다. 실험할 때 전압은 5V를 유지하였다.그림 1-1 회로를 구성하고 진리표를 작성 ... 연결 (이하 ‘OFF’)ONNO연결 (이하 ‘ON’)OFF그림 1-6 회로를 구성하고 진리표를 작성한다.위 실험실험기구의 부족 탓에 실험4) 와 동일하게 진행하였다. A가 ‘ON
    리포트 | 9페이지 | 3,000원 | 등록일 2019.12.17
  • 판매자 표지 자료 표지
    디지털공학실험 09. UPDOWNCounter 결과
    < UP_DOWN Counter 순차회로 결과보고서 >VHDL 코드[ Counter VHDL Module Code ]library IEEE;use IEEE.STD_LOGIC_1164.ALL;use ieee.std_logic_unsigned.all;-- Uncomment..
    리포트 | 5페이지 | 1,000원 | 등록일 2017.06.29
  • [디지털공학실험] 논리회로의 간소화, 예비레포트
    논리회로의 간소화예비 레포트1. 실험제목 : Chapter 8. 논리회로의 간소화2. 실험목적? 무효 BCD-코드 감지기에 대한 진리표 작성? 카르노 맵을 이용한 표현식의 간소 ... 화? 간소화된 표현식을 구현하는 회로의 구성 및 시험? 회로 내 결함에 의한 영향 예측3. 실험 장비 및 부품7400 NAND 게이트모든 입력이 1인 경우 0이 출력되며 그 외 ... 다.BCD 코드숫자, 영자, 특수 기호를 나타내기 위한 6비트로 이루어지는 코드. 오류 검사용의 1비트가 부가되어, 전체로서는 7비트로 구성된다.5. 실험 방법 및 순서실험 순서
    리포트 | 4페이지 | 1,000원 | 등록일 2019.04.10
  • 디지털실험 - 실험 2. 논리 게이트 예비
    =0A=5 B=5Y=1- 고찰이번 실험은 본격적으로 논리게이트를 이용해서 회로를 구성하는 실험으로서, 실험 1.디지털 논리소자 보다 시뮬레이션을 돌리기 위한 회로를 그리는 과정 ... *예비보고서*실험주제실험 2. 논리 게이트조13조1. 실험 이론- 목 적1) AND, OR, NOT, NAND, NOR, EXOR, EXNOR의 논리함수 개념과 Gate의 구조 ... 회로를 말하며, 이 회로는 논리 연산회로, 2진수의 비교, 착오의 검출, 코드변환 등에 쓰인다.2. 문제1) 을 SN7402로 구성하고(단, 저항은 삭제) 실험 6의 내용을 관찰하라
    리포트 | 11페이지 | 1,500원 | 등록일 2017.04.02
  • 디지털실험 - 실험 15. UpDown 카운터 예비
    *예비보고서*12주차실험 15. Up/Down 카운터조13조1. 실험 이론- 목 적증계수, 감계수 및 증/감계수의 논리를 이해한다.- 원 리증가 2진 카운터 sequence ... 씩 증가 또는 감소하여 세는 데 사용될 수 있는 카운터는 Up/Down counter라 한다. 또한 Up/Down counter는 A/D(Analog-to-Digital c ... 를 연결해 주므로써 두 동작을 실행할 수 있다. Up/Down 카운터2. 실험 방법1) 회로를 구성하고 DCBA=1111로 세트시킨 후 클럭을 가하여 상태표를 작성하라. DCBA
    리포트 | 13페이지 | 1,500원 | 등록일 2017.04.02
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 11일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
4:47 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감