• 통합검색(21,532)
  • 리포트(18,641)
  • 논문(1,185)
  • 자기소개서(1,025)
  • 방송통신대(330)
  • 시험자료(315)
  • 서식(21)
  • ppt테마(6)
  • 이력서(5)
  • 노하우(3)
  • 표지/속지(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"디지탈실험" 검색결과 441-460 / 21,532건

  • 디지털실험 - 실험 5. Multiplexer 가산-감산 결과
    *결과보고서*실험주제실험 5. Multiplexer 가산-감산조13조회로도 구성S = A = B = 0 일 때, D0 값S = A = 0, B = 1일 때, D1 값S = 0 ... mV153 mV101152 mV153 mV152 mV152 mV110152 mV151 mV152 mV154 mV111151 mV151 mV152 mV151 mV이번 실험에서는 SN ... 7404, SN7420 소자를 이용하여 멀티플렉서를 구성하는 실험이었다. 출력된 값이 측정할 게 너무 많은 실험이어서 가장 중요한 D0~D3의 값만 측정하여 실험결과를 작성
    리포트 | 1,500원 | 등록일 2017.04.02
  • 디지털멀티미터와 전지의 내부저항측정 실험
    2주차 실험- 결과보고서제출일자 : 2017. 09. 21실험 과정4.1 Digital multimeter의 내부저항1) 그림 1 과 같이 회로를 결선한다.멀티미터로 측정한 측정 ... }} 을 구하시오.실험 분석첫 번째, 디지털 멀티미터의 전압 측정 시 내부저항은 약 8.6MOMEGA으로, 전압 측정 시 다른 요소에 영향을 주지 않기 위해서 멀티미터는 높은 저항 ... 값의 오차는 디지털 멀티미터의 내부저항 때문에 발생하고, 마치 멀티미터의 저항이 병렬로 회로와 연결된 것과 같기 때문에 측정값을 통해서 멀티미터의 내부저항R_{ V}를 구할 수 있
    리포트 | 5페이지 | 5,000원 | 등록일 2017.11.17 | 수정일 2020.09.21
  • 디지털로직실험/최신 디지털 공학 실험3 수체계
    수체계실험목표2진수 또는 BCD(binary coded decimal)수를 10진수로 변환.bcd 수를 디코딩하고 7-세그먼트로 표시해주는 디지털 시스템 구성.모의실험용으로 결함 ... 응용에서 사용된다. 이번 실험에서 기본적인 7-세그먼트 디스플레이에 결선하는 방법을 설명한다. ‘최신 디지털 공학(제10판)’책의 6-5절에서 디코더(decoder)와 7-세그먼트 ... 는 디지털 시스템 구성.모의실험용으로 결함을 만들어 놓은 회로의 고장 진단.데이터 및 관찰 내용 :표 3-1입력출력2진수BCD 수7-세그먼트디스플레이00000
    리포트 | 14페이지 | 1,000원 | 등록일 2014.06.30
  • [기초전자회로실험1] 디지털공학 실험 논리게이트 1.2 결과 자료
    Preliminary report Electronic Engineering[표 4-1]입력출력출력전압측정치ABX0015.0095V0114.7886V1014.7043V1100V[표 4-4]입력출력출력전압측정치ABX0000.0071V0115.0093V1014.9095V11..
    리포트 | 3페이지 | 1,000원 | 등록일 2019.03.24 | 수정일 2019.04.01
  • 실험4 예비 5_마이크로프로세서 실험 및 설계 실습8. 타이머를 이용한 디지털 시계
    마이크로프로세서 실험 및 설계예비보고서실습8. 타이머를 이용한 디지털 시계#include //확장자가 .h로 끝나는 avr/io라는 헤더파일을 포함하라는 의미의 선언.
    리포트 | 5페이지 | 2,000원 | 등록일 2020.01.02 | 수정일 2020.11.12
  • [기계공학] 실험 레포트 A+ ; 3D Digitizing
    3D - Digitizing과 목 명기계공학실험2담당교수소 속기계공학과학 번실험 조성 명실험 날짜■ 실험 요약 ■- 3D Digitizing -1. 실험목적1) 2차원의 물체 ... 한다. 그러므로 3차원 형상의 특정부분의 위치 파악을 위해서는 별도의 장비를 개발하고 이를 이용할 필요성이 있다. 본 실험에서는 3차원 물체의 각 점의 위치를 파악할 수 있 ... 는 장비를 정확히 이해하고 이용하여 DATA를 도출한다.2. 실험결과의 개요1)Link 1Link 2Link 3Link 4Link 5Link 6Link 7Link 8Link 9
    시험자료 | 20페이지 | 3,500원 | 등록일 2017.01.23
  • 홍익대,2-1,디지털공학실험,보고서들
    이번 실험을 통해 클럭 펄스가 들어올 때마다 저장 데이터가 좌우의 플립플롭으로 이동하는 것을 눈으로 확인할 수 있었다. CLK 4 이후부터는 데이터가 (0,0,0,0)으로 유지 ... 시키는 과정이 없기 때문에 발생하는 것으로 보인다. 또한 실험 중 ‘NOT게이트가 왜 있어야 하는가?’에 대한 의구심이 들었는데, 조교님을 말을 통해 회로 작동 중 오류 시 ‘초기화’하는 행위를 ‘1’로 두기 때문에 NOT게이트를 사용하는 것을 알 수 있었다.
    리포트 | 3페이지 | 1,000원 | 등록일 2019.01.23 | 수정일 2019.01.25
  • 디지털실험 - 설계 1 예비 보고서
    . 실험 원리1) 디코더신호를 디지털 부호로 코드화해서 기억하거나 전송할 때 코드화된 신호를 원래 형태로 되돌리는 회로·유니트. 디지털 신호를 아날로그 신호로 되돌리는 경우에 D/A ... *예비보고서*실험주제설계 1 예비 보고서조13조1. 목적1) 디코더에 대해 알아보자.2) 논리회로소자에 대해 알아보자.3) 7-Segment를 디코더를 이용해서 사용해보자.2 ... 에 다소 많은 수의 게이트가 사용되고 회로가 복잡해질 수 있지만 가장 기본적인 회로이므로 오차는 나타나지 않았다. 실험하는 과정에서도 굉장히 복잡한 회로가 구성되겠지만 실험 전에 미리 필요한 IC회로의 개수와 구성을 생각해두어 실험하는데 어려움을 줄일 것이다.
    리포트 | 7페이지 | 1,500원 | 등록일 2017.04.02
  • 디지털실험 - 설계 3 결과 보고서
    Flip-Flop를 구성하는 실험임에는 다른 점이 없기 때문에 기존에 작성했던 예비보고서를 참고하면, 이번에 설계한 회로가 D플립플롭으로 구성되어있는데 D플립플롭의 D가 Delay ... 아도 된다고 하셔서 큰 부담 없이 설계를 계속하였다. 인터넷에서 찾은 회로를 살펴보면 NOT게이트와 NAND게이트만으로 회로가 이루어져있고, 이는 우리가 예전에 플립플롭 부분에 대한 실험을 할 때 어느 정도 숙지했던 내용이었기 때문에 설계 과정에서는 큰 어려움이 없었다.
    리포트 | 4페이지 | 1,500원 | 등록일 2017.04.02
  • 판매자 표지 자료 표지
    디지털공학실험 04. 래치와 플립플롭 예비
    실험목적기억소자의 기본 원리를 이해한다.순차논리회로의 기본 소자인 래치와 플립플롭을 종류(SR, D, JK, T) 별로 소개하고 이들의 기본 동작, 회로 구성 및 기능표를 이해 ... 한다.이론.디지털 회로는 조합회로와 순차회로로 구분할 수 있으며, 조합회로는 단순히 현재의 입력에 의해서만 출력이 결정되는 회로로 기억능력이 없는 반면에 순차회로는 현재의 입력 ... ) 클럭 동기 RS 플립플롭RS 래치들은 입력 R,S 가 변할떄 출력도 직접 변하지만 디지털 시스템에서는 시스템의 클럭에 따라서만 출력의 변화가 요구되는 경우가 많다. 이렇게 클럭
    리포트 | 4페이지 | 1,000원 | 등록일 2017.06.29 | 수정일 2017.07.01
  • 서강대학교 디지털논리회로실험 - 실험 3. Decoders and Encoders 예비 보고서
    디지털논리회로실험예비 보고서[3주차]실험 3. Decoders and Encoders1. 실험 목적1) 일반적인 binary decoder의 동작 원리를 이해한다.2) 7-s ... 수 있다.[그림 15][그림 16]4. 실험 과정 및 예상 결과1) 과정 1 : Binary decoder의 구현INPUTOUTPUTI1I0A(Y3)B(Y2)C(Y1)D(Y0)0 ... VHDL 코드는 다음과 같다.[그림 23]VHDL Test bench에 대한 코드 작성법 미흡으로 인해 Timing diagram 시뮬레이션 결 과는 확인하지 못했다. 실험에서 [그림 15]의 진리표와 같은 결과가 나올 것으로 예상 된다.
    리포트 | 11페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 서강대학교 디지털논리회로실험 - 실험 3. Decoders and Encoders 결과 보고서
    디지털논리회로실험결과 보고서[3주차]실험 3. Decoders and Encoders1. 실험 목적1) 일반적인 binary decoder의 동작 원리를 이해한다.2) 7-s ... egment의 동작 원리를 이해한다.3) Priority encoder의 동작 원리를 이해한다.4) FPGA와 VHDL을 이용한 회로의 구현 방식을 이해한다.2. 실험 결과 및 분석1 ... ] ~ LED[0]을 통해 확인하였다. EI는 PSW[0]을 통해 조정하였다. [표 4]에 실험을 통해 완성한 priority encoder의 진리표를 나타내었다.[표 4]B. DIP
    리포트 | 10페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 디지털로직실험 논리프로브 구성
    실험 2 논리 프로브 구성-조2015/--/-- 학번: -이름: -실험 목표:□ 7404 인버터를 사용한 간단한 논리 프로브(logic probe) 구성.□ 구성된 논리 프로브 ... 를 사용하여 회로 테스트.□ 디지털 멀티미터와 오실로스코프를 사용하여 논리 레벨 측정과 유효한 입력 논리 레벨과의 비교.사용부품7404 인버터, LED 2개, 신호용 다이오드 2개 ... (1N914 또는 동급)저항 :330 Ω 3개, 2.0kΩ 1개, 1kΩ 가변저항이론요약디지털 회로에는 이진수(비트) 1과 0을 나타내기 위한 두 개의 구별되는 전압 레벨이 있
    리포트 | 7페이지 | 1,000원 | 등록일 2015.07.20
  • 디지털 로직 실험 논리회로 간소화
    실험 8 논리회로 간소화1. 실험 목표□ BCD 무효코드 검출기에 대한 진리표 작성.□ 카르노 맵(Karnaugh map)을 이용한 표현식의 간소화.□ 간소화된 표현식을 구현 ... 하는 회로 구성 밑 테스트.□ 회로 내의 ‘결함’에 대한 영향 예측2. 사용 부품7400 NAND게이트LED저항:330Ω 1개, 1.0㏀ 4개4조 DIP스위치 1개2-2. 실험 순서 ... BCD 무효코드 검출기1. 실험 보고서에 있는 표 8-2의 진리표를 완성하여라. 10개의 유효한 BCD 코드에 대한 출력은 0이고 6개의 무효 BCD 코드에 대한 출력은 1이
    리포트 | 6페이지 | 1,000원 | 등록일 2015.07.20
  • 디지털공학실험 (래치회로 및 SR, D플립플롭)
    결과 레포트디지털공학실험( 래치회로 및 SR, D플립플롭 실험 )과 목 명디지털공학실험이 름담당 교수실험 일자제출 일자결과 보고서1. 실험 목표- 기억소자로서 래치의 기본 개념 ... 로 구성- IC 7408 = 최대 4개의 AND 게이트로 구성※ 내부 회로도를 숙지하여 입출력 방향을 확실하게 알아두어야 한다.3. 실험 과정(1) 실험장비- IC 7400 ... , 7402, 7404, 7408 - 브레드보드 1대- 약간의 랩핑 와이어 - 스트리퍼 1개(2) 실험내용실험① SR래치회로(NOR) 구성 실험② SR래치(NAND) 구성실험③ SR플립플롭
    리포트 | 9페이지 | 1,000원 | 등록일 2019.01.23
  • 디지털실험 - 설계 1 결과 보고서
    *결과보고서*실험주제설계 1 결과 보고서조13조1. 실험 결과회로도 구성입력출력표시A3A2A1A0abcdefg0000○○○○○○×00001×○○××××10010 ... 설계는 SN7447 소자를 이용하지 않고 NOT, AND, OR게이트만을 이용하여 회로를 구성하여 7-Segment LED 장치에 숫자를 출력하는 실험이었다. NAND 게이트 ... 를 사용했으면 조금 더 게이트 구성이 쉬웠겠지만, 조금 욕심을 부려 가장 단순한 3가지 게이트만을 이용해 설계 실험을 해보고 싶어서 저렇게 훨씬 더 복잡한 회로가 나왔다. 이렇게 회로
    리포트 | 2페이지 | 1,500원 | 등록일 2017.04.02
  • 디지털실험 - 설계 2 결과 보고서
    면 (-)로 부호를 결정하도록 회로를 구성하였다.2. 설계 결과 분석 및 고찰이번 설계는 기본 소자들을 이용하여 전감가산기를 구성하는 실험이었다. 설계과정은 먼저 4비트 전가산기
    리포트 | 2페이지 | 1,500원 | 등록일 2017.04.02
  • 판매자 표지 자료 표지
    디지털공학실험 05. 가산기 ALU 예비
    실험목적반가산기와 전가산기의 원리를 이해한다.반가산기와 전가산기의 설계를 통해 조합논리회로의 설계방법을 공부상용 ALU의 기능을 이해상용화된 4비트 ALU를 이용하여 두수의 가감 ... 산을 실험함으로써 ALU의 동작과 응용 확인이론.반가산기1비트의 이진수를 표시된 두 수를 합하여 그 결과를 출력하는 가산기를 반가산기라고 한다. 이떄 두 개의 수 A,B를 합해서
    리포트 | 3페이지 | 1,000원 | 등록일 2017.06.29 | 수정일 2017.07.01
  • 판매자 표지 자료 표지
    디지털공학실험 05. 가산기 ALU 결과
    실험사진[ 반가산기 실험회로 A-L, B-H 일때 C-L, S-H ][ 전가산기 실험회로 8번째, 7번째 2번째 실험 사진]결과보고 및 검토ABCSLLLLLHLHHLLHHHHL ... [ 표 6-6 반가산기 회로의 진리표]ABCiCSLLLLLLLHLHLHLLHLHHHLHLLLHHLHHLHHLHLHHHHH[ 표 6-7 전가산기 회로의 진리표 ]이번 실험은 반가산기 ... , 전가산기의 논리식을 이용하고 그 논리식을 통해서 회로로 구현해보았다. 이번 실험실험값 모두 이론값과 일치하여 정확한 실험을 했었다.또, 이번 실험을 통해 반가산기와 전가산기
    리포트 | 2페이지 | 1,000원 | 등록일 2017.06.29
  • 연속파 디지털 변조 및 복조 실험 결과 보고서(7)
    XR2206디지털 멀티미터저항오실로스코프사용 저항 값(150Ω, 560Ω, 4.7kΩ, 10kΩ, 30kΩ, 39kΩ, 47kΩ 등)● 실험 방법1. [그림 10-14]의 FSK ... 실험 결과 보고서정보통신공학과(3조)● 실험 목적- 3개의 IC와 몇 개의 소자를 이용하여 간단한 FSK 변조/복조기를 구성하고, 회로 동작원리를 이해한다.- FSK 송신기(변조 ... 기)/수신기(복조기)의 특성과 동작을 관찰한다.● 사용기기 및 부품- 직류전원 공급기, 신호 발생기, XR2206, 디지털 멀티미터, 저항, 오실로스코프직류전원 공급기신호 발생기
    리포트 | 4페이지 | 1,000원 | 등록일 2019.07.29 | 수정일 2023.06.22
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 11일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
11:00 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감