• AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • 통합검색(4,804)
  • 리포트(4,428)
  • 자기소개서(306)
  • 시험자료(42)
  • 방송통신대(11)
  • 논문(10)
  • 서식(4)
  • ppt테마(2)
  • 이력서(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"논리회로실험" 검색결과 201-220 / 4,804건

  • 전자공학과 논리회로실험 A+ 프로젝트 보고서 (VHDL코드포함)
    1. 설계 목표 및 요구사항1) 설계 요구사항. -FPGA Kit에서 7 segment 모듈과 Keypad 모듈을 이용하여 Digital Lock을 설계한다. -Digital Lock은 6자리 비밀번호를 설정하는 기능, 설정된 비밀 번호가 입력되면 잠금 해제되는 기능,..
    리포트 | 17페이지 | 3,000원 | 등록일 2020.12.17
  • 울산대학교 디지털실험예비22 디지털 논리회로의 전압특성과 지연시간
    디지털회로 22. 디지털 논리회로의 전압특성과 지연시간학번 : 이름 :1. 실험 목적2진수를 전압으로 처리하는 디지털 논리회로의 동작전압, 지연시간 등을 측정하여 회로의 특성 ... 을 파학한다. (동작 주파수를 높게 변화시키면서 실험할 것)2. 실험 이론모든 디지털 기기들은 디지털 논리회로에서 배운 부울대수의 AND, OR, NOT의 3개로 연산하는 장치이 ... 을 만들 수 있다. 이미 실험한 아날로그 회로에서 신호들의 연속 값은 연속이지만, 디지털 논리회로는 0(False)과 1(True)의 2개의 논리 값만 사용한다. 논리는 전기회로
    리포트 | 5페이지 | 2,000원 | 등록일 2021.03.20
  • 기초전자회로실험 - Sequential logic design using Verilog(순서논리) 예비레포트
    한다. 베릴로그의 게이트 수준의 회로 모델링에는 and, nand, or, nor, xor, xnor 등의 논리 게이트가 사용되며 0과 1로 구성된 두 개 이상의 입력과 하나의 출력 ... 을 가진다. 위의 모듈 설명과 마찬가지로, 하나의 모듈을 구성할 시에 게이트 프리미티브를 인스턴스한다.[3]테스트벤치(testbench):테스트벤치는 HDL 로 설계한 논리회로 ... 8주차 예비레포트학번 :이름 :분반 :1. 실험 제목 : Sequential logic design using Verilog2. 실험 목적 :1) 래치나 플립플롭의 단순한 기능
    리포트 | 7페이지 | 2,000원 | 등록일 2021.02.27
  • 논리회로실험_A+결과보고서_6_Latch & Flip-flop
    )을 이용하여 회로를 구성하는 실험이었다. 구성한 회로는 Latch(비트를 저장하는 논리회로)이다. C값이 Enable이므로 C값이 1일 때 R(Reset)값이 입력되면 0이 출력 ... 1. 실험 과정 및 결과실험 1) R-S Latch with Enable⇒실험1은 4개의 2-input NAND gate를 1개의 74HC00칩(2-input NAND gate ... ()을 의미한다. 또한 C(enable)값이 0일 때도 을 출력한다. 실험 결과는 위의 표와 같으며 이는 예비보고서의 Truth Table과 다르다. 예비보고서에서는 S값과 R값
    리포트 | 8페이지 | 1,000원 | 등록일 2020.10.09
  • 논리회로실험 A+예비보고서 6 Latch & Flip-flop
    들을 저장하기 위한 디지털 논리회로이다.-하나의 데이터 입력, 하나의 클럭 입력, 하나의 출력을 갖는다.-클럭 입력이 활성화되면, 입력되고 있는 데이터가 입수되어 저장되고, 즉시 또는 ... 출력이 변한다.2) Flip-Flop-트랜지스터를 사용한 대표적인 논리회로이며, 쌍안정 멀티 바이브레이터라고도 한다.-2개의 안정 상태를 가지고 있으며 제어펄스를 가함으로써 이 2 ... 1. 실험 목적-여러 종류의 flip-flop을 구성해보고 그 동작 특성을 알아볼 수 있다.2. 실험 이론1) Latch/Latch with enable-하나 이상의 비트
    리포트 | 6페이지 | 1,000원 | 등록일 2020.10.09
  • 판매자 표지 자료 표지
    [A+보장]한양대에리카A+맞은 레포트,논리설계실험,디지털 IC 개요, 조합논리회로,Combinational Logic Circuit
    Chapter 1. 실험 목적디지털 IC 개요 알 수 있고, 조합논리회로를 활용하여 카르노 맵을 이해할 수 있다.Chapter 2. 관련 이론1. 디지털 IC아날로그 회로는 연속 ... 적인 범위의 전압을 입출력하며, 논리 게이트와 같은 디지털 회로는 0과 1을 나타내기 위해 이산적인 범위의 전압으로 제한한다.예를 들어 전선의 전압, 진동하는 신호의 주파수, 또는 ... 는 이진 표현방법을 사용한다. 0과 1의 값을 가지는 2진 변수를 사용하는 디지털 회로를 중점적으로 다룬다. 조지 부울은 부울 논리라고 하는 2진변수에 대한 논리 연산 체계를 개발
    리포트 | 9페이지 | 2,500원 | 등록일 2024.05.21
  • 판매자 표지 자료 표지
    디지털 논리회로 - 이론 및 실험 (생능출판 김종현), 2장 연습문제
    리포트 | 12페이지 | 2,000원 | 등록일 2022.10.08
  • 울산대학교 디지털실험결과22 디지털 논리회로의 전압특성과 지연시간
    디지털 실험 22장. 디지털 논리회로의 전압특성과 지연시간 학번 : 이름 : 디지털 실험 22장. 디지털 논리회로의 전압특성과 지연시간 학번 : 이름 : 1. 실험 결과 그림 ... 으로 처리하는 디지털 논리회로의 동작전압, 지연시간 등을 측정하여 회로의 특성을 파악하는 실험이다. 먼저 지연시간을 측정하기 위해 부록의 TTL Gate 연결그림을 보며 입력과 출력 ... 을 사용하여 아날로그 신호가 아닌 디지털 논리 회로를 구성함으로 부의 논리를 구하는 실험을 조금이나마 이해할 수 있었으며, noise margin은 입력과 출력이 게이트를 통과 하면서 발생하는 전압 구간의 차이를 말하는 것을 알 수 있다.
    리포트 | 2페이지 | 2,000원 | 등록일 2021.03.20
  • 기초전자회로실험 - Sequential logic design using Verilog(순서논리) 결과레포트
    3. 고찰 : SR 래치의 기본동작 방식은 S(Set)과 R(Reset) 그리고 상태유지이다. 시뮬레이션에서 볼 수 있듯이 S, R 모두 0 일 때는 그전 Q 상태를 유지하고 S=1 , R=0 일 때는 SET상태로 Q에 1을 입력하며 S=0, R=1 일 때는 RESET..
    리포트 | 3페이지 | 1,500원 | 등록일 2021.02.27
  • 논리 게이트 및 부울 함수 구현 회로실험 예비보고서(고찰 포함)A+
    의 비교, 착오의 검출, 코드 변환 등에 쓰인다.부울 함수를 이용한 논리 회로의 구현부울 함수는 기본 게이트들을 사용하여 구현 할 수 있다.실험 준비물디지털 멀티 미터 1대전원 ... 되는 이론과 정보를 숙지하고 공부하였다. 그렇게 부족한 논리 게이트와 부울 대수에 대하여 숙지하였다.회로 실험 서적에 나오는 이론들도 중요한내용과 실험 할 때 도움이 될 내용은 따로 ... 이 되어 실험 때 어려움이 많이 없어질 꺼 같다.실험 목적도 인지 하고 목적을 중점적으로 실험 준비를 해야겠다.부울 대수를 사용한 논리 회로의 표현 방식 및 등가 회로를 익힌다
    리포트 | 5페이지 | 1,500원 | 등록일 2022.11.14 | 수정일 2024.04.19
  • 판매자 표지 자료 표지
    디지털 논리회로 - 이론 및 실험 (생능출판 김종현), 1장 연습문제
    리포트 | 4페이지 | 2,000원 | 등록일 2022.10.08
  • (A+/이론/예상결과/고찰) 아주대 논리회로실험 예비보고서8
    한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부제출일:과목명: 논리회로실험교수명:조교명:분 반:학 번:성 명:전자공학부실험8 ... . Shift Register1) 실험목적1. 시프트 레지스터가 무엇인지 이해하고 종류를 파악한다.2. 지난 실험의 J-K F/F를 이용하여 간단한 시프트 레지스터를 만들고 작동 원리 ... 를 이해한다.3. J-K F/F을 이용한 시프트 레지스터와 IC를 이용한 시프트 레지스터의 작동을 확인한다.4. 시프트 레지스터의 응용을 모색한다.2) 실험이론? Shift
    리포트 | 7페이지 | 1,000원 | 등록일 2021.10.24
  • (A+/이론/예상결과/고찰) 아주대 논리회로실험 결과보고서9
    한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부제출일:과목명: 논리회로실험교수명:조교명:분 반:학 번:성 명:전자공학부실험9 ... 2진이라서 확인해야 하는 점이 4개(AB, A'B, AB', A'B')라는 점을 알 수 있다.? 실험 결과결선도회로? LED의 위치를 옮긴 것을 제외하곤 결선도와 같게 회로를 구성 ... 에 따라 각각 다이오드 한 개 씩 출력됨을 확인하였다.? 이론값과 실험값은 동일하여 성공적이었다.? 위의 회로는 마치 2x4 decoder의 동작을 보이고 있다.? 비동기식인 카운터
    리포트 | 8페이지 | 1,000원 | 등록일 2021.10.24
  • (A+/이론/예상결과/고찰) 아주대 논리회로실험 예비보고서4
    한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부제출일:과목명: 논리회로실험교수명:조교명:분 반:학 번:성 명:전자공학부실험4 ... 적인 논리게이트를 통해멀티플렉서와 디멀티플렉서와 같은 효과를 갖는 회로를 만들 수 있다.4. 입력과 출력을 선택적으로 할 수 있음을 어떻게 응용할 수 있는지 생각한다.2) 실험이론 ... 에서 디멀티플렉서는 버스 데이터를 m개의 목적지 중의 하나로 전송하기 위해 이용될 수 있다.cf) 0을 꺼진 것으로 생각하는 회로를 '정논리'회로, 1을 꺼진 것으로 생각하는 회로
    리포트 | 8페이지 | 1,000원 | 등록일 2021.10.24
  • (A+/이론/예상결과/고찰) 아주대 논리회로실험 예비보고서5
    한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부제출일:과목명: 논리회로실험교수명:조교명:분 반:학 번:성 명:전자공학부실험5 ... ', D1 = A'B, D2 = AB', D3 = AB논리 회로도(2) 인코더(encoder, 부호기)- 디코더와 반대로 2^n개의 입력과 n개의 출력을 가지고 있으며 출력값 ... 과 같다.A = D0'D1'D2D3' + D0'D1'D2'D3B = D0'D1D2'D3' + D0'D1'D2'D3논리 회로도(3) 8421(BCD, Binary Coded
    리포트 | 10페이지 | 1,000원 | 등록일 2021.10.24
  • (A+/이론/예상결과/고찰) 아주대 논리회로실험 설계결과보고서
    은 시간을 다운 카운팅 한다.3) 설계 내용1. 세부 회로1) CLOCK Divider 우리가 사용한 FPGA에는 50MHz를 기본 주파수로 출력하는 내부 핀이 있다. 이 내부 핀
    리포트 | 10페이지 | 1,500원 | 등록일 2021.10.24 | 수정일 2021.10.26
  • (A+/이론/예상결과/고찰) 아주대 논리회로실험 결과보고서4
    한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부제출일:과목명: 논리회로실험교수명:조교명:분 반:학 번:성 명:전자공학부실험4 ... 을 출력하는 것을 위의 실험으로 다시 한 번 확인하였다.? 회로의 물리적 한계상 지연시간은 피할 수 없는 현상이었다. 반도체 소자를 더 정밀히 만들거나, 거치는 게이트의 수를 줄이는 것 ... 하아가 우리는 8x1 멀티플렉서의 경우 셀렉터가 3개가 필요함을 알 수 유추할 수 있다. 두 번째 실험은 4x1 멀티플렉서 IC인 74HC153을 이용해 회로를 구성하여 첫 번
    리포트 | 9페이지 | 1,000원 | 등록일 2021.10.24
  • (A+/이론/예상결과/고찰) 아주대 논리회로실험 예비보고서10
    한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부제출일:과목명: 논리회로실험교수명:조교명:분 반:학 번:성 명:전자공학부실험10 ... . alog Converter와 Analog Digital Converter 회로의 구성과 동작 원리에 대해 이해한다.3. 변환의 종류는 어떤 것이 있는지, 실제 사용되는 사례 ... 는 어떤 것이 있는지 공부한다.4. 변환을 더욱 이상적으로 할 수 있는 방법을 모색한다.2) 실험이론? DAC(digital analog converter) :부호화 되어 있는 디지털
    리포트 | 9페이지 | 1,000원 | 등록일 2021.10.24
  • (A+/이론/예상결과/고찰) 아주대 논리회로실험 결과보고서 1
    한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부제출일:과목명: 논리회로실험교수명:조교명:분 반:학 번:성 명:전자공학부0) 실험 ... 하여 입력에 따라 원하는 결과가 출력되는 회로를 만들 수 있다.1) 실험 과정 및 결과실험1- AND gate 실험결과결선도 [실험(1), 실험(2)]실험 결과A=0V, B=0V, C ... gate와 같은 결과를 얻도록 회로를 구성할 수 있었다.- OR, NAND, NOR gate 실험결과TypeResult3-input ORA=0V, B=0V, C=0VA=0V, B
    리포트 | 8페이지 | 1,000원 | 등록일 2021.10.24
  • (A+/이론/예상결과/고찰) 아주대 논리회로실험 결과보고서8
    한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부제출일:과목명: 논리회로실험교수명:조교명:분 반:학 번:성 명:전자공학부실험8 ... 연산은 가, 감, 승, 제, 비교의 연산을 수행한다. 우리는 세 번째 논리회로실험에서 가산기를 다뤘었다. 이 때 나는 결과보고서에 4-bit adder의 오버플로우를 방지하기 위해 4 같다. ... 는 게 아닌, 계속해서 원을 그리듯 동작을 하는 회로이다.? 위 실험결과를 보면 알 수 있듯 shift pulse가 4 일 때 출력이 한 개가 남는 게 아닌 입력신호 2개를 그
    리포트 | 10페이지 | 1,000원 | 등록일 2021.10.24
  • EasyAI 무료체험
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 10월 09일 목요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
9:48 오후
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감