연산 증폭기의 특성 결과보고서

최초 등록일
2016.06.18
최종 저작일
2016.04
5페이지/워드파일 MS 워드
가격 800원 할인쿠폰받기
판매자sky09**** 4회 판매
다운로드
장바구니

목차

1. 요약문
2. 실험내용
3. 실험결과
4. 문제점 및 애로사항
5. 설계프로젝트 진행사항
6. 결론
7. (별지) 측정 Datasheet

본문내용

요약문
<실험 1>
슬루율을 확인하기 위한 실험이였다. 입력에 VPULSE(계단형)를 인가했을 때 출력전압의 최대변화율을 연산 증폭기의 슬루율이라고 한다. 슬루율 단위는 V/us 이고 연산증폭기 내부 각 단의 주파수 응답에 따라 값이 달라진다. 따라서 슬루율이 큰 연산 증폭기는 주파수 대역폭도 넓다. 슬루율 계산은 SR = △VOUT / △t로 계산한다. △VOUT = +VMAX – (- VMAX)이다. 피스파이스 측정 결과와 실제 실험에서 측정한 결과 사다리꼴 모양의 파형이 출력되어 슬루현상을 확인할 수 있었다.

<실험 2>
공통모드 제거비란?
공통 모드 제거비(CMRR : Common-Mode Rejection Ration)는 차동 증폭기(differential amplifier)가 두 입력(+ 및 -)에 공통되는 신호 부를 통과시키지 않고 거부하는 정도를 나타낸다. 높은 값의 CMRR은 높은 전압 오프셋과 작은 전압 요동을 가진 신호나 두 개의 신호의 전압 차이를 포함한 정보에서 중요하게 응용된다. 이상적으로 V+와 V-의 입력을 가지는 차동 증폭기의 출력은
V0 = Ad(V+ - V-)이다.

참고 자료

없음

이 자료와 함께 구매한 자료

자료문의

ㆍ이 자료에 대해 궁금한 점을 판매자에게 직접 문의 하실 수 있습니다.
ㆍ상업성 광고글, 욕설, 비방글, 내용 없는 글 등은 운영 방침에 따라 예고 없이 삭제될 수 있습니다.
ㆍ다운로드가 되지 않는 등 서비스 불편사항은 고객센터 1:1 문의하기를 이용해주세요.

판매자 정보

sky09****
회원 소개글이 없습니다.
판매지수
ㆍ판매 자료수
72
ㆍ전체 판매량
792
ㆍ최근 3개월 판매량
90
ㆍ자료후기 점수
평균 A
ㆍ자료문의 응답률
받은문의없음
판매자 정보
ㆍ학교정보
  • 비공개
ㆍ직장정보
  • 비공개
ㆍ자격증
  • 비공개
  • 위 정보 및 게시물 내용의 진실성에 대하여 해피캠퍼스는 보증하지 아니하며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
    위 정보 및 게시물 내용의 불법적 이용, 무단 전재·배포는 금지되어 있습니다.
    저작권침해, 명예훼손 등 분쟁요소 발견시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.

    찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

    더보기
    우수 콘텐츠 서비스 품질인증 획득
    최근 본 자료더보기
    연산 증폭기의 특성 결과보고서