4주차_28장_예비보고서_연산증폭기특성
- 최초 등록일
- 2023.11.30
- 최종 저작일
- 2022.04
- 7페이지/ MS 워드
- 가격 3,000원
목차
1. 실험 개요
2. 실험에 필요한 이론적 배경
3. 실험 회로도 및 시뮬레이션 결과
4. 본 실험 방법 및 유의점
5. 실험 방법
6. 참고문헌
본문내용
실험 개요
실험목적
- 2학년 때 회로이론으로 배웠던 opamp의 특성을 파악하고, 그 중 연산 증폭기(UA741)의 슬루율과 공통모드 제거비를 계산하면서 더욱 깊이 이해하고자 한다.
실험목표
1. uA741 연산 증폭기의 슬루율을 측정하고 공통모드 제거비(CMR)을 계산한다.
2. PSpice 해석을 통하여 uA741 연산 증폭기의 슬루율과 CMR을 구한다.
3. 이들 PSpice해석 결과를 실험결과와 비교한다.
4. 우리가 구한 데이터들 출판된 값, 즉 데이터시트 상의 값과 비교한다.
실험에 필요한 이론적 배경
슬루율(slew rate)
- 연산증폭기에 계단입력이 인가되었을 때 시간에 따른 출력전압의 최대 변화율
⇒ 슬루율이 높을수록 연산증폭기의 응답시간이 더 짧고 주파수 응답이 더 양호
⇒ 슬루율은 연산증폭기의 내부 증폭단의 주파수응답 특성과 관련
⇒ 높은 주파수의 입력 신호로 단위이득을 갖는 대신호 증폭기에서 측정
공통모드 제거비 결정
CMRR : 공통 모드 제거비(Common mode Rejection Ratio)
- 차동 증폭기에서 공통모드 신호를 제거하는 능력을 나타내는 파라미트
참고 자료
전자회로실험1 제 10판