
총 450개
-
전자공학실험 5장 BJT 바이어스 회로 A+ 예비보고서2025.01.131. BJT 바이어스 회로 BJT를 증폭기로 동작시키기 위해서는 적절한 DC 바이어스가 인가되어야 하며, 이때의 DC 바이어스를 동작점 또는 Q점이라고 부른다. DC 바이어스는 증폭기의 전압 이득과 스윙을 결정하는 중요한 역할을 한다. 이 실험에서는 BJT를 이용한 증폭기의 DC 동작점을 잡아주기 위한 바이어스 회로에 대해 알아보고, 실험을 통하여 동작을 확인하고자 한다. 2. 전압분배 바이어스 회로 일반적으로 증폭기의 동작점을 잡아주기 위해서는 바이어스 회로가 필요하다. 가장 기본적인 전압분배 바이어스 회로는 저항 RB1 또는 R...2025.01.13
-
디지털집적회로설계 실습 3주차 보고서2025.05.161. NMOS 단과 GND n-diff, ndc, poly를 이용해 NMOS를 그리며, n-diff는 실리콘 웨이퍼에 n-type 도펀트를 도입하고, ndc는 n-diff와 poly를 연결하는 역할을 한다. poly는 gate 역할을 하며, pwc는 GND와 p-substate 사이의 연결 역할을 한다. metal은 wire 역할을 한다. NMOS 단은 Boolean Equation에 따라 직렬로 연결되어야 한다. 2. PMOS 단과 VDD n-well, p-diffusion, pdc와 poly를 이용해 PMOS를 그리며, meta...2025.05.16
-
실험 12 . B급 전력 증폭기 회로실험2025.05.111. B급 증폭기의 특성 B급 동작 트랜지스터의 특성은 컬렉터 전류가 오직 교류 사이클 중에서 180° 동안만 흐른다는 것을 의미한다. B급 동작의 이점은 트랜지스터의 전력소비를 낮추고, 전력유출을 감소시키는데 있다. 푸시-풀 회로를 사용하면 낮은 왜곡, 큰 부하전력, 높은 효율을 갖게 된다. 2. 교차왜곡(crossover distortion) B급 푸시-풀 이미터 활로워에서 입력되는 교류전압이 전위장벽을 극복할 수 있는 0.7V까지 증가해야 하므로, 반주기동안에 클리핑이 생기게 되어 신호가 왜곡된다. 이러한 크로스오버 왜곡을 제...2025.05.11
-
전자회로실험 A+ 12주차 결과보고서(MOSFET Characteristics)2025.05.101. MOSFET 기본 구조 MOSFET의 기본 구조는 다음과 같습니다. Gate: Source 부분과 Drain 부분의 반도체를 연결시켜주는 Channel을 형성하게 하는 역할, Source: 트랜지스터로 특정 캐리어를 공급해주는 역할, Drain: Source에서 들어온 캐리어들을 채널을 통해 밖으로 이동시키는 역할, Body: Channel을 형성하기 위한 캐리어들을 보충해주는 역할(대부분 접지) 2. MOSFET 작동 원리 MOSFET의 작동 원리는 다음과 같습니다. 1. 전압이 인가되지 않은 상태에서 MOSFET은 동작하지...2025.05.10
-
중앙대 전자회로 설계 실습 결과보고서11_Push-Pull Amplifier 설계2025.01.111. Classic Push-Pull Amplifier 특성 결과보고서 11. Push-Pull Amplifier 설계에서 Classic Push-Pull Amplifier 회로를 구성하고 실험한 결과, 입력전압이 특정 전압보다 작으면 두 BJT가 모두 꺼져 출력전압이 0이 되는 Dead zone이 발생하여 출력파형에 Crossover distortion이 나타남을 확인하였다. 2. Feedback loop와 OP-amp를 이용한 Push-Pull Amplifier 특성 Feedback loop와 OP-amp를 이용한 Push-Pu...2025.01.11
-
전자회로실험 과탑 A+ 예비 보고서 (실험 5 BJT 바이어스 회로)2025.01.291. 전압 분배 바이어스 회로 전압 분배 바이어스 회로는 트랜지스터의 동작 점을 안정적으로 설정하며, 안정적인 증폭기 성능을 제공하는 역할을 한다. 이 회로는 두 개의 저항 R_B1과 R_B2를 통해 베이스 전압을 결정하며, 이를 통해 트랜지스터의 동작점을 설정한다. 베이스 전류와 컬렉터 전류를 제어하여 증폭기가 안정적으로 작동하도록 한다. 2. 베이스 바이어스 회로 베이스 바이어스 회로는 전압 분배기와 에미터 저항을 사용하여 트랜지스터의 바이어스를 안정적으로 설정하고, 이를 통해 증폭기의 동작을 안정화한다. 베이스 전압, 컬렉터 ...2025.01.29
-
전기전자공학실험-전류원 및 전류 미러 회로2025.04.301. 전계효과 트랜지스터 (JFET) JFET는 전압을 증폭시키는 트랜지스터이며, 유니폴라 소자로 한 종류의 캐리어에 의해 전류가 형성된다. JFET는 BJT보다 온도적으로 더 안정되어 있어 트랜지스터의 손상 위험이 큰 직접회로에 많이 사용된다. JFET의 특성으로는 V_GS=0V, V_DS>0일 경우 n채널의 내부 전자들이 양의 전위인 드레인쪽으로 이동하여 소스방향으로 전류가 흐르며, V_GS<0V일 경우 소스쪽의 공핍영역이 커져 n채널의 전자흐름을 방해하게 된다. 2. 전류원 전류원은 부하의 조건에 상관없이 항상 일정한 전류를 ...2025.04.30
-
전자회로실험 설계2 결과보고서2025.05.091. CMOS 특성 확인 실험 1에서는 NMOS 트랜지스터의 특성을 확인하였다. V_DS를 고정하고 V_GS에 따른 I_DS의 선형성을 살펴보았으며, 문턱 전압 V_TH를 측정하고 cut-off region, saturation region, triode region에서의 동작을 관찰하였다. 또한 실험 결과를 통해 μ_n C_ox W/L와 λ_n을 도출하였다. 2. NMOS 기반 증폭기 설계 실험 2에서는 NMOS 특성과 파라미터를 이용하여 전압 이득이 2 이상인 common source 증폭기 회로를 설계하였다. 입력 신호의 진폭...2025.05.09
-
실험 08_공통 베이스 증폭기 결과 보고서2025.04.281. 공통 베이스 증폭기 이번 실험은 BJT를 이용한 기본적인 세 가지 증폭기 중 공통 베이스 증폭기에 대한 실험이다. 공통 베이스 증폭기는 입력 임피던스가 작기 때문에 전류를 잘 받아들이는 특성을 지니고 있다. 이 실험에서는 공통 베이스 증폭기의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통해 확인하고자 한다. 2. DC 조건 측정 실험 절차 1에서는 공통 베이스 증폭기의 DC 조건을 측정하였다. 예비 보고서와 저항값을 다르게 사용하였으나, 1kΩ일 때 값을 예비 보고서와 비교하여 보면 오차가 조금 발생하긴 했지...2025.04.28
-
전자공학실험 4장 BJT 기본 특성 A+ 예비보고서2025.01.131. npn형 BJT의 기본 동작 원리 npn형 BJT는 'n형 반도체(Emitter)-p형 반도체(Base)-n형 반도체(Collector)'의 결합으로 이루어진 트랜지스터로, V_E와 V_B, V_C의 크기 관계에 따라 EBJ(이미터와 베이스 간 결합), CBJ(컬렉터와 베이스 간 결합)영역에서 다이오드가 순방향, 역방향으로 나뉘게 되어 총 4가지의 동작 영역이 존재한다. 즉 V_BE, V_CB의 크기를 조절함으로써 전류의 방향과 크기를 제어한다. 2. npn형 BJT의 4가지 동작 영역 npn형 BJT는 V_E와 V_B, V_...2025.01.13