• 전문가 요청 쿠폰 이벤트
rimomo12
Bronze개인인증
팔로워0 팔로우
소개
등록된 소개글이 없습니다.
전문분야 등록된 전문분야가 없습니다.
판매자 정보
학교정보
입력된 정보가 없습니다.
직장정보
입력된 정보가 없습니다.
자격증
  • 입력된 정보가 없습니다.
판매지수
전체자료 55
검색어 입력폼
  • 발광 및 제너 다이오드 결과보고서
    Ⅰ. 실험 결과1. LED 특성곡선a. 그림 7.1의 회로를 구성하라. 초기에 공급전압 E를 0V로 설정하고, 저항 값을 측정하고 기록하라. 그림 7.1의 회로 pspice로 구성한 회로R(means)=98.93 그림 7.1의 회로   측정값b. 빛이 처음으로 감지될(first light) 때까지 공급전압 E를 증가시켜라. DMM으로  와  값을 측정하고 가록하라. 측정한 저항값과    을 이용하여 해당하는 를 계산하라 (측정값)=1.5817V (측정값)=18.813mV(계산값)=0.1902mVc. 밝기가 처음으로 선명할(good brightness) 때까지 공급전압 E를 계속 증가시켜라. 회로에 과부하(너무 많은 전류가 흐름)가 걸리지 않도록 하고 이 레벨 이상 전압을 계속 증가시키면 LED가 손상될 수 있다.  와   값을 측정하고 기록하라. 측정한 저항값과    을 이용하여 해당하는 를 계산하라<중 략>Ⅱ. 결과 분석 및 고찰이번 실험에서는 발광다이오드를 이용하였다. 발광다이오드 (LED)는 충분히 에너지가 공급 될 때 가시광선을 방출하는 다이오드이다. 그러므로 회로 구성을 하고 충분한 전압 E를 공급하였을 때 빛이 나는 것을 확인할 수 있다. 이것을 전계발광이라고 한다. 이 때 빛이 처음 켜지는 순간과 빛이 완전히 밝게 빛나게 되는 순간을 구분하게 된다. LED에는 밝고 선명한 빛을 발생시키는 순방향 전압과 전류가 있기 때문이다. 첫 번째로 LED 특성곡선 실험에서는 LED가 켜지는 전압과 완전히 켜지는 전압을 측정했다. 이를 통해 문턱전압과 포화전압을 알 수 있었고 전류는 계산값으로 구할 수 있었다. 측정한 데이터를 이용해 표에 작성하고 그래프를 그리게 되면 확실하게 선명한 밝기를 얻을 수 있는 영역과 선명하지 않은 밝기를 얻을 수 있는 영역을 구분할 수 있게 된다. 전류 값은 0.1902mV가 나오게 되었다.
    자연과학| 2021.05.25| 12페이지| 2,000원| 조회(272)
    미리보기
  • 선형 연산 증폭기 회로 결과보고서
    Ⅰ. 실험 결과1. 반전 증폭기a. 그림 29-5의 증폭기 회로에 대한 전압이득을 계산하라.pspice로 구현한 회로<그림 29-5> = 20.139kΩ = 99.082kΩ(계산값) = -4.919 V/Vb. 그림 29-5의 회로를 구성하라(그림 29-5에 저항값을 측정하여 기록하라.). 입력 에 실효전압 1V(  ㎑)를 인가하라. DMM을 사용하여 출력전압을 측정한 다음 기록하라. 구현한 회로는 다음과 같다.<중 략>Ⅱ. 결과분석 및 고찰각 실험에 대해 결과를 보면, 반전 증폭기 실험에서 식  에 의해서 이론적 이득값이 약 -5V/V 로 예상되었었는데 실험결과 예상대로 출력이 약 5배 되고 위상이 반대가 되어 나타났다. Ri를 20k에서 100k로 바꿨을 때는 이론적 이득 값이 약 -1V/V 이었는데 예상했던 대로 실험 결과 거의 동일한 크기에 반대위상의 결과가 나왔다. 비반전 증폭기 실험에서는 식  에 의해서 이론적 이득 값이 약 6V/V 로 예상되었는데 실험결과 예상과 다르게 오차가 발생하여 출력이 약 3배 되고 같은 위상의 결과가 나왔다. Ri를 20k에서 100k로 바꿨을 때는 이론적 이득 값이 약 2V/V 이었는데 예상했던 대로 실험 결과 출력이 약 2배가 되고 같은 위상의 결과가 나왔다. 단위 이득 플로어 실험에서 이론에 따라 단위이득인 약 1V/V 가 예상됐는데 오차 없이 정확히 입력과 출력이 같은 값이 나타났다. 가산 증폭기 실험에서는 사용한 회로에 따라 식   가 세워 지는데 이 식에 의해 이론적 이득 값이 약 -6V/V 로 예상됐다. 실험 결과 예상대로 출력이 약 6배 되고 반대 위상의 결과가 나왔다. R2를 100k로 바꿨을 때는 이론적 이득 값이 약 -2V/V 이었는데 예상했던 대로 실험 결과 출력이 약 2배가 되고 반대 위상이 나타났다.
    자연과학| 2021.05.25| 19페이지| 2,000원| 조회(129)
    미리보기
  • 공통 이미터 트랜지스터 증폭기 결과보고서
    Ⅰ. 실험 결과1. 공통 이미터 직류 바이어스a. 그림 17-1 회로의 저항값들을 측정하고 기록하라. 이번 실험에서는 실험 자재 여건상15uF 대신 10uF를 사용하였다.  = 33.254KΩ = 9.9043KΩ = 2.9713KΩ = 0.9866KΩb. 그림 17-1 회로의 직류 바이어스 값을 계산하라. 그 결과를 아래에 기록하라.<중 략>Ⅱ. 결과분석 및 고찰1. 공통 이미터 직류 바이어스 및 교류 전압 이득이번 실험에 사용된 회로는 지난 실험 11의 마지막 바이어스 구조인 전압분배기 바이어스 구조를 사용한 공통 이미터 회로이다. 전압분배기 바이어스는 지난 실험에서 알아본 바와 같이 바이어스의 안정성이 높은 회로이다. 이 실험은 직류 바이어스를 통해 교류 동적저항 의 값을 구하고 이를 이용해서 교류전압이득  를 구해보고 입력, 출력의 전압을 직접 측정해  의 값을 구해보는 실험이다. 즉, 공통 이미터 트랜지스터 증폭기의 전압이득이 어느 정도의 크기를 가지는지 알아보는 실험이다.(측정값) = 2.2399V (이론값) = 2.201V(측정값) = 1.5617V (이론값) = 1.525V(측정값) = 5.3183V (이론값) = 5.315V(측정값으로부터계산) = 1.592mA (이론값) = 1.542mAPSpice에서 확인한 직류 바이어스의 결과와 측정값은 3%이내의 오차로 거의 일치하는 값이므로 바이어스가 제대로 되어있음을 다시 한 번 확인할 수 있다. 실험 11에서 구했던 안정도를 구해보면 ║ = 0.033으로 상당히 안정적임을 알 수 있다. 즉, β의 변화에 대한 의 감도가 적어져 교류 동적저항 의 값이 변동 없이 비교적 일정한 값을 가지게 된다. 실험결과에서 의 이론값과 실험값에는 0.8%로 매우 적은 오차가 발생했다.
    자연과학| 2021.05.25| 13페이지| 2,000원| 조회(269)
    미리보기
  • 연산 증폭기의 특성 결과보고서
    Ⅰ. 실험 결과1. 슬루율 결정pspice로 구현한 회로a. 그림 28-1의 회로를 결선하라. 구현한 회로는 다음과 같다.측정한 저항값은 다음과 같다. b. 연산 증폭기의 4번 단자와 7번 단자에 각각 ­12V와 +12V의 DC 전원을 연결하라. 주어진 조건대로 파워 서플라이를 설정하였다.c. 오실로스코프의 채널 1에 Vin을 연결하고, 수직감도를 2V/div으로 설정하라. 채널 2에서는 Vout을 연결하고, 수직감도를 1V/div로 두라. 수평감도(time base)는 10us/div로 하고, AC 결합을 사용하라. d. 사각파 입력 VPULSE를 5  , 주파수 10kHz로 설정하고, 전원을 인가하라. 주어진 조건대로 함수발생기를 설정하고, 오실로스코프 역시 설정하였다. e. 오실로스코프 상에서 Vin과 Vout 파형을 관측하라. 힌트: Vin은 상승시간과 하강시간이 0인 사각파로 보이는데 반해 Vout은 상승시간과 하강시간이 유한한 사디라꼴 파형으로 보일 것이다. 출력은 다음과 같다.<중 략>Ⅱ. 결과분석 및 고찰이론적으로 Slew Rate은   ∆ ∆ 의 식으로 시간에 대해서 파형의 그래프를 볼 때 기울기를 뜻한다. 이때 실재 Op-amp들은 트랜지스터로 구성되어져 있고 그에 따라 회로에 Capacitor성분이 많은 회로들이다. 따라서 앞선 실험에서 봤듯이 Capacitor가 존재하는 회로들에 대해서는 Capacitor가 충전되고 방전되는 시간이 결과 파형에 큰 영향을 미침을 알 수 있다.즉 Op-amp를 사용한 이번 실험에서도 역시 Capacitor에 의해서 충, 방전시간이 존재하게 되고 이 값은 파형에서의 기울기를 의미하는 Slew Rate에도 영향을 미친다. 즉 Op-amp의 RC값이 작아 충, 방전시간이 짧다면 기울기는 커지게 되고 그에 따라 주파수가 높은 high speed signal에 대해서 올바른 결과를 도출해 낼 수 있다.
    자연과학| 2021.05.25| 9페이지| 2,000원| 조회(199)
    미리보기
  • 클리퍼 회로 결과보고서
    Ⅰ. 실험 결과(1) 문턱 전압DMM의 다이오드 점검 기능 또는 커브 트레이서를 사용하여 Si과 Ge다이오드의 문턱 전압을 결정하라. 아래에 기록할 때 반올림하여 소수 둘째 자리까지 표시하라. 만약 다이오드 점검 기능 또는 커브 트레이서를 사용할 수 없다면 Si에 대해서는   = 0.7V, Ge에 대해서는  = 0.3V로 가정하라. (실험 조교님의 지시로 Si 다이오드는 1N4007을 사용하였고 Ge 다이오드는 1N4148을 사용하였다.) 측정된 값은 다음과 같다.(Si) = 0.5572 (V) (Ge) = 0.5826 (V)(2) 병렬 클리퍼a. 그림 5-1의 클리퍼 회로를 구성하라. 저항값과 건전지의 전압을 측정하고 기록하라. 구형파 입력이 1㎑, 8  가 되도록 설정하라. Si 다이오드는 1N4007을 사용하였고 Ge 다이오드는 1N4148을 사용하였다.<중 략>Ⅱ. 결과 분석 및 고찰순서 2~4는 출력 부하에 다이오드와 직류전원이 있는 병렬클리퍼 회로, 순서 5~6은 출력부하에 저항이 위치하는 직렬클리퍼 회로였다. 이를 통해 부하에 어떤 소자가 있느냐에 따라서 클리퍼의 종류가 결정되는 것을 확인할 수 있었다. 먼저 부하에 다이오드와 직류전원이 있는 경우에는 역방향 전류 시 다이오드가 개방되면서 전체 입력전압이 출력에 걸리게 되고, 순방향 전류가 흐를 때에는 반대방향의 다이오드로 인하여 직류전원의 값에 문턱전압이 포함된 약 -2.0572V의 전압이 걸리는 것을 확인하였다. 이에 반해 부하가 저항인 경우에는 다이오드에 순방향 전류가 인가될 경우 전체 입력전압에서 문턱전압과 직류전원의 값을 뺀 약 1.9428V의 전압이 걸리게 되고, 역방향 전류의 경우에는 회로가 개방되어 출력전압이 0V가 됨을 확인하였다. 이와 같이 어떤 소자가 부하가 되느냐에 따라서 결과 값이 달라짐을 알 수 있었고, 올바른 결론을 도출해 내기 위해서는 이러한 점들을 고려하여 회로를 설계해야 할 것이다. 다음으로 클리퍼 실험은 정현파 입력과 구형파 입력의 경우로 나누어 실험을 진행하였다. 그러나 입력이 정현파일 때와 구형파일 때는 출력의 파형 사이에 큰 차이가 존재하지 않았다.
    자연과학| 2021.05.25| 14페이지| 2,000원| 조회(251)
    미리보기
전체보기
받은후기 11
11개 리뷰 평점
  • A+최고예요
    5
  • A좋아요
    1
  • B괜찮아요
    1
  • C아쉬워요
    1
  • D별로예요
    3
전체보기
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2026년 04월 05일 일요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
6:30 오후
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감