1. 실험 목적여러 소자들을 이용하여 고주파 통과필터, 저주파 통과필터를 구성해본다. 추가적으로 저항비를 이용하여 이득이 있는 통과 필터도 구성해본다.2. 실험과정 및 결과(1) 밑의 Figure 1와 같이 회로를 구성한다.Figure 1 회로도 Figure 2 회로 구성(2) 인풋전압을 2V p-p로 고정한 후 주파수에 따른 아웃풋을 오실로스코프를 이용하여 측정해본다.Table 1 주파수에 따른 input 전압과 output 전압Graph 1 주파수에 따른 output 전압
1. 실험 목적OP-AMP의 특성에 속하는 CMRR, 슬루율에 대해 알아본 후 각각의 값들을 실험을 통해 계산, 측정 해본다.2. 실험과정 및 결과<CMRR>(1) 밑의 Figure 1와 같이 회로를 구성한다.(단, 이 실험에서는 100kΩ짜리 저항을 대신하여 50kΩ짜리 저항을 사용하였다.)Figure 1 회로도 Figure 2 회로 구성(2) 차동이득 수식을 이용하여 차동이득을 구한다<중 략>3. 고찰저번 실험과 마찬가지로 이번 실험 또한 OP-AMP의 특성을 알 수 있었던 실험이었다. 먼저, OP-AMP는 우리가 알고 있듯이 이상적이지 않기 때문에, 슬루 레이트 라는 일종의 지연이 발생을 하고, 이는 인풋과는 다른 아웃풋 전압에서만 나타나는 기울기를 통해 확인 할 수 있었다.
1. 실험 목적오프셋을 조정하는 방법을 배우고, 오프셋 전압과 전류를 측정하여 OP-AMP의 특성을 알아본다.2. 실험과정 및 결과(1) 밑의 Figure 1와 같이 회로를 구성한다Figure 1 회로도 Figure 2 회로 구성(2) SW를 ON, OFF했을 때 각각 Vo값을 측정한다.Figure 3 스위치 ON시 Vo값 측정 Figure 4 스위치 OFF시 Vo값 측정(3) 오프셋 전압을 식을 이용하여 산출한다.Table 1 오프셋 전압
3.고찰직접 2, 4, 6V일 때 구한 여러 전압, 전류값들과 회로를 설계해서 프로그램을 이용해 구한 값들과 서로 비슷한 결과를 보였지만 약간씩의 오차가 발생하였다. 그 이유는 아무리 β값이 큰 변화가 있어도 이론상 α은 거의 변화가 없고, 값을 구할 때 사용하는 것은 α값이라고 해도 어느정도의 오차는 발생할 수 있을것이다. (전류가 거의 마이크로 단위로 계산되어지기 때문에 조금의 변화도 오차를 불러 일으킬 수 있을것이다.)또한 그래프에서 약 700mV 정도부터 Vc가 감소함을 알 수 있었는데, 700mV에서부터 EBJ가 순바이어스 되어지고, 활성모드에서 작동함을 확인할 수 있었다. 또한 약 입력전압이 4.5V~4.75V인 지점 정도에서부터 다시 Vc가 꺾여서 증가하는 것을 보아 포화모드에 진입했음을 알 수 있었다.1.증폭도 계산input전압의 peak to peak가 0.02V이고 output전압의 peak to peak는 0.967V였다. 따라서 증폭도는 48.35라고 할 수 있다.2.Resistor와 어떤 차이로 증폭이 차이나는지 일단 M3가 M2의 전류미러의 출력 트랜지스터이기 때문에 전류랑 I1을 유지시켜 준다는 것을 알 수 있고, 따라서 오른쪽 회로에도 I1에 해당하는 전류가 흐르게 된다. 또한 유한한 출력저항 r_03를 가지게 되고, 따라서 증폭기 등가 회로 모델로 만들었을 때 r_01과 병렬인 구조를 갖게 된다. 이때 gain A_v=-g_m3 (r_03 ||r_01)로 나타날 것 이기 때문에 앞의 회로와 다른 증폭이 나타나게 된다.