• 통합검색(2,284)
  • 리포트(2,079)
  • 자기소개서(179)
  • 논문(10)
  • 시험자료(9)
  • 서식(3)
  • ppt테마(2)
  • 방송통신대(1)
  • 이력서(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"논리회로설계실험" 검색결과 1,621-1,640 / 2,284건

  • [Lab#2]논리게이트 회로 실습
    , 성명: 신호영 학번: 200810211 제출마감: '10.4.11(월) 20:00[Lab.2]논리 게이트 IC회로 실습[1]학습목표a)AND, NAND, OR, NOR, XOR ... )[예] IC 핀 번호 그림; breadboard에 회로를 구성할 때 IC 핀 번호를 확인하고 오류없이 연결한다.[4]논리 게이트 IC 실습:?먼저, ED-1000BS Logic ... 신호로 1초에 5번 High입력을 주게 된다. 두 개의 입력이 AND게이트로 들어오면 게이트 논리에 맞춰 출력 값이 발생한다.2) 이를 응용하면 회로 내부의 프로그램에 미리 신호
    리포트 | 16페이지 | 1,000원 | 등록일 2011.06.01
  • 기초전기전자실험 보고서(PLC 제어 실험)
    기초 전기전자 실험 보고서실험 20 PLC 제어학 과 : 기계공학부제출일 : 2012년 10월 15일□ 실험 목적CNC(Computer Numerical Control)와 PLC ... 을 순차 제어하는 기능으로서, NCK가 담당하는 서보제어 부분을 제외한 각종 기계동작을 위한 보조적인제어 기능을 담당□ 실험 순서1. RS-232 케이블을 컴퓨터와 PLC에 연결한다.2 ... 가 열린다(후진). (클램핑실린더는 열리는게 후진이기 때문에 반전코일을 이용하여 아웃풋으로 설정해야 하지만 실험당시 제대로 작동하지 않아 그림과 같이 설정했다. 원인은 모르
    리포트 | 9페이지 | 2,000원 | 등록일 2014.04.28
  • 2진계수기 실험보고서
    기의 동작과 특성을 실험한다.3. 필요부품 및 기기- 디지털 회로 실험기, DCT - 201 1대- 직류 전압계, VOM 1대- 7476 dual JK Flip - Flop op ... IC 2개- 74193 Synchronous up / down binary counter IC 1개4. 실험순서1) 디지털 회로 실험기에 그림 12-1에 보인 4bit 2진 계수기 ... 기로 감시한다.A논리 스위치로는 수를 세어 나가게 한다. 그림 12-1의 회로를 연구하여 어떤 종류의계수기인지 아래에 기록하라.2) SW1 스위치를 high(위로 밀어올림)로 놓
    리포트 | 7페이지 | 2,000원 | 등록일 2011.11.21
  • 7-segment 구동실습
    +AB`CdA`C`BC`+A`C`eAB`CAB`+AC`+B`C`fCAC`A`B+AC`+AB`gAB`4. 논리회로설계5. 고찰우리 주변 시계나 엘리베이터 숫자 등을 많이 표현하는 7 ... 익숙해 질 수 있었다. 2변수를 통한 0~3을 표현해보는 실제 실험을 해보았는데 논리회로도 까지 매끄럽게 넘어가도 막상 브레드보드에 설치하는데 있어서 실수가 많아 오작동 하는 듯 ... egment를 0~7까지 조작할 수 있도록 논리회로도를 만드는 실험을 통해 카르노맵을 불대수로 해석한다는 것이 얼마나 편리한 것인지 다시 한번 느낄 수 있었다.
    리포트 | 4페이지 | 2,000원 | 등록일 2010.11.01
  • [전자회로실험] MOSFET의 특성 예비보고서
    전기회로 설계실험 KEEE205_05 전기전자전파 공학부전자회로 설계실험 예비 보고서학부 : 학번 / 이름 :실험조 : 실험일 :실험제목MOSFET의 특성실험목적 ... 공정이 비교적 간단하다. MOSFET만을 이용하여 디지털 논리 기능과 메모리 기능을 실현할 수도 있다.☞ 현재 대부분의 VLSI 회로는 MOS 기술로 만들어지고 있다.② 전류 전도 ... 다. 따라서 포화된 MOSFET은 오른쪽 식과 같이 VGS에 의해서 제어되는 이상적인 전류원처럼 동작할 것이다.모의실험① Vt 측정시뮬레이션 예측에 따르면 ID 값이 상승하기 시작하는 Vt는 1.6V 근방이었다.
    리포트 | 5페이지 | 1,500원 | 등록일 2011.10.05
  • xilinx를 이용한 디코더(Decoder)와 인코더(Encoder)설계
    6주차 과제디코더(Decoder)와 인코더(Encoder)설계1. 설계 배경 및 목표6주차 실습은 디코더(Decoder)와 인코더(Encoder)의 정의와 작동 방식을 알며 조건 ... ~ Else문을 사용하여 표현해 본다.2. 관련 기술 및 이론디코더(Decoder) 코드 형식의 2진 정보를 다른 코드 형식으로 바꾸는 회로가 디코더(Decoder)이다. 다시 말하면, 2 ... 다.2X4 디코더 회로2X4 디코더의 진리표ABD3D2D1D02X4 Decoder2X4 디코더 블록도2. 관련 기술 및 이론(2) 인코더(Encoder) 인코더는 디코더의 역연산
    리포트 | 19페이지 | 1,500원 | 등록일 2010.06.24
  • xilinx를 이용한 플립플롭(Flipflop)과 레지스터(Register)의 설계
    와 MUX 설계 시 사용했던 component 구문을 사용해서 4개의 bit를 저장할 수 있는 shift register를 설계하였다. 이전 실험은 기억능력이 없는 회로설계였지만 이 ... 번 실험부터는 정보를 기억 할 수 있는 순차회로설계에 대한 실험이었다. 실험시간 전 VHDL관련 서적을 통해 buffer는 입 출력 신호에 사용할 수 있다는 사실을 숙지하여 앞 ... 9주차 과제순차회로-플립플롭, 레지스터설계1. 설계 배경 및 목표• D 플립플롭과 레지스터의 정의와 특성을 알고 이해한다. • reset과 enable핀이 있는 D 플립플롭
    리포트 | 11페이지 | 1,500원 | 등록일 2010.06.24
  • (예비)FET이용 Audio Power Amplifier 제작
    할 수도 있다. 이런 이유로 현재 대부분의 초대규모집적회로(VLSI)는 MOSFET으로 만들어진다. 또한 MOSFET은 아날로그 집적회로설계에도 많이 이용되고 있다.- 증가 ... FET이용 Audio Power Amplifier 제작이 름 :학 번 :실 험 조 : 10조실험날짜 : 2012. 11. 281. 목표실제의 트랜지스터 증폭기들은 흔히 직렬 ... 도록 높은 입력 저항을 제공해야 한다.출력단에서는 증폭기가 낮은 부하 저항에 연결될 때 이득이 손실되는 것을 피할 수 있도록 낮은 출력 저항을 제공해야 한다.이번 실험에서는 다단
    리포트 | 12페이지 | 2,000원 | 등록일 2012.12.28
  • [12주차] Calulator
    과 목 : 논리회로설계실험과 제 명 : 계산기 설계담당교수 : 정일섭 교수님학 과 : 전자전기공학과학 년 :이 름 :제 출 일 :논리회로설계실험 - 계산기 설계 과제7조 ( 유광 ... 위 / 박석호 )0. Purpose지난시간에 배운 LCD를 활용하여 감가산기의 설계를 해본다. 감가산기는 앞에서 실습했던 4bit full_adder를 사용하고 이에 대한 입력 ... 은 딥스위치와 버튼스위치를 사용하여 설계를 한다.1. Back Ground. 4bit full_adder_subtracter위의 block diagram을 모두 기억하고 있을 것이
    리포트 | 20페이지 | 2,000원 | 등록일 2012.06.30
  • 프로그래밍 언어의 종류별 특징 및 역사와 미래
    의 전기적 회로에 의해 직접적으로 해석되어 실행되 는 언어로서, 컴퓨터를 효율적으로 활용하는 면에서는 매우 유리 하지만, 언어 자체가 복잡하고 어렵기 때문에 프로그래밍 시간이 많이 걸리 ... 으로 연관되어 있으며, 또한 기계의 특성과 밀접하게 관련되어 설계되었기 때문이다. 이와 같은 어셈블리어 프로그램은 어셈블러(Assembler)라는 번역프 로그램에 의해 컴퓨터가 실행 ... 는 전통적인 프 로그래밍 논리를 사용하여 프로그래밍 문제를 해결해야 한다. 즉, 프로그래머 가 명령을 순서에 맞게 코드화 하면 순차적으로 명령이 실행되어 문제를 해결 하는 것이
    리포트 | 8페이지 | 1,000원 | 등록일 2015.02.17 | 수정일 2015.02.28
  • 드 모르간의 법칙(예비)
    실험 9 드 모르간의 법칙1. 실험 목적▣ 드 모르간 법칙을 소자를 이용하여 실험적으로 증명한다.▣ 드 모르간 법칙을 이용하여 부울대수 변환 및 논리회로를 간소화하는 능력 ... 을 익힌다.▣ 논리소자의 동작을 이해한다.※ 실험 부품 및 장비구 분명 칭비 고실험 및 계측장비논리회로실험장치(logic lab unit)오실로스코프20[MHz]이상, 2채널용멀티메타 ... 게이트 실험그림 3-3과 같이 NOT과 AND 게이트를 이용하여 회로를 구성하고, 실험 결과는 표 3-3과 그림 3-4의 타이밍도에 기록한다.논리회로 실험장치 또는 전원공급기의 공급
    리포트 | 6페이지 | 1,000원 | 등록일 2010.07.14
  • 5주차 결과보고서(UART와 AD컨버터)
    실험(4) 결과보고서마이크로컨트롤러 기능? UART? A/D converter실험(4) 4주차 예비보고서(타이머와 PWM)A886042 유동현실험(4) 결과보고서(UART와 A ... 다. 이렇게 높은 주파수의 신호가 필요한 것은 수신부 때문이다.UART의 수신부는 수신 신호의 상태가 논리 ‘1’에서 논리 ‘0’으로 변하는 하강 에지, 즉 시작비트를 기다린다. 하강 ... -232 상태▶ 빌드시킨 후 UART로 PC와 데이터를 주고받는 모습이다.실험(4) 4주차 예비보고서(타이머와 PWM)A886042 유동현실험(4) 결과보고서(UART와 A/D c
    리포트 | 12페이지 | 2,000원 | 등록일 2014.07.08 | 수정일 2023.09.07
  • 자판기회로 발표자료
    상 태 도00 100원 투입01 500원 투입10 일반 커피11 고급 커피추 후 보 안 사 항1. 기본회로에서 100원 입력에대한문제점 보안2. 타이머 회로 설계 추가3. 반환 ... LED 에 대한 시간 문제 해결4. 가감산기를 이용한 회로설계5. 부가기능을 이용한 추가 설계수정 사항1 . 입 력 단 자 에 단 발 펄 스 를설 계 하 여 넣 음2 . 단 발
    리포트 | 69페이지 | 1,500원 | 등록일 2009.07.14
  • 4자리 가감산기 / 8421가산기 최종보고서
    의 가감산회로설계하는 방법을 이해한다.③ BCD 가산기의 가산원리를 이해하고 논리게이트를 써서 설계한다.최종보고서 < 4자리 가감산기 / BCD 가산기 설계 > 2 조Ⅱ. 합성1 ... . 설계순서① 74H87과 74LS83을 써서 진, 보, 영, 일기의 논리회로 설계② 4자리 가감산기 설계③ BCD 가산기 설계2. 성능2-1. 진-보-0-1 기하나의 논리회로 ... 제 안 서 < 4자리 가감산기 / 8421가산기 설계 > 2 조Ⅰ. 목표설정1. 실험명4자리 가감산기 / 8421가산기 설계2. 명제74H87과 74LS83을 써서 4자리 2진수
    리포트 | 19페이지 | 2,000원 | 등록일 2010.09.19 | 수정일 2020.12.14
  • 디지털공학실험 2장 논리프로브구성(예비)
    2논리 프로브 구성실험 목표이 실험에서는 다음 사항들에 대한 능력을 습득한다.● 7404 인버터를 사용한 간단한 논리 프로브 구성● 제작된 논리 프로브를 이용한 회로 테스트 ... 2개의 구별되는 전압 레벨이 있다. 모든 디지털 회로들은 고속의 트랜지스터를 사용하여 ON이나 OFF상태를 나타내는 스위칭 회로이다. 논리 설계자는 서로 다른 기술을 의미하는 다양 ... . 논리회로 다이어그램에서는 이러한 연결을 생략하는 것이 일반적이나, IC의 연결 다이어그램들을 정리하였다. 그림 2-2는 이번 실험에서 사용할 7404 hex 인버터의 연결
    리포트 | 8페이지 | 2,500원 | 등록일 2010.04.06
  • 전기전자 기초실험
    find ways to solve them.시계를 만들 때 분, 초에 대한 클락을 조정하는데 여기서 오차가 생길 수 있다. 논리 회로 안에서 게이트를 지나며 딜레이가 발생해서 ... 에 위의 표와 같이 디지털 시계를 표현 할 것이다.위와 같은 블록다이어그램은 우리가 원하는 바를 잘 표현하고 있다. (실험에서 시 단위와 오전/오후 표시를 실행하지는 않았다.) ... 록 한다.*12:00을 기준으로 오전, 오후를 구별하도록 설계한다.즉, 1. 기본적인 concept은 1sec.이 10개가 모여서 10sec.가 되고 10sec. 가 6개가 모여서
    리포트 | 3페이지 | 1,500원 | 등록일 2012.11.27
  • 실험3예비[1].가산기와감산기
    다. 이 두 방법의 특징과 논리회로 설계 방식을 설명하시오. 또한 이 두 방법을 이용하여 4-bit serial adder와 4-bit parallel adder를 각각 구성하시오 ... 1. 목 적Logic gates를 이용하여 가산기와 감산기 회로를 구성하고 동작을 확인한다.디지털 시스템의 기본인 가산기와 감산기의 구조 및 동작 원리를 실험을 통해 이해한다.2 ... . 이 론가산기이진수의 덧셈을 하는 논리 회로현대의 가산기(adder)는 주로 ALU(arithmetic logic unit)의 구성요소로 컴퓨터 내에 장착되어 사용가산기의 종류반
    리포트 | 9페이지 | 1,000원 | 등록일 2011.06.27
  • 디지털공학실험 8장 논리회로의 간소화 (예비)
    8논리회로의 간소화■ 실험 목표이 실험에서는 다음 사항들에 대한 능력을 습득한다.● 무효 BCD-코드 감지기에 대한 진리표 작성● Karnaugh 맵을 구현하는 회로의 구성 및 ... 어라.3. 실험순서 2에서 표현식을 옮게 적었다면 표현식에는 2개의 곱항이 있고 각 항들 에 문자 D가 포함되어 있을 것이다. 이 표현식을 만족하는 논리회로는 바로 구현 될 수 있 ... 논리 레벨로 LED를 켜도록 사용된다. 그림 8-5 의 회로실험순서 3에서 나온 표현식을 구현한다. 하지만 출력은 전류를 공급하 기보다는 수요하도록 반전되어 있다.5. 그림 8
    리포트 | 15페이지 | 2,500원 | 등록일 2010.04.06
  • 드모르간의 법칙(예비)
    하여 부울 논리식을 수정하여 간단하게 만든다.2. CMOS를 사용하여 논리회로를 구성하고, logic tester를 이용하여 DeMorgan's Theorem을 실험적으로 증명 ... 논리 변수의 논리곱 전체를 부정(NAND)하면 그것은 원래의 논리 변수를 각각 부정한 것을 논리합한 것과 같다는 것을 나타낸 정리.이것을 이용하면 어떠한 논리 회로도 NAND ... 11 01000111 00 11000111 10 0100100< 논리설계의 기초 5th Edition 참고>결국 논리합으로서의 OR 연산과 논리곱으로서의 AND 연산을 고려할 때
    리포트 | 4페이지 | 1,000원 | 등록일 2010.07.27
  • 디지털공학실험 10장 가구공장 (결과)
    목적 : 제어 논리에 대한 진리표를 보고 그것을 이해하여 카르노맵을 작성하고, 간소화된 회로를 최대한 적은 숫자의 소자로 설계한다.장비 및 사용 부품 :LED 1개4비트 DIP ... 1100 경우1110 경우결과 및 토론이번 실험의 목적은 표10-1에 주어준 진리표를 가지고 카르노맵을 작성 할줄 알고 그것을 간소화 시켜서 회로설계하는 것이다. 저번 실험 ... 에 카르노맵을 배웠고 이번 실험에는 카르노맵을 이용하는 것인데, 카르노맵을 이용해서 회로설계하니 정말 간단한 회로가 나오게 되었다. 먼저 여기서 구한 간단한 회로를 가지고 설계
    리포트 | 10페이지 | 2,500원 | 등록일 2010.04.06
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 06월 27일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
4:39 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감