• 통합검색(2,155)
  • 리포트(2,005)
  • 시험자료(75)
  • 자기소개서(47)
  • 방송통신대(22)
  • 논문(4)
  • 서식(1)
  • 표지/속지(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"조합논리회로" 검색결과 1,521-1,540 / 2,155건

  • 디지털 논리 실험, Half adder와 Full adder 실험 예비 보고서
    Ⅰ. 실험목표1. Half Adder와 Full Adder의 구성과 동작 원리를 이해한다.2. Adder을 이용하여 간단한 논리회로를 직접 구성해본다.3. 논리회로에서 구현 ... 가 없기 때문에 반가산기를 사용하고 다음 자리부터 전가산기를 연결하는 형태이다. 감산이 가능하도록 논리회로를 구성하기 위해서는 음수에 대한 표현을 고려해야 한다. 이를 위해 2 ... 에 대한 합과 자리올림의 값을 출력 값으로 구하는 회로로써 낮은 자리로부터의 올림수는 고려하지 않고 단지 두 개의 이진수만을 가산한다.(아래는 반가산기의 진리표)입력출력XYCout
    리포트 | 5페이지 | 1,500원 | 등록일 2009.07.18
  • 실과 전기전자기호 50개
    조합한 것으로, 전동기 회로를 개폐하거나 정격 전류 이상의 과전류를 차단한다.34피뢰침 돌침부끝이 뾰족한 금속제의 막대기로 천둥 번개와 벼락으로 인하여 생기는 건물의 화재 ·파손 및 ... 로 쓴다.40전자접촉기주접점과 보고 접점이 있으며, 주접점은 전동기의 기동?정지에 사용되며, 보조 접점은 제어 회로논리 판단용으로 주로 사용된다. 주접점과 보고 접점은 동시에 작동한다. ... 다. 가변저항을 사용하여 저항을 바꾸면 전류의 크기도 바뀐다.소자의 특성상 3핀(PIN)인 경우가 많다.3전류계전기회로의 직류 또는 교류전류의 크기를 측정하는 계기.4마일러콘덴서두 도체
    리포트 | 8페이지 | 2,000원 | 등록일 2010.01.09
  • 45장 디지털 IC 예비레포트
    플립-플롭의 동작을 관찰한다.2, 기초이론1) 래치디지털 회로조합회로와 순차회로로 구분할 수 있으며, 조합회로는 단순히 현재의 입력에 의해서만 출력이 결정되는 회로로 기억능력 ... QQ' 값은 어떻게 변화되는가? 앞에서 배웠던 조합회로들과는 달리 순차회로의 한 종류인 래치 회로는 입력 SR에 00이 인가되면 출력 QQ'의 값은 입력 SR=00이 인가되기 전 ... 이 없는 반면에 순차회로는 현재의 입력뿐만 아니라 회로 내부에 기억된 상태값(과거의 입력에 의해 결정됨)에 따라 출력값이 결정되는 회로를 말한다. 따라서 순차회로회로 내부에 값
    리포트 | 6페이지 | 4,000원 | 등록일 2009.03.11
  • 논리게이트 예비보고서 입니다
    REPORT실험1장. 예비 보고서논리 게이트1. 실험 제목- 논리 게이트 (Logic Gate)2. 예비보고서(1) 인터넷에서 74LS00 계열의 AND, OR, NOT ... NAND 게이트(즉, 2 입력 NAND 게이트)만 가지고 있다고 할 때, 이들을 조합하여 2입력 AND, 2입력 OR, 그리고 NOT 게이트의 기능을 갖도록 하려면 NAND ... . 즉, 설계파일 DESIGN1.DSN 이 회로도 폴더(Schematic1), 회로도(Page1), 회로도 에 사용된 부품을 가진 파일(Design Cache)을 포함하고 있다.그림
    리포트 | 7페이지 | 1,000원 | 등록일 2009.05.15
  • 논리회로 실험 시프트레지스터와 카운터
    의 J, K 입력에 연결된다면 다음 단의 쌍안정 회로는 이동 명령(shift pulse)에 의해 이전 단의 쌍안정 회로가 가지고 있던 데이터를 지니게 된다. 이러한 연속적인 이동명령 ... 하게 되며 한 상태와 다음 상태에 사이에 일시적인 중간 상태가 존재할 수 있어 논리상의 에러를 유발할 수 있게 된다.이러한 전송지연을 없애기 위해서 모든 F/F들은 같은 clock 펄스 ... 의 구조와 동작원리에 대해 조사하라.-링 카운터는 각각의 상태마다 한 개의 플립플롭을 사용하는 시프트 레지스터의 변형이다.위의 회로도는 J-K F/F 5개를 이용한 5BIT 링 카운터
    리포트 | 17페이지 | 1,500원 | 등록일 2010.03.20
  • Excess 3 to BCD code converter ( Excess-3-to-BCD code converter )
    로 변환하는 조합회로를 설계하는 실습으로, schematic diagram 을 그려서 또 하드웨어를 HDL 로 기술하여 simulation 으로 검증하고 FPGA에 구현한다. 입력 ... optimization 회로도 >Input cost : 235. technology mapping :< (NAND GATE 이용) EXCESS 3 TO BCD 변환기의 논리 다이어그램>Input ... decoder를 통하여 7-segment LED 에 표시한다.< EX 3 TO VCD Code Converter and 7–seg.LED Decoder 회로
    리포트 | 16페이지 | 3,500원 | 등록일 2011.04.22
  • 논리회로실험-가산기와 감산기 결과보고서
    ) 반가산기(half adder)- 2진수를 2개의 수를 합하여 합(Sum)와 자리올림(Carry)를 구해주는 조합 논리회로- 2개의 입력밖에 받을 수 없으므로, 전단계의 자리올림 ... 시스템의 기본 요소인 가산기와 감산기의 기본 구조 및 동작 원리를 이해한다.2. 실험에 대한 간략한 이론(1) 가산기(adder): 두 개의 2진수를 더해 주는 논리 회로(1.1 ... + A ? B'C = A ? B(1.2) 전가산기 (full-adder)- 두 개의 입력과 전 단계에서 발생한 자리 올림수를 더하도록 구성- 두 개의 반가산기와 한 개의 논리회로
    리포트 | 12페이지 | 1,000원 | 등록일 2007.12.29
  • 실험8결과[1].RAM
    \* ARABIC 1. 2-Bit RAM- 이 실험은 R-S Latch와 Gate들을 조합하여 2bit Ram을 구성해 Ram의 동작에 대해 논리회로 적으로 분석하여 세부적인 동작을 확인
    리포트 | 3페이지 | 1,000원 | 등록일 2011.06.27
  • [논리회로실험] 가산기와 감산기 (예비)
    의 특징과 논리회로 설계 방식을 설명하시오. 또한 이 두 방법을 이용하여 4-bit serial adder와 4-bit parallel adder를 각각 구성하시오.(1) 병렬가산기 ... 을 시키려면 많은 시간이 걸린다.4) 이론의 반감산기의 진리표를 참고하여 부울 함수를 구하고 논리 회로를 구성하시오.반감산기의 진리표입 력출 력XYBD0000011110011100반 ... 감산기 부울함수B=X prime BULLET Y#D=X prime Y+XY prime5) 이론의 전감산기의 진리표를 참고하여 카노맵을 통해 부울 함수를 구하고 논리 회로를 구성하시
    리포트 | 11페이지 | 1,500원 | 등록일 2009.03.20
  • 불대수와 논리조합회로(카르노맵 5변수)
    Chapter3 부울대수 및 조합논리회로 설계부울대수의 공리 및 정리들을 공부한다. 조합논리회로 설계방법을 공부한다.실험목적www.hanyang.ac.kr부울대수는 George ... ) 간략화 방법 부울대수의 공리와 정리, 카르노맵, Tarbular 방법 논리 함수의 구현 간략화 된 논리함수를 소자로 구현하는 방법은 소자에 따라 다양한 방법조합논리회로설계www ... .hanyang.ac.kr진리표 사용방법조합논리회로설계입력출력ABCY*************1111000101011001111www.hanyang.ac.kr진리표 사용방법조합논리회로
    리포트 | 21페이지 | 1,500원 | 등록일 2007.03.25
  • 컴퓨터활용능력 1급 필기 1교시(컴퓨터일반)
    에 대한 응답방법 등을 기술하는 언어의 표준을 책정하는 iso의전문가 위원회의 명칭 및 그 규격? 가상회선 패킷 교환 방식 :논리적으로 경로 설정? 데이터그램패킷 교환 방식 : 송신 ... Telenet? 그래픽 기법? Rendering 3차원 효과를 만들어내는 그래픽 기법? Dithering 제한된 색상을 조합하여 새로운 색을 만드는 그래픽 기법? 메모리? 버퍼메모리 ... (Adder) 2진수의 덧셈을 수행하는 회로? 보수기(Complementor) 뺄셈의 수행을 위해? 누산기(Accumulator)? RISC VS CISC? 범용 마이크로프로세서를 구성
    시험자료 | 6페이지 | 1,500원 | 등록일 2013.07.02 | 수정일 2013.11.14
  • 전자회로실험 트리거,TTL,오실로스코프사용법,리사쥬도형,브레드보드 조사
    을 이용하여만들어지는 포화형 논리회로의 IC이며 74시리즈를 비롯하여 많은 종류의칩들이 있다.다른 종류의 칩인 CMOS는 반도체 시간에 배웠지만, MOSFET기능을 사용하 여 이루 ... .오실로스코프의 화면에서 리사쥬 도형을 보고 두파의 위상차를 알아본다.다음 주 브레드보드에 설계해야하는 회로에서 가로와 세로의 차이를 본다.TTL을 사용하는 이유에 대해서 조사해본다 ... .3. 조사내용1) 트리거(Trigger)전자회로에서 어떠한 회로가 작동하는 시작점. 이 회로가 작동시키기 위해서 필요한 동작을 ‘트리거‘라고 말한다. 오실로스코프는 시간, 전압
    리포트 | 5페이지 | 1,500원 | 등록일 2009.09.23
  • DAQ 기계공학실험
    제공기가 된다. 디지털회로에서 입력파형으로 요구되는 TTL 및 CMOS 논리 신호도 제공되므로 디지털회로 분석에도 용이하다.5) Frequency주파수(Frequency)란 진동전류 ... 시스템은 데이터 획득 시스템과 PC를 조합한 복합 시스템이다. 이는 외부장비, 입출력(I/O)플러그 인 보드와 PC로 구성된다. 이를 운용하기 위하여 특정 부프로그램을 이용 ... 낮은 범위에서 높은 범위까지 가변 될 수 있어서 회로시스템의 주파수 특성을 분석하는데 좋은 신호제공기가 된다.< 그림 SEQ 그림 \* ARABIC 3 – Function
    리포트 | 7페이지 | 1,000원 | 등록일 2009.10.08
  • 논리회로실험-멀티플렉서와 디멀티플렉서 결과 보고서
    조합논리회로로 구현한 1X4 DEMUX를 하나의 IC로 구현한 74139를 이용해 1X4 DEMUX의 동작을 확인하였다.위의 결과표도 마찬가지로 디멀티플렉싱기능(데이터 분배기 ... )을 하고 있다. (2)번 실험 결과와의 차이점을 비교해보면 정반대의 논리를 하고 있음을 볼 수 있다. 이는 74139의 출력이 Active Low 이므로 앞서 조합논리회로로 구성 ... 의 데이터 입력을 선택입력의 변화를 통해 적은 수의 출력으로 전송하는 회로이다. 보통 2N개의 입력선과 N개의 선택선으로 구성되며N개의 선택선의 비트 조합에 따라서 입력중 어느 하나
    리포트 | 14페이지 | 1,000원 | 등록일 2007.12.29
  • 컴퓨터구조 1장 주관식 연습문제
    주관식 문제1. 순서 논리회로의 특성을 간단히 설명하시오.☞ 피드백을 가진 조합 회로로 구성된다.☞ 자체 내에 플립플롭과 같은 기억 회로를 가진다.☞ 클록 펄스에 의해 동기 ... 화 된다.☞ 입력 값과 현재 기억 상태에 의해 출력이 결정된다.2. 플립플롭 회로의 정의와 종류를 간단히 설명하시오.☞ 정의 : 1비트를 저장할 수 있는 기억 소자로서 신호의 상태 ... 를 일시적으로 유지 또는 기억시켜 두는 장치나 회로를 말하며 래치라고도 한다.☞ 종류 : RS플립플롭, JK플립플롭, T플립플롭, D플립플롭, 주종플립플롭3. RS플립플롭의 상태표
    리포트 | 5페이지 | 1,500원 | 등록일 2008.10.30
  • 디지털 함수발생기 설계
    14. 조합논리 회로 (a) 사인파 회로도, (b) 삼각파 회로도2. 6 멀티플렉서와 D/A 컨버터입력되는 2개 신호 중 어느 하나의 입력신호를 선택하여 출력회로로 내보내 주는 기능 ... 의 데이터 선택 논리회로를 말하며, 먹스(Mux, Multiplexer)라고도 한다. 먹스(MUX)를 이용하면 여러 장치가 하나의 전용선을 공유할 수 있어서 조합논리회로를 통해 ... (Function Generator)는 낮은 레벨의 다양한 교류를 만들어 제공해주는 장비이다. 제공되는 파형의 주파수는 아주 낮은 범위에서 높은 범위까지 가변될 수 있어서 회로시스템의 주파수
    리포트 | 28페이지 | 3,000원 | 등록일 2008.12.15
  • 컴퓨터와 인간
    로부터 한참 뒤인 1912년이다. 이렇게 발전을 거듭한 진공관은 컴퓨터 산업 초기에 데이터를 처리하는 논리 회로를 구성하고 메모리 대용으로 쓰이는 등 매우 중요한 역할을 담당했다. 전자 ... 을 분석해 보면 컴퓨터의 시초는 전자회로를 이용하여 자동적으로 계산이나 데이터를 처리하는 기계인 계산기라 할 수 있다. 하지만 이것은 진정한 컴퓨터라 할 수 없고 세계 최고 ... 부품들을 만들어 넣은 것으로 이를 이용한 컴퓨터의 크기는 작아졌다. 전자산업의 발달은 이에 그치지 않고 더욱 눈부시게 발달하여 고밀도직접회로인 VLSI를 사용하여 제 4세대 컴퓨터
    리포트 | 4페이지 | 1,500원 | 등록일 2010.09.15
  • 논리회로실험 - 플립플롭 및 래치
    후에 출력 신호의 일부가 입력으로 궤환(Feedback)되어 출력 신호에 영향을 주는 회로이다.실제로 디지털 시스템은 조합 논리 회로만으로 되어있지 않고, 조합 논리 회로에 기억 ... ◈제목- 플립플롭 및 래치 ( Flip-Flop , Latch)◈목적순차식 논리회로의 기본 소자인 플립플롭과 래치의 여러 종류( D타입, T타입, RS타입, JK타입)에 대한 ... 기능의 차이를 알아보고 동작조건을 확인한다.◈이론※ 플립플롭의 동작과 종류순서논리 회로(Sequential logic circuit)는 현재의 입력 신호뿐만 아니라 일정 시간이 지난
    리포트 | 6페이지 | 1,000원 | 등록일 2008.09.19
  • 논리식의 간소화(불대수)_최강인증자료
    복잡한 회로를 간단히 할만한 획기적인 방안은 없는가 ?왜왜LOGIC GATE3.정리1.설명2.문제풀이조합 논리 게이트불 대수의 기본 정리 불 대수의 표현 불 대수의 간소화종류별 ... 문제 풀이 및 해석내용 요약 및 정리 질의 및 응답오늘은…(1) 불 대수의 기본정리(1) 불 대수란?[★] 논리회로를 수학에서와 같이 대수식으로 표현한 것불대수의 “기본 정리
    리포트 | 25페이지 | 3,000원 | 등록일 2009.06.20
  • 디지털공학실험 플립플롭 예비보고서
    적인 이해를 도모하도록 한다.2. 이론실험 1, 2, 3 에서는 기본논리게이트와 이를 이용한 조합논리회로에 관해서 살펴보았다. 이 실험에서는 입력 신호의 순서에 따라서 동작 및 출력 ... 1. 목적순서논리회로의 기반이 되는 플립플롭(flip-flop)을 RS, D, T, JK, 주종(master-slave) 플립플롭 등을 대상으로 하여 동작 원리를 살펴보고 전반 ... 이 달라지는 순서논리회로에 관해서 실험하고자 한다.순서논리회로를 구성하는 기본소자는 플립플롭이다. 플립플롭은 쌍안정 멀티바이브레이터(bistable multivibrator
    리포트 | 9페이지 | 1,000원 | 등록일 2009.03.27
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 06월 23일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
4:25 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감