• 통합검색(2,155)
  • 리포트(2,005)
  • 시험자료(75)
  • 자기소개서(47)
  • 방송통신대(22)
  • 논문(4)
  • 서식(1)
  • 표지/속지(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"조합논리회로" 검색결과 1,541-1,560 / 2,155건

  • 멀티플렉서(MUX)와 비교기(Comparator)설계
    를 출력하도록 코딩을 하고 시뮬레이션한다.2. 관련 기술 및 이론멀티플렉서(Multiplexer, MUX) · 많은 입력선들 중에서 하나를 선택하여 출력선에 연결하는 조합회 ... 하여 출력단과 연결하는 역할을 한다.S0S1F00I001I110I211I3S1I0I1I2I3FS04X1 MUX4X1 MUX 회로도4X1 MUX 구성4X1 MUX 진리표2. 관련 기술 및 ... 이론(2) 비교기(Comparator) · 두 입력이 서로 같은지 또는 다른지를 비교(Compare)하여 알려주는 회로. · 1-bit 비교기는 두 입력이 같으면 '1'을 출력
    리포트 | 13페이지 | 1,500원 | 등록일 2010.06.24
  • 전기전자통신 정보기술기초 수업지도안
    에 대해 이해할 수 있다.3. 조합 논리 회로를 이해할 수 있다.학습자료교사학생교과서, 수업자료, 컴퓨터, 빔 프로젝트교과서 , 노트, 필기도구학습단계학습요항수업 활동지도상유의점학습 ... ?조합 논리 게이트에 대해 설명?기본 논리 게이트와 비교하며 설명?기호,논리식,진리표에 대해 설명함? NAND게이트, ... 정보기술 기초 수업 지도안단 원 명논리 게이트일 시2008. 5. 21. (1교시)대 상디지털 전기과 1학년 2반장 소CAD 실습실(본관 3층)지도 교사대 구 서 부 공 업 고
    리포트 | 4페이지 | 1,500원 | 등록일 2009.06.20
  • 2-port Nand,Xor, 3-port AND gate의 설계
    만을 조합하여 모든 논리회로를 구현할 수 있기 때문에 만능 게이트(범용 게이트)라고 한다.입력(input)출력(output)ABY************* port NAND Gate ... 논리회로 설계와 응용, 백주기, 장홍주 공저, 2006년, 성안당 ② 디지털 시스템 설계를 위한 VHDL의 기본과 활용, 류장렬 외 6인 공저, 2005년, 광문각)3. 설계 내용 ... 게이트는 AND Gate의 출력을 역으로 만든다. NAND Gate의 논리연산은 모든 입력이 1이면 출력은 0이 되거나 하나의 입력이라도 0이면 출력은 1이 된다. NAND Gate
    리포트 | 25페이지 | 1,000원 | 등록일 2010.06.24
  • [공학]adder, subtracter & decoder
    다음, 함수를 최소화 시킨다.④ 부울 함수를 바탕으로, 각 논리에 맞는 gate를 조합하여 원하는 조합회로를 구성한다.(5) 가산기를 구성하는 방법에는 serial ... 논리회로실험예비보고서실험 5. adder, subtracter & decoder1. adder(1) XOR gate(IC7486), AND gate(7408)을 이용하여 반가산기 ... 한 가산기이다. 예를 들어, 2-bit 덧셈을 한다면, 2개의 전가산기가 필요하다. 3-bit면 3개의 전가산기가 필요하다.(4) 카노 맵을 사용하여 조합회로를 구성하는 방법
    리포트 | 12페이지 | 3,000원 | 등록일 2007.06.18 | 수정일 2015.08.26
  • 실험5. 플립플롭 및 래치
    디지털논리회로 실험예비 레포트한양대학교전자정보시스템전공 3학년실험5. 플립플롭 및 래치학 번2003040520성 명우 재 홍관련이론디지털 회로조합회로와 순차회로로 구분할 수 ... 있으며, 조합회로는 단순히 현재의 입력에 의해서만 출력이 결정되는 회로로 기억능력이 없는 반면에 순차회로는 현재의 입력뿐만 아니라 회로 내부에 기억된 상태값(과거의 입력에 의해 ... 된다.정리하면 앞에서 배웠던 조합회로들과는 달리 순차회로의 한 종류인 래치 회로는 입력 SR에 00이 인가되면 출력 QQ'의 값은 입력 SR=00이 인가되기 전에 가지고 있던 값
    리포트 | 5페이지 | 1,500원 | 등록일 2008.05.25
  • [전기전자]ALU 예비,결과 보고서
    두 개의 논리 입력, A와B를 가지고 ,하나의 논리・출력, F를 가지는 논리회로를 생각해 보자. 두 개의 논리 입력 중에서 NOT 연산자 조합하여 하나의 값만 취해도 A, ~A ... Ⅰ. 실험목적마이크로 콘트롤러 유닛의 핵심 논리회로인 산술 논리 회로를 이해하고 구성하여 시뮬레이션을 수행하고 FPGA를 이용하여 실제로 구현해 본다.Ⅱ. 기본이론1) 논리연산 ... , B, ~B의 네 개의 서로 다른 논리 출력을 생성하는 회로를 형성한다. 세 개의 기본적인 논리연산인 AND, OR, 그리고 NOT만을 사용해서 논리회로를 구성한다고 해도 출력
    리포트 | 4페이지 | 1,000원 | 등록일 2007.08.08
  • 논리회로실험 가산기 예비보고서
    비트를 더하는 조합논리회로이다.자리올림수 C는 입력 X, Y, C1중 1이 두 개 이상인 경우에만 1이 되고,합 S는 입력 X, Y, C1중 1이 홀수 개이면 결과는 1이 된다 ... .XYC1SC0000000110010100110110010101011100111111S = X?Y?C1C = XY + (X?Y)C1 위의 논리회로에서 보듯이 전가산기는 반가산기 두 개로 이루어져 있다. ... (Sum)과자리올림수(Carry)를 구해주는 덧셈회로이다. 자리올림수 C는 입력 X와Y가 모두 1인 경우에만 1이 되고, 합 S는 입력 X와 Y중 어느 하나만1이면 결과는 1이 된다
    리포트 | 2페이지 | 1,000원 | 등록일 2008.01.14
  • 디지털시계제작 프로젝트
    (Feedback)되어 출력 신호에 영향을 주는 회로이다.실제로 디지털 시스템은 조합 논리 회로만으로 되어있지 않고, 조합 논리 회로에 기억 장치 요소를 첨가한 순서 논리 회로가 많이 이용 ... 한다.♨ 프로젝트 목적1) 디지털 논리 설계에 대한 지식을 이용 실제 제품을 만든다.2) 직접 본인이 회로를 설계함으로써 지식의 활용 및 창의성을 확인할 수 있다.♨ 관련이론 ... ※ 플립플롭의 동작과 종류순서논리 회로(Sequential logic circuit)는 현재의 입력 신호뿐만 아니라 일정 시간이 지난 후에 출력 신호의 일부가 입력으로 궤환
    리포트 | 15페이지 | 5,000원 | 등록일 2008.09.19
  • 가산기 감산기(사전, 결과 리포트)
    -1논리회로??이론◎ 반감산기 (HS : half subtracter)한 자리인 2진수를 뺄셈하여 차 (difference)와 빌림수(borrow)를 구하는 회로.한 자리의 2진수 ... 한 빌림을 Bn이라 하면 진리표는 다음과 같다. 3 변수 입력의 여덟 가지 조합에 대하여 차와 빌림수의 논리 함수를 얻기 위한 카르노 도는 다음과 같다.ABCDBn ... 있다.결과반가산기전가산기결과반감산기전감산기분석 및 토의가산기와 감산기에 대하여 실험을 해보는 시간이었다.1학기 논리회로수업에서 배운 가산기와 감산기이지만 이론만 알고 있던 터라
    리포트 | 9페이지 | 1,500원 | 등록일 2007.11.21
  • 전문계 고등학교 컴퓨터구조 학습지도안
    다.- 조합논리회로와 순서논리회로를 이해하고 활용할 수 있다.4. 수업 준비물- 교과서, 선진화 장비, 레이저 포인터, 필기도구, 교수 자료5. 학습지도 계획대단원중단원소단원(지도 ... Ⅱ. 연산 장치1. 논리 회로(1) 불 대수(2) 논리 함수의 간략화(3) 논리 게이트(4) 조합 논리 회로(5) 순서 논리 회로6132. 연산 장치의 구성(1) 연산 장치의 구조 ... 대 단 원 명Ⅱ. 연산 장치소 단 원 명1. 논리 회로차 시본 시단 원 명(4) 조합 논리 회로② 감산기탐 구 모 형일시2007년 5월 일요일 교시대 상3학년장 소3학년8반 교실수
    리포트 | 8페이지 | 1,000원 | 등록일 2007.05.27
  • 실험 예비보고서 3주차 논리 및 연산회로
    ◇ 반가산기 및 전가산기 이론반가산기전가산기컴퓨터 내에서 2진 비트를 덧셈하기 위해서 사용되는 논리 회로의 하나로 반 덧셈기라고도 한다. 2개의 디지털 입력(비트)을 받고, 2개 ... 의 덧셈으로부터 자리 올림 비트를 덧셈 하는 것은 전 가산기의 기능이다.boolean 함수 : S=A?BC out=A?B컴퓨터 내에서 2진 숫자(비트)를 덧셈하기 위한 논리 회로 ... ) 1011× 1001-------------1011000000001011-------------1100110÷0=01÷1=1◇ 일반 조합회로 설계절차1. 설계하려는 회로의 특성(입, 출력
    리포트 | 4페이지 | 1,500원 | 등록일 2008.11.08
  • 디지털논리회로실습 - 제 7장 디코더 인코더
    8단자, 출력 3단자 인코더가 있다. 여기서 주의할 사항은 여러 개의 입력 중에서 2개 이상의 입력이 동시에 인가될 수 없다는 것이다. 인코더 설계는 조합논리회로 설계과정과 동일 ... 논리식D0 = A'B'D1 = A'BD2 = AB'D3 = AB-1-출력변수들에 대한 논리식을 논리회로도로 그리면 아래의 [그림 B]와 같음.[그림 B]A BD0D1D2D3(2진 ... 'BC'D3 = A'BCD4 = AB'C'D5 = AB'CD6 = ABC'D7 = ABC? 뒷 페이지에 3X8 디코더의 출력변수의 논리식을 구현한 논리회로도 있습니다.-3-[그림
    리포트 | 23페이지 | 2,000원 | 등록일 2008.12.08
  • 논리회로 간소화 실험 예비레포트
    을 실행하는 회로를 설계하고 실험한다.§ 이론요약조합 논리 회로들의 출력은 입력에 의해서만 결정되어진다. 간단한 조합 회로의 경우, 진리표가 모든 가능한 입력과 출력을 대응시키는데 ... 8. 논리회로 간소화§ 실험목적? BCD - 부당한 코드 탐지기의 진리표를 나타낸다.? 논리식을 간략화하기 위해서 카노맵(Karnaugh-map)을 이용한다.? 간략화된 논리식 ... 논리 회로의 간소화에 널리 쓰이는 기술을 M. Karnaugh에 의해서 개발되었다. 이 방법은 인접한 셀(cell)에서는 각각이 단 하나의 변수만 서로 다른 가하학적인 맵에 진리표
    리포트 | 6페이지 | 1,500원 | 등록일 2007.06.24
  • 산술논리시프트장치
    을 0이나 1로 선택함으로써, 산술연산을 실행할 수 있다.■ 논리연산회로S0S1Operation00AND01OR10XOR11NOT네 가지의 기본 마이크로 연산을 수행하는 회로의 한단 ... 을 구성한 것이다.이 회로는 네 개의 게이트와 하나의 멀티플렉서로 구성되었는데 각 게이트가 정해진 논리 연산을 수행하고이 결과들 중에서 하나를 멀티플렉서로 선택하여 최종 출력 값 ... 는 산술회로논리회로가 합쳐진 산술논리시프트의 한단이다.이는 입력 A와 B는 산술논리장치에 함께 연결되어있다. 선택입력 S1, S0에 의해 특정한 마이크로 연산이 선택되고,출력 측
    리포트 | 8페이지 | 1,500원 | 등록일 2007.07.05 | 수정일 2015.12.21
  • [연구수업지도안]고등학교 디지털 논리 회로(III. 불대수)
    도록 구성된 이론․실습 통합 과목이다. 본 교재는 불 대수 등 디지털 논리 기초 이론을 바탕으로 조합 논리 회로와 순서 논리 회로 등의 동작 원리를 습득하여 디지털 응용 회로의 설계 ... 1. 교재 및 단원명가. 교재명 : 고등학교 디지털 논리 회로(교육인적자원부)1. 불 대수와 기본 논리 게이트2. 불 대수와 기타 논리 게이트나. 단원명 : 대단원 - Ⅲ 불 ... 의 양성이 목적이다. 이에 따라 전자통신 분야에서의 `디지털 논리회로`는 필수 전공과목으로 디지털 논리에 관한 기본 이론과 이를 이용한 디지털 회로의 설계 등의 기술을 익힐 수 있
    리포트 | 15페이지 | 3,000원 | 등록일 2007.06.14
  • 컴퓨터의 발달 배경
    1965년 IBM 360 시리즈의 발표로서 새로운 컴퓨터 시대가 전개되었다. 즉 트랜지스터, 다이오드, 저항기들로 조합, 구현된 지금까지의 회로를 1965년에 와서 전체 회로 소자 ... 방식 등은 대형컴퓨터와 크게 다른 점이 없지만, 논리회로의 분산형식·처리속도·크기·가격 등에서 많이 다르다. 마이크로컴퓨터는 사용 목적과 규모에 따라 단일기판 컴퓨터, 제어용 컴퓨터 ... 했다. 1BM사는 보조 기억 장치로 자기 테이프를 사용하는 유니박Ⅰ (UNIVAC Ⅰ)을 개발하여 미국의 인구 통계국에 설치하였다.컴퓨터의 발전은 계속 되었으나 커다란 벽은 논리 소자
    리포트 | 4페이지 | 1,000원 | 등록일 2009.11.15
  • 실험3.반가산기,가산기
    0. 실험관련내용(이론). 반가산기0) 컴퓨터 내에서 2진 숫자(비트)를 덧셈하기 위해 사용되는 논리 회로의 일종으로 반가산기는 2개의 디지털 입력(비트)을 받고, 2개의 디지털 ... 하기 위한 논리 회로의 일종. 전 가산기는 3개의 디지털 입력(비트)을 받고, 2개의 디지털 출력(비트)을 생성한다. 즉, 표에서 보는 바와 같이 덧셈해야 할 2개의 비트와 다른 ... 를 반 가산기(half adder)라고 부르는 2개의 입력 회로조합시켜, 동시에 4개 비트 또는 그 이상의 덧셈을 할 수 있다.※ 전가산기는 반가산기와 마찬가지로 연산
    리포트 | 4페이지 | 1,500원 | 등록일 2008.05.25
  • 컴퓨터 개론 2강 연습문제
    있으나, 2의 보수는 0이 하나만 존재한다.6. 논리 회로의 NOT( ' )에 해당하는 기호는? B7. 그림에 해당하는 논리식은 무엇인가? BA. x3' ? (x1' + x2 ... ? x3) B. x2' ? (x1' + x1 ? x3)C. x2 ? (x1' + x1? x3) D. x1' (x2' +x3 ? x4)8. 논리 연산의 법칙 중 맞지 않은 것은? BA ... 보다 작은 수를 나타내어 정밀도를 상실하는 것을 무엇이라 하는가? AA. 언더플로(underflow) B. 오버플로(overflow)C. 컴퓨트(compute) D. 논리 오류
    리포트 | 6페이지 | 1,000원 | 등록일 2009.06.23
  • 7segment
    상태천이도, 논리표 및 회로도 등을 나타내었다.상태천이도논리표K-map회로도▶2자리 7-Segment 전체 블록도■ 회로도ㆍ7-Segment 전체회로도ㆍ첫째자리 회로도ㆍ둘째자리 ... Digital Logic디지털 논리-7 segment -과목명 : 디지털논리교수님 : 김명규 교수님학 과 : 컴퓨터정보공학과이 름 : 2006122148 송정호제출일 : 2008 ... . 05. 19.디지털논리- 7 Segment -/Problem. 7-Segment■ 문제 개요VHDL을 이용하여 7-Segment를 나타내어라.■ 문제분석 및 풀이방법▶개요7
    리포트 | 13페이지 | 1,500원 | 등록일 2008.05.21
  • 디지털논리회로실험 장비사용법 및 시뮬레이션 툴 사용법
    는 전원회로를 가지고 있다.◎ 사용법 - 직류 또는 교류의 전원을 공급하는 장비로 일반적으로 그 공급전원의 주파수는 가변될 수 없는 형태가 대부분이다. 사용은 공급받고자 하는 볼트(V ... 로 본 전원 공급기에 전류를 흘려 본 전원 공급기를 파손시키는 수가 있다. 따라서, 이 경우에는 다이 오드를 통해 부하에 전원을 공급한다.(2) 논리실험장치 - 디지털 논리논리값 ... ‘0’, ‘1’ 중 어느 하나에 할당시켜 실세계를 표현한다. 논리실험장 치란 그러한 논리소자의 기본적인 특성을 확인하고 실험하는 장치 중 하나이다.◎ 사용법1. 전원전압을 사용전압
    리포트 | 2페이지 | 1,000원 | 등록일 2007.11.21
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 06월 22일 일요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
5:56 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감