• AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • 통합검색(7,246)
  • 리포트(6,188)
  • 자기소개서(810)
  • 시험자료(112)
  • 방송통신대(78)
  • 논문(43)
  • 서식(5)
  • 이력서(5)
  • ppt테마(4)
  • 표지/속지(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"디지털회로설계" 검색결과 121-140 / 7,246건

  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 결과보고서(과제)9
    아날로그 및 디지털회로설계 실습(실습9 결과보고서)소속전자전기공학부담당교수수업 시간학번성명설계실습 9. 부울대수 및 조합논리회로 ( 4-bit adder )과제1. 다음의 진리표 ... 와 GND가 몇 번 pin인지 쓰시오.Vcc 는 14번, GND는 7번 pin이다.3. XOR Gate를 이용한 Full Adder 회로를 Pspice를 사용하여 직접 설계하시오.
    리포트 | 3페이지 | 1,000원 | 등록일 2022.09.14
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 결과보고서(과제)5
    아날로그 및 디지털회로설계 실습(실습5 결과보고서)소속전자전기공학부담당교수수업 시간학번성명설계실습 5. 전압제어 발진기과제1. 실험 계획서와 실험 결과를 참고하여 문제에 답하시오 ... 응답속도에는 한계가 존재한다. 이 때, 주파수에 제한이 걸리기 때문에V _{C}가 큰 영역에서는 비선형성을 갖게 된다.2. 슈미트 회로에 대한 이론을 참고하여 문제에 답하시오. ... -쌍안정 회로란 무엇인가?최초의 상태가 1이라고 한다면, 반대 상태의 입력이 없는 한 1의 상태를 계속하고 입력이 있으면 0의 상태가 된다. 따라서 전기적으로 서로 다른 2개의 안정
    리포트 | 2페이지 | 1,000원 | 등록일 2022.09.14
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 결과보고서(과제)12
    아날로그 및 디지털회로설계 실습(실습12 결과보고서)소속전자전기공학부담당교수수업 시간학번성명설계실습 12.과제1. 16진 카운터를 이용하여 10진 카운터를 만드는 방법을 간단히 ... 설명하시오.(CLR pin이 CLK의 영향을 받는지는 고려하지 않아도 좋다.)위의 회로도는 16진 비동기 카운터와 리셋 회로를 사용하여 만든 10진 비동기 카운터이다.10진 비동기
    리포트 | 2페이지 | 1,000원 | 등록일 2022.09.14
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 결과보고서(과제)2
    아날로그 및 디지털회로설계 실습(실습2 결과보고서)소속전자전기공학부담당교수수업 시간학번성명설계실습 2. Switching Mode Power Supply (SMPS)과제1-1 ... . 위의 회로에서 가변저항 값이 6k ohm 일 때, 시정수tau 의 값을 구하시오.R과 C로 구성된 회로의 시정수 값은tau =RC 이다.이때 가변저항의 값은 6k ohm 이고 ... .V _{REF}와V _{C} 의 관계식을 구하시오.위의 회로에서 관계식을 구하려면 R과 C가 직렬로 연결된 회로라고 생각해본다.전압 분배 법칙에 의하여V _{C} = {Z _{C
    리포트 | 3페이지 | 1,000원 | 등록일 2022.09.14
  • A+ 중앙대 아날로그및디지털회로설계실습(결과)11. 카운터 설계
    을 진행해주신 조교님께 감사의 인사를 드린다.4. 참고문헌(보고서 작성에 참고한 문헌을 번호로 나열하며 본문에서 인용된 부분에 이 번호를붙인다.)1. 중앙대학교 전자전기공학부, “아날로그 및 디지털 회로 설계 실습”, pp 87-91 ... tering 방지 회로에 대하여 학습할 수 있다.원하는 16진, 8진 카운터를 설계하여 0부터 15, 7까지 카운팅할 수 있었다. 채터링 방지회로가 없었을 때에는 원치 않 ... . 설계실습 방법11-4-1 비동기 8진 카운터 설계(A) 그림 11-1과 같이 회로를 결선한다.(B) 출력 Q1, Q2, Q3에 LED를 연결한다. (330Ω저항과 LED를 직렬
    리포트 | 5페이지 | 1,000원 | 등록일 2022.09.10
  • [결과보고서]중앙대학교 아날로그및디지털회로설계실습 4-bit Adder 회로 설계
    요약: 논리회로에서 전가산기 회로를 구성하여 실험하였다. 전가산기 회로는 A(피가수), B(가수), Cin(자리올림수)의 입력과 S(합), Cout(자리올림수) 출력으로 되있 ... 회로를 구성하였다. 입력 A0, A1, B0, B1, Cin과 출력 S0, S1, Cout가 있으며 앞의 실험과 똑같이 LED를 달아서 입출력을 확인하 였다. 논리식 ... 에서는 고려하지 않은 자리올림을 처리할 수 있도록 한 회로이며 반가산기 2개와 자리올림수로 구성되어있는 회로이다.
    리포트 | 11페이지 | 1,000원 | 등록일 2023.06.23
  • [예비보고서]중앙대학교 아날로그및디지털회로설계실습 4-bit Adder 회로 설계
    9-1. 실습 목적조합논리회로설계 방법을 이해하고 조합논리회로의 한 예로 가산기 회로설계한다.9-2. 실습 준비물부품저항 330 Ω, 1/2W, 5% : 10개 ... (Power supply) : 1대함수발생기 (Function generator) : 1대점퍼선 : 다수9-3. 설계실습 계획서9-3-1 전가산기 설계(A) 전가산기에 대한 진리표를 작성한다.Ans.전가산기에 대한 진리표는 다음 페이지의 표이다.
    리포트 | 5페이지 | 1,000원 | 등록일 2023.06.23
  • A+ 중앙대 아날로그및디지털회로설계실습(예비)11. 카운터 설계
    리포트 | 3페이지 | 1,500원 | 등록일 2022.09.10
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 결과보고서(과제)11
    아날로그 및 디지털회로설계 실습(실습11 결과보고서)소속전자전기공학부담당교수수업 시간학번성명설계실습 11.과제1. RS-Latch를 이용한 Chattering 방지 회로설계
    리포트 | 2페이지 | 1,000원 | 등록일 2022.09.14
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 결과보고서(과제)10
    아날로그 및 디지털회로설계 실습(실습10 결과보고서)소속전자전기공학부담당교수수업 시간학번성명설계실습 10.과제1. 7-Segment LED의 특성을 확인하였을 때 Common ... 되며 common Cathode type의 경우 공통 핀은 아래의 회로와 같이 접지(GND)로 연결하여 사용하면 된다.2. 74LS47 Decoder의 출력과 7-Segment LED ... 의 입력 사이에 저항을 연결하는 이유는 무엇인가?각 Segment의 허용 전류를 넘지 않도록 아래의 회로도와 같이 저항을 직렬로 연결하여 전류를 허용 전류 이하로 낮춰준다.3. 7
    리포트 | 3페이지 | 1,000원 | 등록일 2022.09.14
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 결과보고서(과제)8
    아날로그 및 디지털회로설계 실습(실습8 결과보고서)소속전자전기공학부담당교수수업 시간학번성명설계실습 8. 래치와 플립플롭과제1. 설계 실습 영상의 edge-triggered 플립
    리포트 | 2페이지 | 1,000원 | 등록일 2022.09.14
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 결과보고서(과제)3
    아날로그 및 디지털회로설계 실습(실습3 결과보고서)소속전자전기공학부담당교수수업 시간학번성명설계실습 3. 스텝 모터 구동기과제1. 교재 114쪽 (2.5)에서 주파수를 계속 증가 ... 응답 주파수를 초과하면서 멈추게 되는 것으로 보인다.2. 아래 그림은 Darlington pair의 회로도이다.V _{A}= INF 라고 가정하고 Q1과 Q2의 collector
    리포트 | 2페이지 | 1,000원 | 등록일 2022.09.14
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 결과보고서(과제)1
    아날로그 및 디지털회로설계 실습(실습1 결과보고서)소속전자전기공학부담당교수수업 시간학번성명설계실습 1. 접촉식 초전형(Pyroelectric) 적외선 센서과제1.UA741CP ... 회로에 대해f _{3dB} =1`kHz`이고,C=10 mu F일 때 R값을 구하고 Bode Plot(Magnitude Response와 Phase Response)을 직선
    리포트 | 4페이지 | 1,000원 | 등록일 2022.09.14
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 결과보고서(과제)6
    아날로그 및 디지털회로설계 실습(실습6 결과보고서)소속전자전기공학부담당교수수업 시간학번성명설계실습 6. 위상제어루프(PLL)과제1) 위와 같은 두 펄스가 XOR logic ... 하게 될 것이다.1) 위 회로의 현재 Input 주파수: 5MHz, ⓐ 노드의 주파수: 5MHz, Output 주파수: 3MHz일 때 충분한 시간이 지났을 경우 Input, ⓐ 노드 ... 다.2) 위 회로의 현재 Input 주파수: 5MHz, ⓐ 노드의 주파수: 3MHz, Output 주파수: 3MHz일 때 충분한 시간이 지났을 경우 Input, ⓐ 노드, Output의 주파수를 구하시오.
    리포트 | 3페이지 | 1,000원 | 등록일 2022.09.14
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 결과보고서(과제)4
    아날로그 및 디지털회로설계 실습(실습4 결과보고서)소속전자전기공학부담당교수수업 시간학번성명설계실습 4. 신호 발생기과제1. UA741CN, 1N4001 datasheet를 참고 ... .그림의 회로에서 음수 input gate를 확인해보면 본 회로는 Negative feedback임을 알 수 있다.(아래 그림 참고)(2)R _{1} =1`k ohm ,`R _{2
    리포트 | 1페이지 | 1,000원 | 등록일 2022.09.14
  • 중앙대 아날로그및디지털회로설계실습 예비보고서 9장 4bit adder 회로설계
    아날로그 및 디지털회로설계 실습 예비보고서[설계실습 9. 4-bit Adder 회로 설계]소속담당교수담당조교수업시간학번성명? 조합논리회로(가산기): 2진수 2개를 더하는 경우 ... 를 출력으로 내야한다. 이러한 기능을 전가산기라 한다.9-1. 실습목적: 조합논리회로설계 방법을 이해하고 조합논리회로의 한 예로 가산기 회로설계한다.9-2. 실습 준비물부품 ... -AND(NOR-NOR) 로직 회로설계한다.NAND-NAND 전가산기(D) XOR gate를 이용하여 보다 간소화된 다단계 조합 논리 회로설계한다.S`=` {bar{A
    리포트 | 6페이지 | 1,000원 | 등록일 2023.04.06
  • 디지털집적회로 D Flip-Flop 설계도 및 시뮬레이션 결과
    Digital Integrated Circuits1. Rising-edge triggered D-Flip Flop(a) Functionality of D-FFTII1T2I2I4I
    리포트 | 4페이지 | 2,000원 | 등록일 2023.01.30
  • 판매자 표지 자료 표지
    디지털 논리회로 실험 및 설계 4주차 예비보고서
    디지털 논리실험 및 설계 4주차 예비보고서실험 준비1.1 멀티플렉서와 부호기(encoder)의 차이를 설명하시오.부호기는 4개의 입력값 중에 1이 단 1개만 있어야하는 반면 ... 을 Address에 대해서 OUTPUT으로 출력해주는 Demultiplexer의 역할과 Address INPUT의 값을 decode해주는 Decoder의 회로가 완성된다.1.5 응용 ... 되어야 회로가 정상작동하기에 , I가 0일 경우에 S에 따른 번호의 출력값에서 입력값 이 출력 될 것이다., 일 경우엔 에, , 일 경우엔 에, , 일 경우엔 에, , 일 경우엔 에
    리포트 | 5페이지 | 2,000원 | 등록일 2023.01.31
  • [A+]중앙대학교 아날로그및디지털회로설계실습 Stopwatch 설계 과제
    위 표를 보면, 16분주 회로가 16진수의 수를 어떻게 만들어 내는지, 이를 10진수의 카운터로 바꿀 수 있는 방법을 소개하고 있다. 자세히 보면, 10진수가 되려면 10이 되
    리포트 | 2페이지 | 1,000원 | 등록일 2021.09.02
  • 아날로그 및 디지털회로설계실습 9 부울대수 및 조합논리회로 과제
    4-bit Adder 회로 설계 과제1. 다음의 진리표를 보고 입력 x, y, z와 출력 f를 Karnaugh맵을 이용하여 간소화하여 부울 대수식으로 표현하시오.입력출력xyzF ... HC86 XOR gate의 Vcc와 GND가 몇 번 pin인지 쓰시오.Vcc는 14번 pin이고 GND는 7번 pin 이다.3. XOR gate를 이용한 Full Adder 회로를 Pspice를 사용하여 직접 설계하시오.
    리포트 | 2페이지 | 1,000원 | 등록일 2021.09.02
  • EasyAI 무료체험
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 10월 10일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
8:47 오후
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감