A+ 중앙대 아날로그및디지털회로설계실습(결과)11. 카운터 설계
- 최초 등록일
- 2022.09.10
- 최종 저작일
- 2021.12
- 5페이지/ MS 워드
- 가격 1,000원
소개글
A+받은 보고서입니다.
(주의) 저작권 문제 때문에 내용에 들어간 강의 영상 캡처는 제거하였습니다.
따라서 내용이 빈약할 수 있습니다.
또한 수기로 작성했던 보고서기 때문에 제출한 것과 내용은 같지만 문서가 정돈되지 않았습니다.
서론, 결론 등 어떻게 분석했는지 텍스트 위주로 참고하시면 좋을 것 같습니다.
목차
1. 요약
2. 서론
3. 실험과정
4. 결과
5. 결론
6. 참고문헌
본문내용
요약 :
전자전기장비에 많이 사용되는 bandpass filter를 R,L,C를 사용하여 설계하고 제작하였다. 설계에 사용된 수식을 PC의 EXCEL을 사용하여 simulation하고 그 결과를 실험치와 비교한 결과 2%이하의 오차로 잘 일치하는 것을 확인하였다.(실험목적과 중요한 결과를 함축적으로 표현한다.)
JK Flip Flop을 이용하여 동기식 16진 카운터, 비동기식 8진, 16진 카운터를 설계해 보았다. 또한 chattering 방지 회로에 대하여 학습할 수 있다.
원하는 16진, 8진 카운터를 설계하여 0부터 15, 7까지 카운팅할 수 있었다. 채터링 방지회로가 없었을 때에는 원치 않게 rising edge에서 카운팅하는 경우가 생겼으며 이를 방지하기 위해 채터링 방지 회로를 추가하였을 때에는 falling edge에서만 정확하게 카운팅되는 것을 확인하였다.
1. 서론
JK Flip Flop을 사용하여 비동기식 카운터 및 동기식 카운터를 만들 수 있다. 카운터에는 모든 플립플롭에 클럭신호를 입력하는 동기 카운터, 클럭신호를 첫번째 플립플롭만 넣어주는 비동기 카운터가 있다.
참고 자료
중앙대학교 전자전기공학부, “아날로그 및 디지털 회로 설계 실습”, pp 87-91