• AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • 통합검색(7,246)
  • 리포트(6,188)
  • 자기소개서(810)
  • 시험자료(112)
  • 방송통신대(78)
  • 논문(43)
  • 서식(5)
  • 이력서(5)
  • ppt테마(4)
  • 표지/속지(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"디지털회로설계" 검색결과 21-40 / 7,246건

  • 디지털집적회로설계 7주차 실습
    ❑ 2-to-1 MUXMUX의 gate level을 보면 2개의 and gate, 1개의 not gate, 1개의 or gate가 필요한 것 을 알 수 있다.또한, boolean equation에서도 확인해보면, 2 to 1 MUX는..❑ 2-to-1 MUX tansi..
    리포트 | 9페이지 | 2,000원 | 등록일 2023.11.03
  • 디지털집적회로설계 11주차 실습
    의 gate를 참조하여 기본 게이트로 설계했다. OR 게이트에는 6개, NAND 게이트에는 4개, AND 게이트에는 6개의 트랜지스터가 쓰였으며, 전체로 보면 16개의 트랜지스터가 사용됐다.
    리포트 | 8페이지 | 2,000원 | 등록일 2023.11.03
  • 디지털집적회로설계 6주차 실습
    표기하지 못했다.•Discussions회로 설계 과정에서는 다양한 노드와 입력, 출력을 정의하였다. 특히, 출력이 아닌 노드는 'w'로 선언하였고, 입력은 'InA', 'InB ... '로, 그리고 출력은 'Out'으로 설정 하였다. 이러한 설정은 회로의 구조와 기능을 명확하게 파악하기 위한 것이었다. XOR 게이트의 설계는 트랜지스터 레벨의 CMOS 회로를 참고 ... 을 호출하여 구현하는 방식과 직 접 트랜지스터 레벨로 구현하는 두 가지 방식 중 선택할 수 있었다.다음 단계는 full adder를 위한 half adder의 설계였다.
    리포트 | 5페이지 | 2,000원 | 등록일 2023.11.03
  • 판매자 표지 자료 표지
  • 디지털집적회로 inverter 설계도 및 시뮬레이션 결과
    Digital Integrated Circuits0. Description of my designThere are various type of inverters
    리포트 | 9페이지 | 2,500원 | 등록일 2023.01.30
  • 판매자 표지 자료 표지
    아날로그및디지털회로설계실습 (결과)설계실습11. 카운터설계 A+
    11-4. 설계실습 방법11-4-1 동기 8진 카운터 설계(A) 그림 11-1과 같이 회로를 결선한다.(B) 출력 Q1, Q2, Q3에 LED를 연결한다. (330Ω저항과 LED ... 를 직렬으로 연결하고 결과레포트에 그 이유를 서술한다.)왼쪽부터 (Q1, Q2, Q3)으로 설정하여 LED를 연결하였다.(C) VCC로부터 버튼 스위치를 연결하고 chattering 방지 회로를 추가하여 첫 번째 Flip Flop의CLK 단자에 연결한다.
    리포트 | 2페이지 | 1,000원 | 등록일 2024.12.23
  • 아날로그 및 디지털회로설계실습 11 카운터 설계 과제
    실습 10. 카운터 설계 과제RS-Latch를 이용한 Chattering 방지 회로설계하고 원리를 설명하시오.위에 회로가 스위치가 on일 때 상황이고 아래 회로가 스위치 ... 가 off일 때 상황이다. (ORcad에 시간에 따른 스위치만 소자로 있어 저렇게 설계했습니다.)스위치가 on일 때 위의 1stage의 위의 NAND gate의 결과는 0, 아래 ... 의 NAND gate의 결과는 1이다. 2stage의 위의 NAND gate에는 입력에 무조건 0이 들어가므로 위의 회로의 출력은 high이다.스위치가 off일 때 위의 1stage의 위
    리포트 | 1페이지 | 1,000원 | 등록일 2021.09.02
  • 판매자 표지 자료 표지
    아날로그및디지털회로설계실습 (예비)설계실습 11. 카운터설계 A+
    이론부의 그림 14-2의 비동기식 4진 카운터에 1MHz의 구형파 (square wave)를 인가할 때, Q1 신호의 주파수와 Q2 신호의 주파수를 구한다. 또한, 입력 신호, Q1 신호, Q2 신호의 파형 을 함께 그린다.초기 상태가 Q1=Q2=0(low) 이었을 때..
    리포트 | 3페이지 | 1,000원 | 등록일 2024.12.23
  • 디지털집적회로설계 실습 4주차 보고서
    이번 실습은 NAND, INVERTER, AND에 대해 SP파일로 코드를 작성하고, 이에 대한 결과 및 파형을 분석해보는 시간이었다. 처음 다뤄보는 툴이라 익숙하지 않았고, 코드 작성도 특정한 틀에 따라 코드를 작성해야 해서, 하나하나 외워가면서 코드를 작성했다. 특히..
    리포트 | 11페이지 | 1,500원 | 등록일 2023.10.09
  • 디지털 시스템 설계 및 실습 클럭 분주회로 설계 verilog
    1. 실습목적많은 디지털 회로에서 클럭을 분주하여 사용한다. 클럭을 분주하는 방법은 다양하지만, 이번 실슴에서는 순차논리회로에 의해 상태를 정의하고 일정한 조건에 의해 상태 ... 가 전이되도록 클럭 분주회로설계함으로써 순차논리회로설계하는 절차를 배운다.2. 코드1) moore.vmodule moore(clk, rst, i, m, n, y);input c
    리포트 | 4페이지 | 2,500원 | 등록일 2021.03.24
  • 판매자 표지 자료 표지
    아날로그 및 디지털 회로 설계 실습 결과보고서11 카운터 설계
    아날로그 및 디지털 회로 설계 실습-실습11. 카운터 설계-학 과 :담당 교수님 :제출일 :조 :학번 / 이름 :11-4. 설계실습 방법비동기 8진 카운터 설계(D) 버튼을 한 ... 번씩 눌러 가면서 카운터가 정상적으로 동작하는 지 확인, 그 결과를 제출한다. ( Chattering 방지 회로 추가하여 설계한 항목)먼저, 기본적인 회로는 위와 같이 구성 ... 하였다. 8진 카운터 설계를 위하여 3개의 flip-flop 소자를 사용하였으며, 상기 회로는 비동기 카운터 이기에, CLK값을 모두 한 단자로 모으지 않고 각각 스위치를 on/off 할
    리포트 | 11페이지 | 2,000원 | 등록일 2023.09.05 | 수정일 2023.10.24
  • 판매자 표지 자료 표지
    아날로그 및 디지털 회로 설계 실습 결과보고서12 Stopwatch설계
    아날로그 및 디지털 회로 설계 실습-실습12. Stopwatch 설계-학 과 :담당 교수님 :제출일 :조 :학번 / 이름 :12-4. 설계실습 방법기본적인 클럭 생성 회로 및 ... 되면 조교의 확인을 받는다.위와같이 결과를 확인한 후 조교님께 확인받았다.3자리 숫자 표시(시간표현) 카운터 설계10진 카운터 3개를 연결, 3자리 카운터를 만든다.위와 같이 회로를 구성 ... 적인 연결은 표시할 필요 없이 주요 부품과 주요 결선 부분만 표시) 또한 예비 설계보고서에서 예상했던 대로 회로가 동작하지 않았을 경우, 그 이유를 설명하고 어떻게 문제를 해결
    리포트 | 13페이지 | 2,000원 | 등록일 2023.09.05 | 수정일 2023.10.24
  • 디지털집적회로설계 실습 2주차 보고서
    • Solutions1. n-diffusion, ndc, poly를 이용해 NMOS를 그린다.Magic layout을 실행하면 DRC 를 체크하여 Design Rule이 어긋나지 않는지 파악한다.“G” Key를 눌러서 grid 표시를 한다.NMOS의 경우,초록색인 n-..
    리포트 | 5페이지 | 1,500원 | 등록일 2023.09.14 | 수정일 2023.10.01
  • 디지털집적회로설계 실습 3주차 보고서
    Solutions➔FULL-Static CMOS NAND GATE에 대한 Magic 레이아웃 및 각 부분에 대한 설명1.NMOS단 과 GND⦁n-diff, ndc, poly를 이용해 NMOS를 그린다.⦁n-diff : 실리콘 웨이퍼에 n-type 도펀트를 도입⦁ndc ..
    리포트 | 5페이지 | 1,500원 | 등록일 2023.09.21 | 수정일 2023.10.04
  • 판매자 표지 자료 표지
    A+ 아날로그및디지털회로설계 실습 예보_카운터 설계
    리포트 | 4페이지 | 1,000원 | 등록일 2022.03.27
  • 판매자 표지 자료 표지
    아날로그및디지털회로설계실습 결과보고서1
    아날로그 및 디지털 회로 설계실습결과보고서 11. 초전형(Pyroelectric) 적외선 센서요약:1-4-1) R=3.18kΩ의 조건을 적용시켜서 각 stage의 Gain ... 이 100V/V가 되도록 설계하여 총 Gain = 10000V/V이 되는 회로를 만들었다.1-4-2) 1-stage에는 노이즈 성분이 많이 섞여서 출력파형이 상당히 불안정하고 튀는 파형 ... 만 응답하게 되고, 이것이 큰 특징이다.이번 실험에서는 초전형 적외선 센서로 인체의 움직임을 감지하면 LED에 불이 켜지도록 하는 회로설계한다. 이 때, 초전형 적외선 센서
    리포트 | 9페이지 | 1,000원 | 등록일 2025.06.29
  • 판매자 표지 자료 표지
    아날로그및디지털회로설계실습 (예비)설계실습 9. 4-bit Adder 회로 설계 A+
    전가산기 설계(A) 전가산기에 대한 진리표를 작성한다.이론부에 따르면 전가산기는 입력 A, B 이진수의 한 자릿수를 연산하고, 하위의 자리올림수 입력인 Cin을 가산하여 출력
    리포트 | 5페이지 | 1,000원 | 등록일 2025.01.06
  • Mux&Decoder2차레포트 디지털회로설계
    REPORT기본로직 설계 및 시뮬레이션 검증제출일2020전 공전자공학과 목디지털회로설계학 번.담당교수.이 름.제 1장 서론1-1 1차 레포트의 필요성 및 목적1-2 오늘 실습내용 ... 실습을 진행하였고 보드에 적용 시켜보았다.실습을하다 schematic 설계의 RTL viewer과 VHDL의 RTL viewer이 좀 많이 다른 것 같았다VHDL 결과는 컴퓨터의 판단에 의한 가장 최적화된 회로를 보여준다고 배웠기에 ... 과 VHDL 설계하고 DE2 보드로 작동하기제 3장 요약 및 결론레포터의 목적(1) 1비트 2x1 Mux Schematic , VHDL(2) 2비트 2x1 Mux Schematic
    리포트 | 15페이지 | 2,000원 | 등록일 2022.01.05
  • 아날로그및디지털회로설계실습 래치와플립플롭
    아날로그 및 디지털회로 설계실습예비 REPORT9. 4-bit Adder 회로 설계분 반교 수 명실험 날짜제출 날짜조학 번이 름요약 : 순차식 논리회로의 기본 소자인 래치와 플립 ... 님께 감사의 말씀을 드립니다. 기존의 학습했던 내용을 토대로 실습을 하면서 이해도가 높아졌습니다.4. 참고문헌- 아날로그 및 디지털회로 설계실습 교재 ... 플롭의 여러 종류에 대한 기능의 차이를 알아보고 동작 조건을 확인한다.1. 서론순차식 논리회로의 기본 소자인 래치와 플립플롭의 여러 종류에 대한 기능의 차이를 알아보고 동작 조건
    리포트 | 3페이지 | 1,000원 | 등록일 2021.12.15
  • EasyAI 무료체험
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 10월 10일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
8:47 오후
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감