• 통합검색(1,027)
  • 리포트(855)
  • 자기소개서(150)
  • 시험자료(12)
  • 논문(6)
  • 서식(1)
  • 방송통신대(1)
  • 이력서(1)
  • ppt테마(1)

"논리회로실습" 검색결과 121-140 / 1,027건

판매자 표지는 다운로드시 포함되지 않습니다.
  • [예비보고서]중앙대학교 아날로그및디지털회로설계실습 4-bit Adder 회로 설계
    9-1. 실습 목적조합논리회로의 설계 방법을 이해하고 조합논리회로의 한 예로 가산기 회로를 설계한다.9-2. 실습 준비물부품저항 330 Ω, 1/2W, 5% : 10개 ... (Power supply) : 1대함수발생기 (Function generator) : 1대점퍼선 : 다수9-3. 설계실습 계획서9-3-1 전가산기 설계(A) 전가산기에 대한 진리표를 작성한다.Ans.전가산기에 대한 진리표는 다음 페이지의 표이다.
    리포트 | 5페이지 | 1,000원 | 등록일 2023.06.23
  • 판매자 표지 자료 표지
    전전설2 실험1 결과보고서
    실험1. TTL design9/1~9/8전자전기컴퓨터공학부 2019440019 김민지결과보고서1. 실험 목적TTL을 이용한 논리 회로 구성을 이해하고 다음과 같은 내용을 포함 ... 하여 실험 및 설계 능력을 함양한다.- OR 게이트논리 회로 실험- XOR 게이트논리 회로 실험- 반가산기 회로 실험- 전가산기 회로 설계2. 배경 이론 및 사전조사[2-1] TTL ... .01 = 300Ω[2-4] 1-bit 반가산기와 전가산기에 대하여 논리 회로도 및 동작을 조사하시오.두 개의 입력 비트(A, B)를 더하여 합(S)과 자리 올림 수(C)를 산출
    리포트 | 8페이지 | 1,000원 | 등록일 2023.11.17
  • 실습 9. 4-bit Adder 회로 설계 예비보고서
    실습 9. 4-bit Adder 회로 설계9-1. 실습목적조합논리회로의 설계 방법을 이해하고 조합논리회로의 한 예로 가산기 회로를 설계한다.9-2. 실습준비물부품저항 330Ω ... 이론조합 회로(또는 조합 논리 회로)는 입력과 출력이 있는 논리 게이트의 집합으로 구성되는데, 어떤 시점에서도 오직 현재의 입력값에 따라 그 출력값이 정해지는 회로를 의미 예) 가산 ... 기?순차 회로(또는 순차 논리 회로): 순차 회로는 이전 입력값의 영향을 받아 출력값이 결정된다는 점에서 차이- 기억소자반가산기는 가장 기본적인 덧셈 연산을 하는 장치입니다. 2
    리포트 | 5페이지 | 2,000원 | 등록일 2022.09.19
  • [A+][예비레포트] 중앙대 아날로그 및 디지털 회로 설계실습 9. 4-bit Adder 회로 설계
    실습 9. 4-bit Adder 회로 설계실습목적조합논리회로의 설계 방법을 이해하고 조합논리회로의 한 예로 가산기 회로를 설계한다.설계실습계획서2-1 전가산기 설계(A) 전가산기 ... gate를 이용하여 보다 간소화된 다단계 조합 논리 회로를 설계한다.(E) 설계한 회로 중 하나를 선택하여 2Bit 가산기 회로를 설계한다. ... + ACi +BCi(C) 에서 구한 간소화된 불리언 식에 대한 2-level AND-OR(NAND-NAND) 또는 OR-AND(NOR-NOR) 로직 회로를 설계한다.(D) XOR
    리포트 | 3페이지 | 1,000원 | 등록일 2022.04.08
  • 중앙대 아날로그및디지털회로설계실습 예비보고서 9장 4bit adder 회로설계
    아날로그 및 디지털회로설계 실습 예비보고서[설계실습 9. 4-bit Adder 회로 설계]소속담당교수담당조교수업시간학번성명? 조합논리회로(가산기): 2진수 2개를 더하는 경우 ... 를 출력으로 내야한다. 이러한 기능을 전가산기라 한다.9-1. 실습목적: 조합논리회로의 설계 방법을 이해하고 조합논리회로의 한 예로 가산기 회로를 설계한다.9-2. 실습 준비물부품 ... -AND(NOR-NOR) 로직 회로를 설계한다.NAND-NAND 전가산기(D) XOR gate를 이용하여 보다 간소화된 다단계 조합 논리 회로를 설계한다.S`=` {bar{A
    리포트 | 6페이지 | 1,000원 | 등록일 2023.04.06
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 예비보고서7
    아날로그 및 디지털 회로설계실습(실습7 예비보고서)소속전자전기공학부담당교수수업 시간학번성명예비 보고서설계실습 7. 논리함수와 게이트실습날짜2021.11.01. 17시교과목 번호 ... 게이트 각각의 입출력 시간 딜레이를 측정할 수 있는 방법에 대해 조사하고, 딜레이를 가장 정확하게 측정할 수 있는 방법의 실험 방법을 설계한다.논리회로 gate에는 “전파 지연 ... 시간(Propagation delay)”가 존재한다. 이는 논리회로가 입력신호를 받고 출력 결과를 나타낼 때까지의 걸리는 시간이다.- tPHL(propagation delay
    리포트 | 10페이지 | 1,500원 | 등록일 2022.09.14
  • [예비보고서] 9.4-bit Adder 회로 설계
    예비 보고서설계실습 9. 4-bit Adder 회로 설계9-3. 설계실습 계획서9-3-1 전가산기 설계(A) 전가산기에 대한 진리표를 작성한다.(답안)ABCinSCout0 ... 와 OR, NOT의 기본적인 논리 게이트만을 이용하여 (B)에서 구한 불리언 식에 대한 논리 회로를 다음과 같이 설계하였다. 출력은 S와 Cout으로, FullAdder의 출력 결과값 ... 을 2 bits로 나타낸다.(D) XOR gate를 이용하여 보다 간소화된 다단계 조합 논리 회로를 설계한다.(답안)앞서 간소화 된 S와 Cout을 XOR을 이용하여 표현하면 다음
    리포트 | 3페이지 | 1,000원 | 등록일 2023.01.03
  • 중앙대학교 아날로그및디지털회로설계실습 설계실습 10. 7-segment Decoder 회로 설계 A+ 예비보고서
    10-1. 실습목적조합논리회로의 설계 방법을 이해하고 조합논리회로의 한 예로 가산기 회로를 설계한다.10-2. 실습 준비물* 부품 저항 330Ω, 1/2W, 5% : 8개 ... 브레드보드(Breadboard) : 1개 파워서플라이(Power supply) : 1대 함수발생기 (Function generator) : 1대 점퍼선 : 다수10-3 설계 실습 계획서
    리포트 | 4페이지 | 1,000원 | 등록일 2022.09.15 | 수정일 2022.09.22
  • 9. 4-bit Adder 회로 설계 예비보고서 [2021년도 아날로그 및 디지털 회로 설계 실습 A+ 자료]
    아날로그 및 디지털 회로 설계 실습-실습 9 예비보고서-4-bit Adder 회로 설계학과 :담당 교수님 :제출일 :조 :학번 / 이름 :9-1. 실습목적조합논리회로의 설계 방법 ... 을 이해하고 조합논리회로의 한 예로 가산기 회로를 설계한다.9-2. 실습준비물부품저항 330Ω, 1/2W, 5%10개AND gate 74HC085개OR gate 74HC325개 ... _{out} `=`BC _{i`n} +AC _{i`n} +AB = (A?B)Cin + AB(D) XOR gate를 이용하여 보다 간소화된 다단계 조합 논리 회로를 설계한다.S
    리포트 | 4페이지 | 1,000원 | 등록일 2022.09.06
  • 시립대_전전설2_Velilog_예비리포트_1주치
    실습 회로2) XOR 게이트 논리 회로- 배타적 OR게이트라고도 하며, 두 입력이 서로 다른 값을 가질 때에만 출력이 High가 됨.- AND게이트와 OR, NOT게이트를 이용 ... 하여 표현한 회로.(1) XOR게이트 논리표ABX = A ⊕ B000011101110(2) XOR게이트 실습 회로3) 반가산기 논리 회로- 두 개 이상의 수를 입력하여 이들의 합 ... date목록실험 목적배경 이론실험 장비실험 방법예상 결과참고 문헌1. 실험 목적- 각각의 TTL을 이용하여 논리 회로를 설계 및 실험 해본다.2. 배경 이론1) OR 게이트 논리
    리포트 | 7페이지 | 1,000원 | 등록일 2021.04.16
  • 판매자 표지 자료 표지
    중앙대학교 아날로그및디지털회로 예비보고서8
    (D) XOR gate를 이용하여 보다 간소화된 다단계 조합 논리 회로를 설계한다.S =위 식을 바탕으로 XOR 게이트로 회로를 구성하면 다음과 같다.Cout =위 식을 바탕 ... 으로 XOR, AND, OR 게이트로 회로를 구성하면 다음과 같다.(E) 설계한 회로 중 하나를 선택하여 2Bit 가산기 회로를 설계한다.Xor gate를 포함한 논리 함수를 사용한다. 2Bit 가산기는 1bit 전가산기 2개를 연결한 형태이다. ... 설계실습 계획서9-3-1 전가산기 설계(A) 전가산기에 대한 진리표를 작성한다.ABCinSCout0*************00110110010101011100111111(B
    리포트 | 5페이지 | 2,000원 | 등록일 2024.08.06 | 수정일 2025.03.20
  • 판매자 표지 자료 표지
    디지털 논리회로 - 이론 및 실험 (생능출판), 6장 연습문제
    시험자료 | 14페이지 | 2,500원 | 등록일 2025.01.09 | 수정일 2025.01.11
  • [A+] 중앙대 아날로그 및 디지털회로 설계실습9 4-bit adder 회로 설계 예비보고서
    : X요일 X조학번 / 이름 : XXXXXXXX / XXX9-1. 실습 목적조합논리회로의 설계 방법을 이해하고 조합논리회로의 한 예로 가산기 회로를 설계한다.9-2. 실습 준비물부품 ... 아날로그 및 디지털 회로 설계 실습-실습 9 예비보고서-4-bit adder 회로 설계학 과 : 전자전기공학부담당 교수님 : XXX 교수님제출일 : 2020.11.XX(X)조 ... -AND(NOR-NOR) 로직 회로를 설계한다.(D) XOR gate를 이용하여 보다 간소화된 다단계 조합 논리 회로를 설계한다.(E) 설계한 회로중 하나를 선택하여 2Bit 가산기 회로를 설계한다.
    리포트 | 4페이지 | 1,000원 | 등록일 2021.09.06
  • 중앙대학교 아날로그및디지털회로설계실습 설계실습 9. 4-bit Adder 회로 설계 A+ 예비보고서
    9-1. 실습목적조합논리회로의 설계 방법을 이해하고 조합논리회로의 한 예로 가산기 회로를 설계한다.9-2. 실습 준비물* 부품저항 330, 1/2W, 5% : 10개
    리포트 | 3페이지 | 1,000원 | 등록일 2022.09.15
  • [A+]중앙대 아날로그및디지털회로설계 실습 예비보고서9 4bitadder
    이 성립한다. : 논리곱을 논리합으로 논리합을 논리곱으로 바꿔주는 법칙으로 NOR은 보수 입력의 AND 게이트로 나타낼 수 있다는 뜻이다.ㄴ4. 실습 계획서4.1 전가산기 ... 단계 조합 논리 회로를 설계한다.E 설계한 회로중 하나를 선택하여 2Bit 가산기 회로를 설계한다. ... 1. 실습을 위한 이론적 배경:-부울 대수 : 변수, 상수, 연산자, 기본 공리 및 정리로 구성되어 있으며 부울 대수에 나타날 수 있는 상수 값은 0과 1 뿐이다. 현대
    리포트 | 10페이지 | 1,000원 | 등록일 2022.09.08
  • [예비보고서] 7.논리함수와 게이트
    예비 보고서설계실습 7. 논리함수와 게이트7-3. 설계실습 계획서7-3-1 XNOR 게이트 설계 및 특성 분석(A) AND, OR, NOT 게이트를 사용하여 NAND, NOR ... 서로 같을 때 1이 출력된다. 논리연산을 이용하여 생각하면 출력 X = AB+A’B’이며, 진리표와 게이트를 설계한 회로도는 다음과 같다.ABX001100010111(B) AND ... (High)에서 0V (Low)까지 변화시키며 논리함수의 입출력이 옳게 동작하는지 여부로 판단할 수 있다. 본 실습에서 사용하는 NAND gate 74HC00의 구성을 살펴보
    리포트 | 4페이지 | 1,000원 | 등록일 2023.01.03
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 결과보고서(과제)7
    아날로그 및 디지털회로설계 실습(실습7 결과보고서)소속전자전기공학부담당교수수업 시간학번성명설계실습 7. 논리함수와 게이트과제1. NAND 게이트 소자만을 이용하여 XOR 게이트 ... 의 등가회로를 구성하시오.위의 회로는 예비보고서에서 작성한 XOR Gate이다. 이를 다 NAND게이트로만 이용하면다음과 같이 표현할 수 있다.2. 4 x 2 인코더를 설계하시오 ... (Hint : 2개의 OR 게이트를 사용, 4개의 입력 중 한 가지는 사용되지 않으며 3개의 입력만 회로에 사용)< 4 X 2 인코더 >입력4입력3입력2입력1출력2출력100*************010100011이는 아래의 회로와 같이 표현할 수 있다.
    리포트 | 3페이지 | 1,000원 | 등록일 2022.09.14
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 예비보고서12
    아날로그 및 디지털 회로설계실습(실습12 예비보고서)소속전자전기공학부담당교수수업 시간학번성명예비 보고서설계실습 12. Stopwatch 설계 (동기순서 논리회로)실습날짜2021 ... , 디코더 등 다양한 디지털 회로 구성요소에 대한 이해를 높이고 Datasheet를 읽고 분석하는 능력과 원하는 회로를 설계할 수 있는 능력을 배양한다.2. 실습 준비물부품 ... 서플라이 (Power supply)1 대점퍼선다수3. 설계 실습 계획서3.1 설계 실습 방법에 나온 Stopwatch 제작 과정 중, 12-4-1 ~ 12-4-4에 필요한 회로 결선
    리포트 | 5페이지 | 1,500원 | 등록일 2022.09.14
  • 전전설2 실험1 결과보고서
    실험1. TTL design9/1~9/8전자전기컴퓨터공학부결과보고서1. 실험 목적TTL을 이용한 논리 회로 구성을 이해하고 다음과 같은 내용을 포함하여 실험 및 설계 능력을 함양 ... 한다.- OR 게이트논리 회로 실험- XOR 게이트논리 회로 실험- 반가산기 회로 실험- 전가산기 회로 설계2. 배경 이론 및 사전조사[2-1] TTL과 CMOS의 입력 및 출력 ... ] 1-bit 반가산기와 전가산기에 대하여 논리 회로도 및 동작을 조사하시오.두 개의 입력 비트(A, B)를 더하여 합(S)과 자리 올림 수(C)를 산출하는 논리 회로이다.Sum은 A
    리포트 | 8페이지 | 2,000원 | 등록일 2022.11.30
  • [예비보고서]중앙대학교 아날로그및디지털회로설계실습 래치와 플립플롭
    8-1. 실습 목적순차식 논리회로의 기본 소자인 래치와 플립플롭의 여러 종류에 대한 기능의 차이를 알아보고 동작 조건을 확인한다.8-2. 실습 준비물부품NAND gate 74HC ... upply) : 1대함수발생기 (Function generator) : 1대점퍼선 : 다수8-3. 설계실습 계획서8-8-1 RS 래치의 특성 분석(A) RS 래치의 진리표를 나타내 ... 고, 아래 그림 RS 래치의 이론적인 상태도를 그린다.Ans.NAND 게이트로 구성한 RS래치 회로는 다음과 같다.
    리포트 | 4페이지 | 1,000원 | 등록일 2023.06.23
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 06월 09일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
7:41 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감