• 통합검색(2,057)
  • 리포트(1,830)
  • 자기소개서(100)
  • 시험자료(85)
  • 방송통신대(39)
  • 논문(2)
  • 서식(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"2단논리회로" 검색결과 1,361-1,380 / 2,057건

  • 빅막의 식각 및 PR제거 예비보고서
    1. 실험제목SiO2 박막의 식각 및 PR 제거2. 실험목적여러 가지 전기 및 전자기기에 사용되는 반도체 소자의 제조공정은 박막재료의 세가지 공정으로 나뉘어 지는데 첫째로 증착 ... 널리 사용되는 실리콘 산화막 (silicon oxide; SiO2) 박막을 적절한 식각가스를 선택하여 반응성 이온식각장치(reactive ion etcher; RIE)를 이용 ... 하여 식각한다. 식각 전후의 산화막의 색깔 변화를 관찰하여 식각된 두께를 측정하고 식각에 의하여 형성된 패턴의 모양을 관찰한다.4. 실험절차(1) 산화막(SiO2)의 패터닝
    리포트 | 10페이지 | 1,500원 | 등록일 2009.11.26
  • 전압비교기
    1. 실험제목 : 전압 비교기2. 실험날짜 : 2008년 05월 07일3. 실험목적 : 연산 증폭기의 부궤환 방식의 전압비교기의 특성을 이해하고 실험을 통하여 비교기의 특성 ... 이라도 크면 +Vs,작-Vs으면 에 가까운 출력전압을 갖고 그림 b)의 회로에서는 그 반대의 값을 갖는다.Vi > Vref이면 출력전압은 양(+)의 전원전압과 같아지고 Vi < Vref ... 이 [70V/㎲]이상으로 커야 한다) 그림 c)와 같이 정현파신호를 비교기에 입력시킬 경우 훌륭한 구형파출력을 얻을 수 있다. 반전입력단자를 GND시키고 (Vref = 0) 비반전 입력
    리포트 | 12페이지 | 1,000원 | 등록일 2008.05.14
  • [공학]래치 및 플립플롭
    하도록 한 동기식 논리회로 Latch와 2개의 NAND 게이트로 구성논리회로진리표S R CLK Q(t+1) 0 0 Q(t) 이전상태의 유지 0 1 0 Reset State 1 0 1 ... 메모리 소자와 조합회로로 구성된 논리회로 출력이 입력뿐만 아니라, 메모리 소자의 출력에 따라 결정되는 논리회로 순서회로라고도 함 순서회로의 일반적인 회로 구성순서논리회로순서회로 ... 의 메모리 소자 플립플롭(Flip/Flop), 래치(Latch) 일반적인 메모리 소자 : RAM, ROM 등조합논리회로디지털 회로에서 게이트로 구성되어 단순하게 신호의 흐름에 따라
    리포트 | 12페이지 | 1,000원 | 등록일 2007.05.31
  • 화합물 반도체(Compound Semiconductor)
    형, N형 반도체가 되기 때문에 고집적화도 가능하다.화합물반도체의 단결정은 Si의 인상법과 거의 동일한 요령으로 제조할 수 있으나, 2종류 이상의 원소의 혼정이기 때문에 앞으로 많 ... 가 아니라 2종 이상의 원소가 비교적 간단한 정수비로 화학적 결합에 의해 구성된 소자로서 작용 하는 반도체이다. 화합물 반도체는 일정한 조성으로 완전한 균일성 을 갖고 있으며 그 성질 ... 화합물 반도체⇒GaAs, InP, InAs, GaSb등Ⅱ?Ⅳ화합물 반도체⇒Cds, ZnS, CdSe, ZnSe등기타 화합물 반도체⇒SiC, SnO2, PbS등또 2원 화합물
    리포트 | 11페이지 | 1,000원 | 등록일 2009.06.29
  • 디지털논리회로실험 - 제 11장 시프트레지스터와 시프트 카운터
    과정, 회로도 및 타이밍 다이어그램그리고 예비실험 및 조사2.1 Shift Register레지스터는 일종의 데이터 기억 소자이다. 이 중에서도 쉬프트 레지스터는 연속적인 클럭 명령 ... )과 리셋(Reset)을 걸어준다. 한편 클럭 펄스(CP) 인가 수에 따라 Q1, Q2, Q3에 논리 “1”이 쉬프트 된다. 이렇게 됨에 따라 다섯 번째 클럭 펄스에 대해서는 다시 ... 다.[그림 B]2.3 Shift Counter (존슨 카운터)존슨 카운터(Johnson Counter)는 타이밍 신호를 생성하기 위한 회로의 플립플롭의 수를 줄이기 위해 쉬프트 레지스터
    리포트 | 9페이지 | 1,500원 | 등록일 2008.12.08
  • 디지털공학실험 예비보고서
    +BDF을 인수분해를 통하여 다단 회로망식으로 바꾸어라. 2단 회로회로도와 다단 회로회로도를 작성하고, 두 회로망에 대하여 필요한 게이트 수, 결선 수, 그리고 최대 팬 ... 인을 비교하여 평가하여라. 또한, 다단 회로망을 구현하여 동작을 확인하여라.다단회로: f(A,B,C,D,E)=(A+B)(C+DE)2단다단게이트 수54결선 수43최대 팬인422단 회로도 ... 다단 회로도4.4 응용회로그림 4.10은 카드 리더기와 키패드로 구성된 2개의 문을 위한 간단한 보안시스템이다. 이 시스템을 위한 논리회로를 설계하라.만약 대응되는 코드를 포함
    리포트 | 7페이지 | 2,000원 | 등록일 2007.03.26
  • 양자 컴퓨터 조사
    다.2. 기존의 컴퓨터 기술과의 차이점a. 데이터표현컴퓨터의 기본은 0과 1로 표시되는 2진법 논리회로이다. 따라서 현재의 디지털 컴퓨터는 스위치를 켜거나(1) 끄는(0) 상태 ... 로서 전기가 흐르거나 흐르지 않는 형태로 2진법의 1 비트(Bit)를 구현한다. 그러나 물리학의 양자역학 원리를 이용한 양자컴퓨터는 기존과는 전혀 다른 원리로서 컴퓨터의 기본논리를 제시 ... 적으로 늘어나게 된다. 즉 2개의 큐비트라면 모두 4가지 상태(00, 01, 10, 11)를 중첩시키는 것이 가능하고 n개의 큐비트는 2의 n제곱만큼 가능하게 되므로, 입력 정보량
    리포트 | 5페이지 | 1,000원 | 등록일 2010.06.23
  • N체분계수기와 10진계수기
    실 험 예 비 보 고 서실험 단원 및 제목N체분계수기와 10진계수기검사란1) 실험 목적① T Flop-Flop을 P단 직렬접속한 계수기로서 2p보다 적은 다른 인수로 입력 주파수 ... 8421 10진 계수기는 [그림1]의 논리도와 같다.[그림1] 8421 decade counter.(2) 10진수의 2진수화(2'421) 코드계수기에서 그 계수상태가 1101이 ... 2로 나누어 놓은 체분 기능을 갖고 있다. T-FF을 P단 연결함에 의하여 입력 주파수 (1/2)p 배한 주파수를 최종단에서 얻을 수 있다. 많은 응용분야에서 2p 가 아닌 보다
    리포트 | 8페이지 | 2,500원 | 등록일 2009.07.11
  • 차동 증폭기
    : 50uF 2개? TR : 2SC 1815 - 4개Q2N2222 - 4개6. 실험방법1) 그림 5-4의 회로를 구성하라. 이 두 트랜지스터의 특성이 똑같은 것을 사용하여야 한다.VR ... 연결한후 Q1의 바이어스를 단락한 후 실습 내용 4)를 되풀이한다.8. 실험 시뮬레이션9. 참고자료1) 대학 전자회로 실험 / 신인철외 / 청문각 / 1997년 02월 28일2 ... 증폭기7. 관련이론차동 증폭기 (Differential Amplifier)는 두 입력 신호의 전압차를 증폭하는 회로이다. 연산 증폭기나 Emitter coupled 논리 게이트
    리포트 | 6페이지 | 1,000원 | 등록일 2007.11.13
  • 학습지도안(디지틀 공학 실험)
    시킬수 있다. 배운 이러한 모든 것들을 종합하여 조합회로와 순차회로의 설계 및 구현능력을 배양할 수 있다.2. 주별 학습단원 및 학습목표학습단원주요학습목표학습전략주요장비시간1.기본논리 ... 도록 한다.2.멀티바이브레이터회로에 대해 설명하고 이에 대한 74121 단안정 멀티바이브레이터 회로를 직접 설계하게 함으로써 이해시킨다.실무적 능력직접 신호생성회로를 설계하여봄을서 ... 게이트AND, OR, NAND, NOR 게이트의 동작특성을 이해하고, 기본 논리회로를 이해하고 회로의 구성방법과 측정방법을 이해할 수 있다.먼저기본적인 논리게이트 회로의 동작특성
    리포트 | 7페이지 | 1,500원 | 등록일 2007.01.04
  • cmos 디지털 ic의분류
    들은 오직 저(低, 논리 0)과, 고(高, 논리 1)이라고 불리는 두 가지 서로 다른 상태만을 가진다.MPU컴퓨터의 CPU(중앙처리장치)를 LSI화한 것으로 레지스터, 연산회로 ... 가 일정하다 (단 CELL의 WIDTH는 틀림) - BUILDING BLOCK 방식 : 임의의 CELL 크기를 갖도록 개발함 (WIDTH와 HEIGHT가 모두 틀림) ·장점 - 회로 ... 이나 상태에서 동작한다. 이러한 장치들은 컴퓨터, 네트웍, 모뎀 및 주파수 계수기 등에서 사용된다. 논리 게이트는 이진 데이터로 동작하는 디지털 IC를 만드는 기본적인 블록으로서, 신호
    리포트 | 11페이지 | 1,000원 | 등록일 2007.11.25
  • 삼각파발진기
    1.실험목적발진회로는 규정된 파형을 발생시키는 회로이다.실험에서는 구형파 발진기와 삼각파 발진기에 대해서 파형을 발생시키는 방법을 알아보는것이다.2.실험준비물UA741 OP ... 변하는 교류 전압과 같다. 입력 파형은 서서히 변하는 사인 곡선과 같은 파형이고, 출력은 높고 낮은 두 개의 논리 상태를 형성하는 구형파이다. 그림 3-42은 슈미트 트리거 회로 ... 므로 포화 상태가 되어 통전 상태가 된다. 입력 전압이 높아지면 TR1이 통전 상태가 되면서 컬렉터 전압이 낮아져서 TR2는 차단 상태가 된다.그림 3-43 슈미트 트리거 회로
    리포트 | 8페이지 | 2,000원 | 등록일 2008.11.15
  • 컴퓨터구조 7장 주관식 연습문제
    기억장치로서 여러종류의 레지스터가 프로세서 내에 존재한다.-연산기능ALU에 의해 산술연산과 논리 연산으로 구분된다-전달기능레지스터와 ALU간의 인터페이스인 버스를 통해 수행되며 내부 ... 준다. 제어기능과 연관된 동작은 마이크로 오퍼레이션이나 PC값의 변경에 의해 제어동작이 제어된다.2. 데이터 버스, 번지버스, 제어버스의 차이와 특성을 설명하시오-데이터버스기억장치 ... 의 지정번지에있는 데이터를 프로세서로 가져오거나, 지정번지에 데이터를 기억시킬때 사용되는 통로-번지버스주기억장치의 번지를 지정하기 위한 신호선이며 단방향 회선이다.-제어버스프로세서
    리포트 | 3페이지 | 1,500원 | 등록일 2008.11.23
  • 청소년 프로그램 개발과 평가
    적으로도 큰 문제가 될 소지를 다분히 가지고 있기 때문이다. 따라서 청소년들에 대한 지속적인 관심을 갖는 것은 가정의 차원에서도 그리고 사회의 차원에서도 모두 중요하다.2. 본론1 ... 이 있음을 분명하게 보여준 결과였다. 추거니는 ‘만성적인 스트레스가 변연계 구조의 발달에 나쁜 영향을 미쳤고, 뇌회로의 기능적인 연결이 그렇게 변한 것은 루마니아 고아들에게서 나타나 ... 가 되면 암컷과 수컷 간의 변화가 두드러진다. 마치 10대 청소년들과 같다. 암컷 원숭이들은 친구들과 놀던 것을 갑자기 중단하고 어미나 친척 관계에 있는 다른 암컷에게로 돌아가 몸단
    리포트 | 12페이지 | 3,900원 | 등록일 2011.04.16 | 수정일 2018.10.17
  • 4비트 전가산기 감산기 설계
    Waveform 이용2 장 . 관련 기술 및 이론 전가산기 (FULL ADDER) - 1 비트의 2 진수를 3 개 더하는 논리회로 - 3 개의 입력과 출력으로 구성 ( 입력 : x, y, c ... bench waveform 이용 2 의 보수 를 이용한 4bit 감산기 설계 . - 설계방법 : Behavioral Modeling - 시뮬레이션 방법 : Test Bench ... 1 1 1 1 1 1 Truth Table4 bit 전가산기 2 개의 4 비트 무부호화 2 진수와 캐리 (carry) 입력을 더하여 4 비트 합과 캐리 출력을 갖는 덧셈기 . 전덧
    리포트 | 22페이지 | 2,000원 | 등록일 2010.09.09
  • 비동기계수
    V. 순서 논리 회로 VI.메모리와 프로그램목차V. 순서 논리 회로 1. 순서 논리 회로와 플립플롭 2. 레지스터 3. 동기식 계수 회로 4. 비동기식 계수 회로학습목표1. 비 ... 동기식 계수기의 원리를 설명할 수 있다. 2. 비동기식 3비트 2진 리플 계수기를 구성 할 수 있다. 3. 비동기식 10진 리플 계수기를 구성할 수 있다.4. 비동기식 계수회로비동기 ... 계수기 (리플 계수기) 앞 단 플립플롭 출력 신호가 1 → 0 , (0 → 1) 변화 할 때마다 뒷 단 플립플롭의 출력신호가 바뀜 동기식, 비동기식 계수 회로공통 클럭 신호
    리포트 | 21페이지 | 2,000원 | 등록일 2007.04.10
  • 미래의 컴퓨터 - 양자컴퓨터
    하였다.2001년한국의 KAIST(한국과학기술원) 연구팀이 병렬처리 3비트 양자컴퓨터 개발에 성공.2003년일본 NEC와 이화학연구소가 공동으로 양자비트 2개를 결합한 고체 논리연산회로 ... 등의 분야에 유용한 것으로 알려져 있다.2. 양자 컴퓨터의 역사1950년대 이후, 트랜지스터를 이용한 논리소자의 크기와 소비전력은 지수적으로 감소해왔다. 이를 흔히 '무어의 법칙 ... 회로에서는 필연적으로 열이 발생하고 이는 연산 한 번에 회로를 몽땅 태우는 결과를 초래할 수도 있다. 이러한 의문에 대해 IBM 연구소의 베넷(C. Bennett)이 논리
    리포트 | 7페이지 | 2,500원 | 등록일 2008.11.24 | 수정일 2016.01.06
  • RS-422 란?
    의 노이즈에 매우 강하고 선로 저항에 따르는 전압강하가 적으므로 통신속도 및 접속거리에서 월등한 차이를 보인다. 단 송수신을 위해 각각 2가닥의 케이블이 필요하고 송신준비, 송신요구 ... 되는 방식으로 점대점 연결방식((point-to-point ; 점대점)물리적으로, 중개 장치를 통과하지 않고 한 지점에서 다른 지점으로 가는 채널이다. 논리적으로는 두 장비간의 통신을 말 ... 는 UART 칩에 의해 DTE 인터페이스로부터 내장(또는 외장) 모뎀이나 기타 다른 직렬장치들로 전송된다. 컴퓨터 내에 있는 데이터는 병렬회로를 따라 흐르지만 직렬장치들은 오직 한번
    리포트 | 5페이지 | 1,000원 | 등록일 2011.11.07
  • 실험 / Gate와 Flipflop을 이용한 comparator & counter & 7-segment 구현
    한다. 2의 보수는 0의 개념이 단 하나로 지정되기 때문에 오류가 발생하지 않는다.2의 보수란 0을 1로, 1을 0으로 바꿔준 후에 1을 더하는 방법이다.1 + (-1) = 0 ... . 이는 회로를 더욱 더 작게 만들려는 현재의 발전흐름과는 반대로 회로의 물리적 공간을 더 많이 요구하게 된다. 불필요한 게이트 개수는 그만큼의 경제적 손실로도 해석될 수 있 ... 이 3개(X,Y,Z) 이고, 출력이F이며, 그 동작은 X,Y,Z가 000, 011, 100, 111일 때, 출력 F 가 1 이 나오는 회로를 설계하고자 한다면 다음과 같은 Truth
    리포트 | 18페이지 | 4,000원 | 등록일 2009.12.23
  • [교육학]컴퓨터과목 문제지
    된다.18. 10진수 15 를 각 진수에 대해서 맞게 표현한 것은? (3점)① 7진수 22 ② 2진수 1110③ 8진수 18 ④ 4진수 34 ⑤ 16진수 F19. 논리회로중 두 개 ... 의 입력 조건 중에서 어느 하나가 참이되어도 그 결과가 참이 되는 논리회로는 ? (3점)① AND 회로 ② OR회로③ NOT 회로 ④ 반가산기회로 ⑤ 조합회로20. 컴퓨터 중독증을 위한 ... 에서는 수신만 가능한 방식은 무엇인가 ? (6점)( )주관식3.10진수 162 를 16진수로 표현하라. (6점)( )(16)주관식4.10진수 31을 2의 보수로 표현하시오.(단, 5
    리포트 | 4페이지 | 1,000원 | 등록일 2007.06.19
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 06월 15일 일요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
1:47 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감