• 통합검색(4,958)
  • 리포트(4,089)
  • 자기소개서(828)
  • 시험자료(20)
  • 논문(10)
  • 서식(5)
  • 이력서(3)
  • ppt테마(3)
판매자 표지는 다운로드시 포함되지 않습니다.

"회로설계실습" 검색결과 901-920 / 4,958건

  • 중앙대 아날로그 및 디지털 회로 설계 실습 3학년 2학기 카운터 설계 과제 14주차
    아날로그 및 디지털회로 설계 실습14주차 과제: 카운터 설계1. RS-Latch를 이용한 Chattering 방지회로설계하고 그 원리를 설명하시오.nand gate를 이용 ... 유지된다.위 회로에서 R입력에 접촉된 스위치가 S입력에 접촉되는 과정을 하나씩 보자.과정을 보기 전에 S입력이 들어가는 NAND gate를 S Nand, R입력이 들어가
    리포트 | 3페이지 | 1,000원 | 등록일 2021.06.28
  • 전기회로설계실습 2학년 실습 결과보고서 / 8. 전기회로설계실습 인덕터 및 RL회로의 과도응답(Transient Response)
    전기회로 설계 실습결과보고서(설계실습 8. 인덕터 및 RL회로의 과도응답(Transient Response))0. 요약RC회로와 쌍대(Duality)관계에 있는 RL회로의 시상수 ... 을 동시에 관찰할 수 있었고 크기나 위상 비교에 효과적이었다. 그리고 이번 실험의 핵심인 RC회로와의 쌍대성을 눈으로 확인하는데 큰 도움이 되었다. 대부분 설계실습계획에서 예상 ... ) 가변저항의 조절, 측정설계실습계획서에서 time constant가 τ = L/R = 10 µsec가 되게 하기 위한, 인덕터와 직렬연결된저항의 값은 R = 1 kΩ 라고 결론지
    리포트 | 9페이지 | 1,000원 | 등록일 2020.09.18 | 수정일 2020.10.22
  • 판매자 표지 자료 표지
  • 중앙대학교 전기회로설계실습(전자전기공학부) 7. RC회로의 시정수 측정회로 및 방법 설계
    1. 요약: 이 실험에서 RC회로설계하고 이를 측정하는 방법을 알기 위한 실습을 하였다. RC회로에서 시정수를 구해주기 위한 실험을 하였는데 먼저 DMM의 내부 저항을 구해주 ... 었다. Voltage divider를 이용해 내부저항 10.0787M옴을 구했고 이를 이용해 RC회로를 구성해주었다. Time constant는 22.4755s로 나왔다. 시간 ... 를 이용해 측정하기 때문에 오차가 발생했다고 예상한다. 하지만 오차율이 -1%내외로 나와 잘된 실험이라고 할 수 있다. 다음은 RC=10us가 되는 회로를 구성하고 입력 전압을 사
    리포트 | 8페이지 | 1,000원 | 등록일 2022.01.13 | 수정일 2022.09.27
  • 중앙대학교 전기회로설계실습 결과보고서 실습 12. 수동소자의 고주파특성측정방법의 설계
    커패시터115nF2. 설계실습 결과2.1 RC직렬 회로의 Transfer FunctionR = 10kΩ, C = 100nF이 직렬로 연결된 RC직렬 회로의 주파수 응답을 측정 ... 실험실습 12. 수동소자의 고주파특성측정방법의 설계20XXXXXX전자전기공학부XXX(제출기한 : 2019. 12. 06)1. 요약저항, 커패시터, 인덕터의 고주파 특성을 측정 ... 하는 회로설계하고 실험을 통하여 등가회로를 이해하며 이들 소자들이 넓은 주파수영역에서 어떻게 동작하는지 실험적으로 이해한다.측정값인덕터 저항28.5Ω10kΩ 저항9.926kΩ
    리포트 | 7페이지 | 2,000원 | 등록일 2020.09.04
  • 중앙대학교 전자회로설계실습 (결과보고서) A+ Push-Pull Amplifier 설계
    리포트 | 6페이지 | 1,000원 | 등록일 2022.03.16 | 수정일 2022.03.18
  • 중앙대학교 전자회로설계실습 (예비보고서) A+ Push-pull Amplifier 설계
    리포트 | 8페이지 | 1,000원 | 등록일 2022.03.16 | 수정일 2022.03.18
  • (A+)중앙대학교 전자회로설계실습 6 Common Emitter Amplifier 설계 예비보고서
    은 작아지나 amplifier gain은 변하지 않는다. (2차 설계 완료) 모든 node의 전압과 branch의 전류가 나타난 회로도와 이때의 출력파형을 PSPICE ... 위 회로와 같이 emitter저항을 사용한 Common Emitter Amplifier에서 Rsig = 50 Ω, RL = 5 kΩ, VCC = 12 V인 경우, β=100인 ... BJT를 사용하여 Rin이 kΩ단위이고 amplifier gain(υo/υin)이 –100 V/V인 증폭기를 설계하려한다. * 모든 계산결과는 반올림하여 유효숫자 세 자리까지만 사용
    리포트 | 10페이지 | 1,000원 | 등록일 2022.03.02
  • 공진회로(Resonant Circuit)와 대역여파기 설계 / 전기회로설계실습 예비보고서 중앙대 11
    설계 실습 예비보고서공진회로(Resonant Circuit)와 대역여파기 설계실험 목적 : RLC 공진 회로를 이용한 Bandpass, Bandstop filter를 설계, 제작 ... , 실험한다.설계 실습 계획서3.1● Q-factor가 1일 때w _{c} =2 pi TIMES15.92 TIMES10 ^{3} =6283.185w _{o} = {1} over
    리포트 | 6페이지 | 1,000원 | 등록일 2023.03.07
  • 전기회로설계실습 2학년 실습 결과보고서 / 10. 전기회로설계실습 RLC 회로의 과도응답 및 정상상태응답
    전기회로 설계 실습결과보고서(설계실습 10. RLC 회로의 과도응답 및 정상상태응답)0. 요약RLC 직렬 회로의 과도응답 및 정상상태응답을 측정하는 실험을 하였다. 첫번째로 저 ... 고 1 혹은 커패시터 성분에 의해서 오차가 발생하였다고 생각한다.3. 결론전체적으로 설계실습계획서에서 예상한 결과를 얻었다. 인덕터의 내부저항을 추가적으로 고려한 저항인 430.2 Ω ... 35%를 나타냈다. 그리고 저항을 제거하고 구형파를 인가한 LC회로에서 L C 각각에서 전압이 최대가 되는 주파수를 측정하였으며 두 경우에서 오차는 각각 3.7%, 5.3%이
    리포트 | 12페이지 | 1,500원 | 등록일 2020.09.18 | 수정일 2020.10.22
  • [A+] 중앙대 전기회로설계실습 4주차 예비보고서 (Thevenin 등가회로 설계)
    W, 5% 각 1개330Ω, 390Ω, 470Ω, 1kΩ, 1.2kΩ, 3.3kΩ,가변저항 : 20 kΩ, 2W 급 2개3. 설계실습계획서3.1 브리지회로에서R _{L}에 걸리 ... 전기회로 설계실습예비보고서학 부전자전기공학부학 번조이 름실 험 일제 출 일담당 교수설계실습 4. Thevenin 등가회로 설계1. 목적Thevenin 등가횔를 설계, 제작 ... .324456`V 이다.3.2a)V _{Th}와R _{Th}를 이론적으로 구하고 Thevenin 등가회로설계하여 회로도를 제출하라.①V _{TH`}V _{a} =5 TIMES {470
    리포트 | 5페이지 | 1,000원 | 등록일 2021.05.27
  • 판매자 표지 자료 표지
    아날로그 및 디지털 회로 설계 실습 결과보고서5 전압제어발진기
    아날로그 및 디지털 회로 설계 실습-실습 5 전압제어 발진기-학 과 :담당 교수님 :제출일 :조 :학번 / 이름 :. 설계실습 내용 및 분석설계한 전압제어 발진기 회로의 구현그림 ... 파형이 비선형으로 나타났다고 여겨진다.설계실습계획서에서 설계회로와 실제 구현한 회로의 차이점을 비교하고 이에 대한 이유를 서술한다.계획서와 실제 실습에서 모두 교재의 그림 5 ... 와 동일한 방법으로 회로를 구성하여 실습을 진행하였다.설계실습이 잘 되었다고 생각하는가? 실습이 잘 되었거나 못 되었으면 그 이유를 생각하여 서술한다.전반적으로 실습은 잘 진행
    리포트 | 10페이지 | 2,000원 | 등록일 2023.09.05 | 수정일 2023.10.24
  • 판매자 표지 자료 표지
    아날로그 및 디지털 회로 설계 실습 결과보고서3 스텝모터구동기
    아날로그 및 디지털 회로 설계 실습-실습3. 스텝 모터 구동기-학 과 :담당 교수님 :제출일 :조 :학번 / 이름 :3-4. 설계실습 내용 및 분석범용 이동 레지스터범용 이동 ... 했던 동작을 실제로 확인해 보시오.회로설계실습 계획서에 작성한 상기 표의 내용과 같이 동작하는지 확인하고자 다음 표의 내용과 같이 확인해보았다.순서CLRS0S1동작출력사진1 ... 으로 작성하되, 다음 사항을 검토하여 작성하라.- 본 실험실습에서 무엇을 하였으며 그 결과는 어떤가? 설계 사양에 따라 설계실습계획서에서 설계회로가 실제 구현되었을 때에도 설계
    리포트 | 15페이지 | 2,000원 | 등록일 2023.09.05 | 수정일 2023.10.24
  • 판매자 표지 자료 표지
    아날로그 및 디지털 회로 설계 실습 결과보고서6 위상제어루프
    아날로그 및 디지털 회로 설계 실습-실습 6 위상 제어 루프(PLL)-. 설계실습내용 및 분석위상제어루프의 설계그림 6-2의 위상 제어 루프를 구성한다.(Op amp의 동작전원 ... 실습에 대해서 측정 수치를 포함하여 서술한다. 그리고 만약 설계 실습이 잘 되지 않았다면 그 이유를 기술한다.먼저, 실험을 하는 동안, 전압제어발진기 내부의 capacitor를 10 ... : Rectangular)를 인가하여 그 출력은 제출한다.위와 같이 위상 제어 루프를 구성하였다. 전압제어 발진기 회로에 10nF짜리 capacitor를 연결한 모습이며, 입력신호가 5kHz 사각
    리포트 | 12페이지 | 2,000원 | 등록일 2023.09.05 | 수정일 2023.10.24
  • 전기회로설계실습 7. RC회로의 시정수 측정회로 및 방법설계 예비보고서
    전기회로설계실습 설계실습계획서설계실습 7. RC회로의 시정수 측정회로 및 방법설계1. 목적: 주어진 시정수를 갖는 RC회로설계하고 이를 측정하는 방법을 설계한다.2. 실습준비 ... SPDT(single pole double throw) 2개3. 설계실습계획서 (이론 3, 8장 참조)3.1 DMM으로 전압을 측정할 때 내부저항이 매우 크다는 것을 앞에서 실험 ... .368이므로 초기전류의 36.8%가 되는 지점까지의 시간을 측정한다.3.3(a) Time constant가 10 ㎲이며 저항과 10 ㎋ 커패시터가 직렬로 연결된 회로설계
    리포트 | 5페이지 | 1,000원 | 등록일 2021.07.08
  • [예비보고서]중앙대학교 전기회로설계실습 저항, 전압, 전류의 측정
    을 익힌다. 측정회로설계하고 실습을 통하여 확인한다.2. 준비물* 기본 장비 및 선 Function generator: 1 대DC Power Supply(Regulated DC
    리포트 | 9페이지 | 1,000원 | 등록일 2023.10.05
  • [결과보고서]중앙대학교 전자회로설계실습 Op Amp의 특성측정 방법 및 Integrator 설계
    할지 Integrator의 캐패시터와 저항의 크기를 통해 출력 파형을 예상할 수 있었다. 4.1 (A)에서 Open Loop Gain을 측정하기 위해 회로를 구성하고 출력을 관찰했다. 이상 ... 적인 Open Loop Gain은 무한대이지만 실제 회로도 무한대는 아니지만 매우 큰 이득을 갖기 때문에 큰 출력전압을 갖게 되는데 Op-Amp에 ±15를 인가해 Saturation ... 을 관찰할 수 있었다. 캐패시터와 적당한 크기의 저항으로 구성한 Integrator 회로로 2m/s 뒤에서 올라오는 약간 둥근 삼각파를 관찰할 수 있었다.
    리포트 | 5페이지 | 1,000원 | 등록일 2023.06.22
  • 판매자 표지 자료 표지
    중앙대 전기회로설계실습 결과보고서4_Thevenin 등가회로 설계(보고서 1등)
    설계실습 4. Thevenin 등가회로 설계요약 :Thevenin의 정리를 이해하고 이를 이용하여 등가회로(equivalent circut)을 설계하고, 실습을 통해 이론 ... 할 필요성이 있고, Thevenin정리가 그 방법 중 하나라고 할 수 있다.2. 설계실습 결과# 2.1(원본 회로 측정) 그림 1과 같이 회로를 구성하고 에 걸리는 전압을 측정하라 ... 었다고 볼 수 있다.3. 결론Thevenin의 정리를 이해하고 이를 이용하여 등가회로(equivalent circut)을 설계하고, 실습을 통해 이론적으로 구성한 회로와 비교했다. 본
    리포트 | 7페이지 | 1,500원 | 등록일 2023.06.26
  • 판매자 표지 자료 표지
    중앙대학교 전자회로설계실습 예비보고서1(분반1등)
    예비 보고서설계실습 1. Op Amp를 이용한 다양한 Amplifier 설계설계실습 계획서3.1 센서 측정 및 등가회로출력신호가 주파수 2 kHz의 정현파인 어떤 센서의 출력전압 ... , 출력단자에 voltage level marker를 연결하고 시뮬레이션 수행.)3.1에서 설계한 Thevenin 등가회로를 741 AMP의 (-) 단자와 연결한 회로를 구성 ... 꺾인 부분을 찾아볼 수 있다. 이는 프로그램을 시뮬레이션 하는 시간 간격 차이 때문이라고 생각된다.(C) 설계회로의 이득의 주파수 특성을 PSPICE를 이용하여 s
    리포트 | 14페이지 | 2,000원 | 등록일 2024.03.10
  • 중앙대 전자전기공학부 전기회로설계실습 2020년 2학기 A+ 자료 설계실습 8. 인덕터 및 RL회로의 과도응답
    전기회로 설계실습 결과보고서설계실습 8. 인덕터 및 RL회로의 과도응답1. 서론주어진 RL time constant, 시정수를 갖는 RL회로설계해보고 Oscilloscope ... 에서의 RL회로 파형2. 설계 실습 결과2.1 RL회로의 파형 확인먼저 실험에서 사용할 가변저항을 1kΩ으로 맞추고 인덕터의 내부 저항을 측정하였다.이때 인덕터는 471인덕터 ... 하기에 시간이 부족하여 일정 수준까지만 충 · 방전을 반복하고 있음을 확인하였다.설계 실습 7의 RC회로 실험과 더불어 설계 실습 8 RL회로 실습을 통해 RC, RL회로의 기본
    리포트 | 6페이지 | 1,500원 | 등록일 2021.10.31
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 08일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
9:36 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감