• 통합검색(4,950)
  • 리포트(4,089)
  • 자기소개서(820)
  • 시험자료(20)
  • 논문(10)
  • 서식(5)
  • 이력서(3)
  • ppt테마(3)
판매자 표지는 다운로드시 포함되지 않습니다.

"회로설계실습" 검색결과 861-880 / 4,950건

  • 판매자 표지 자료 표지
    [A+결과보고서] 실습 10. 7-segment / Decoder 회로 설계
    아날로그 및 디지털 회로 설계 실습-실습 10 결과보고서-7-segment/Decoder 회로 설계학 과 :담당 교수님 :제출일 :조/ 학번 / 이름 :10-4. 설계 실습 내용 ... 하였다.그림 1.10-4-2 7-Segment 구동 회로 설계설계실습계획서 10-3-3에서 그린 7-segment 구동 회로에 토글 스위치를 추가하여 설계한다. 10가지 다른 입력 값 ... 하였으며, 회로가 정상적으로 동작하였고 결과 또한 이전에 작성했던 진리표대로 측정되었기 때문이다.10-5-2 무엇을 느꼈는가? 또 이 설계실습을 통하여 무엇을 배웠는가?이번 실습
    리포트 | 12페이지 | 1,000원 | 등록일 2025.01.31
  • 판매자 표지 자료 표지
    [A+결과보고서] 설계실습 5. BJT와 MOSFET을 사용한 구동(switch) 회로
    전자회로설계실습 결과보고서설계실습 5. BJT와 MOSFET을 사용한구동(switch) 회로과목명교수명제출일학 과작성자조 원요약BJT와 MOSFET은 증폭 기능이 있는 대표적인 ... 반도체 소자이고 바이어스의 상태에 따라 증폭기, 스위치로 활용할 수 있다. 이번 실습에서는 BJT와 MOSFET을 활용하여 회로를 구성하고 전압, 파형을 확인하여 스위치로써 동작 ... 함을 확인하였다.4.설계실습 내용 및 분석4.1 부하가 emitter에 연결된 LED 구동회로 구현 및 측정실험에 들어가기에 앞서 본 실험에서 사용된 소자들의 실제 측정값을 에 기재
    리포트 | 10페이지 | 1,000원 | 등록일 2025.01.31
  • Thevenin 등가 회로 설계 중앙대 전기회로설계실습 예비보고서4
    ㏀, 1.2 ㏀, 33 ㏀* 가변 저항 : 20 ㏀, 2 W 급 2 개3. 설계 실습 계획서그림 1 과 같이 이 부하 인 브리지 회로의 Thevenin 등가 회로를 이론 및 실험으로구하고 비교하려한다 ... 1. 목적 : Thevenin 등가 회로설계, 제작, 측정하여 원본 회로 및 이론 값과 비교한다.2. 준비물* 기본 장비 및 선Function generator 1 대DC
    리포트 | 5페이지 | 1,000원 | 등록일 2020.09.28
  • 판매자 표지 자료 표지
    [A+예비보고서] 설계실습 5. BJT와 MOSFET을 사용한 구동(switch) 회로
    예비보고서설계실습 5. BJT와 MOSFET을 사용한구동(switch) 회로1. 목적BJT와 MOSFET을 이용하여 TTL 레벨의 전압(5V)으로 동작하는 RTL switch회로 ... 저항 50kΩ 1/4W4개가변저항 1kΩ 1/4W4개3. 설계실습 계획서아래 회로와 같이 BJT 2N3904를 사용하여 BL-B4531 ( LED를 구동하는 회로설계하려 한다 ... quare pulse를 선택한다면, 부하가 50Ω 일 때, 평균이 0V이고 +2.5V, -2.5V의 펄스를 생성한다. 설계한 구동회로에 1Hz, 5Vdc square pulse (50
    리포트 | 6페이지 | 1,000원 | 등록일 2025.01.31
  • 중앙대 전기회로설계실습2. 전원의 출력저항, DMM의 입력저항 측정회로 설계실습 내용 및 분석
    하는 회로설계, 제작, 측정하고 DC Pwer Supply의 사용법을 익힌다. 부하효과(Loading effect)를 이해한다.< 중 략 >4.3 DC power supply ... 요약 : 건전지와 DMM의, 내부저항을 측정하는 장치를 설계, 제작하고 측정하였다.건전지의 내부저항은 4.74 Ω 으로 측정되고, DMM으로 저항을 측정하기 위해서는 DMM내부
    리포트 | 6페이지 | 1,500원 | 등록일 2021.11.03
  • 10. 7-segment / Decoder 회로 설계 결과보고서 [2021년도 아날로그 및 디지털 회로 설계 실습 A+ 자료]
    아날로그 및 디지털 회로 설계 실습-실습 10 결과보고서-7-segment / Decoder 회로 설계학과 :담당 교수님 :제출일 :조 :학번 / 이름 :10-4. 설계실습 내용 ... 은 common pin인 3번 핀과 8번 핀을 접지를 인가한 후, 나머지 핀들에 전압을 인가하면 점등되는 것을 확인할 수 있다.10-4-2 7-Segment 구동 회로 설계설계실습 ... 계획서 10-3-3에서 그린 7-segment 구동 회로에 토글 스위치를 추가하여 설계 한다. 10가지 다른 입력 값에 대해 구현된 회로의 입력 단자와 출력 단자의 전압을 측정
    리포트 | 3페이지 | 1,000원 | 등록일 2022.10.24
  • 판매자 표지 자료 표지
    중앙대 전기회로설계실습 결과보고서7_RC회로의 시정수 측정회로 및 방법설계(보고서 1등)
    설계실습 7. RC회로의 시정수 측정회로 및 방법설계요약 : RC회로설계하고 이를 측정하는 방법을 알기 위한 실습을 진행하였다. 우선 DMM의 내부저항을 활용한 실습을 진행 ... 회로의 과도응답을 통해 커패시터의 성질을 이해하는 것이 필요하다.2. 설계실습 결과# 2.1그림 1DMM과 함께 매우 큰 저항이 연결될 경우 DMM의 저항이 연결된 저항의 전압 ... onstant가 10μs이고, 커패시터의 커패시턴스가 10nF인 RC회로에 Function generator를 이용해 진행한 실습의 경우, 커패시턴스는 11.3nF으로 참값인 10nF
    리포트 | 10페이지 | 1,500원 | 등록일 2023.06.26
  • 중앙대학교 전자회로설계실습 6 Common Emitter Amplifier 설계 예비보고서 (A+)
    3. 설계실습 계획서3.1 Emitter 저항을 삽입한 Common Emitter Amplifier 설계* 모든 계산결과는 반올림하여 유효숫자 세 자리까지만 사용한다. 위 회로 ... 하여 Rin이 ㏀단위이고 amplifier gain(vo/vin)이 –100 V/V 인 증폭기를 설계하려한다.(A) Early effect를 무시하고 이론부의 overall ... 과 branch의 전류가 나타난 회로도와 이때의 출력파형을 PSPICE로 Simulation하여 제출하라. 출력전압의 최댓값(Vmax), 최솟값(|Vmin|)은 얼마인가? Vmax
    리포트 | 6페이지 | 1,000원 | 등록일 2021.12.06
  • [예비보고서]중앙대학교 전자회로설계실습 Op Amp의 특성측정 방법 및 Integrator 설계
    으면 Differential 성분은 0이라고 추측하기 쉽다. 그러나 실제로는 그림 1과 같이 Op-Amp안의 설계를 보면 Offset-free op amp의 +단자에 가 연결되어있음을 확인 ... . : 최솟값typ. : 대푯값max. : 최댓값을 의미하며 Offset voltage의 경우 0에 가까울수록 이상적인 회로이기 때문에 min의 경우는 따로 지정할 필요성이 없기 때문이라고 생각한다
    리포트 | 10페이지 | 1,000원 | 등록일 2023.06.23
  • 판매자 표지 자료 표지
    전기회로설계실습 예비보고서 8. 인덕터 및 RL회로의 과도응답
    3. 설계실습계획서3.0 Time constant가 10mu s인 RL 직렬회로설계하여 제출하라.tau = {L} over {R} = {10 TIMES 10 ^{-3 ... }} over {R} =10 TIMES 10 ^{-6}을 만족해야 하므로R=1k OMEGA 이다.설계회로는 다음과 같다.3.1 Function generator(+) - 저항 ? 인덕터 ... (10 mH) - Function generator(-)의 순서로 연결된 회로에서 time constant를 10mu s로 하고자 할 때 저항을 계산하라.Function
    리포트 | 4페이지 | 1,000원 | 등록일 2024.06.22
  • 판매자 표지 자료 표지
    중앙대 전자회로 설계 실습 결과보고서4_MOSFET 소자 특성 측정
    설계실습 4 결과보고서. MOSFET 소자 특성 측정4. 설계실습 내용 및 분석 (결과 report 작성 내용)$ 4.1 MOSFET 회로의 제작 및 측정(A) 그림 1의 회로 ... 하였다.-설계실습계획서에서 설계회로와 실제 구현한 회로의 차이점을 비교하고 이에 대한 이유를 서술한다저항의 오차 그리고 MOSFET의 내부저항 등으로 인한 오차가 발생하였다.-설계 ... 는 공식은 이고, = 1/λ 이기 때문에, 식 = *Vov^2(1 + λ)에 의해 구할 수 있다. 식에 대입하면, = 270Ω이 나온다.5. 결론-본 설계실습에서 무엇을 하였으며 그
    리포트 | 5페이지 | 2,000원 | 등록일 2024.03.05 | 수정일 2024.03.11
  • [A+]중앙대 전자회로설계실습 예비보고서6 Common Emitter Amplifier 설계
    전자회로설계실습 04분반 9주차 과제설계실습 6. Common Emitter Amplifier 설계3.1 (A)(B)(C)(D)(E)(F)(G) 모든 node의 전압 ... 과 branch의 전류가 나타난 회로도이때의 출력파형 (자주색파형 : 입력파형, 청록색파형 : 출력파형)최대값과 최소값의 크기의 비율이 100%가 아닌 이유는 다음 식과 같이 출력이 입력 ... Amplifier gain96.613Overall voltage gain95.092(i) 추가한 회로도이때의 출력파형 (청록색파형 : 입력파형, 자주색파형 : 출력파형
    리포트 | 5페이지 | 1,000원 | 등록일 2020.09.22
  • [A+]중앙대 전자회로설계실습 예비보고서8 MOSFET Current Mirror 설계
    Ω이다RL값이 줄어들어도 위의 조건을 만족하기 때문에 M1은 saturation에서 동작한다. (D) PSPICE 회로
    리포트 | 4페이지 | 1,000원 | 등록일 2020.09.22
  • [A+]중앙대 전기회로설계실습 결과보고서4 Thevenin 등가회로 설계
    전기회로 설계 실습결과 보고서실습 4. Thevenin 등가회로 설계조2조학 과전자전기공학부학 번이 름담당 교수실험일2019.09.23제출일2019.09.30요약 : 5개의 저항 ... 로 정리로 다시 설계회로의 측정값을 비교했다. 이론적으로 RL에 흐르는 전류는 1mA, 걸리는 전압은 0.33V 였는데 실제 Thevenin 등가회로 정리를 이용한 회로에서 전류 ... 과 1개의 전압원으로 구성된 브리지회로를 Thevenin 등가회로를 이용하여 빠르고 편하게 원하는 값을 찾았다. 예비보고서에서 브리지회로에 대한 이론 값과 Thevenin 등가회
    리포트 | 4페이지 | 1,500원 | 등록일 2020.09.14
  • [A+]중앙대 전기회로설계실습 예비보고서4 Thevenin 등가회로설계
    전기회로 설계 실습예비 보고서실습 4. Thevenin 등가회로설계조2조학과전자전기공학부학번이름담당 교수실험일2019.09.23제출일2019.09.233. 설계실습 계획서3.1 ... 는 전류 IL = 0.344V/330Ω = 1.042mA3.3(a)1. DMM의 측정단위를 Vdc로 돌린다.2. 브리지회로(bridge circuit)의 330Ω을 제거한 후, 그 ... 사이에 DMM을 연결한다.3. power supply로 5V를 출력한다.4. DMM에 표시된 전압값을 측정한다.(b)1. DMM의 측정단위를 Ω으로 돌린다.2. 브리지회로
    리포트 | 4페이지 | 1,000원 | 등록일 2020.09.14
  • 판매자 표지 자료 표지
    중앙대학교 전자회로설계실습 예비2. Op Amp의 특성측정 방법 및 Integrator 설계 A+
    다. 그 이유가 무엇인지 기술한다. 그림의 회로에서 는 실제로는 OP-Amp 내부에 있는 것인데 마치 라는 입력 전압을 (+)입력단자에 인가한 것과 같은 Non ... -inverting configuration에 해당하므로 회로의 Closed-loop gain 식을 활용해 Offset voltage을 구하게 된다.
    리포트 | 5페이지 | 1,000원 | 등록일 2024.11.13
  • 판매자 표지 자료 표지
    중앙대 전자회로 설계 실습 결과보고서5_BJT와 MOSFET을 사용한 구동회로
    ) Breadboard에 구현된 회로의 사진을 찍어 제출한다.$$ 5. 결론본 설계 실습에서는 3가지 실험을 하였다. BJT와 MOSFET을 이용하여 LED라는 소자를 구동시키고, 결과 ... generator를 조정하고 oscilloscope로 확인한다.* Vpp 설정을 2배로 크게하여 위와 같이 출력이 나옴.(B) 3.1에서 설계한 그림 1의 회로를 가능한 한 그림 1과 거의 ... 의 특성으로 인해 나타난다.$$ 4.2 부하가 BJT Inverter에 연결된 LED 구동회로 구현 및 측정(A) 4.1의 회로를 그대로 두고 3.2에서 설계한 그림 2의 회로
    리포트 | 9페이지 | 2,000원 | 등록일 2024.03.05 | 수정일 2024.03.11
  • 판매자 표지 자료 표지
    A+ 2021 중앙대학교 전기회로설계실습 결과보고서 11 공진회로(Resonant Circuit)와 대역여파기 설계
    설계실습 11. 공진회로(Resonant Circuit)와 대역여파기 설계1. 서론RLC 공진회로를 이용한 Bandpass, Bandstop filter를 설계, 제작, 실험 ... 한다.2. 설계 실습 결과4.1실험계획서에서 설계한 RLC직렬 bandpass filter (Q = 1, Q = 2(변경))를 구성하고 R에 걸리는 전압을 출력이라 하였을 때 ... transfer function의 크기를 주파수를 변화시키면서 측정하라. 입력은 2 V(peak to peak) 정현파를 사용하라. 설계실습계획서에서 결정한 주파수에서 측정하라. 저항
    리포트 | 14페이지 | 1,000원 | 등록일 2022.09.01
  • 중앙대학교 전자회로설계실습 6 Common Emitter Amplifier 설계 결과보고서 (A+)
    4.1 Common Emitter Amplifier(1차 설계)의 구현 및 측정(A) Function generator를 제외한 1차 설계 회로를 가능한 한 그림 1과 거의 같
    리포트 | 4페이지 | 1,000원 | 등록일 2021.12.06
  • 판매자 표지 자료 표지
    [A+]중앙대학교 마이크로프로세서 응용회로설계실습 clcd 실습 결과보고서
    마이크로프로세서응용회로설계실습7주차 결과보고서소속공과대학 전자전기공학부담당교수강의시간학 번성 명교재 p.59에 있는 3문제에 대한 답을 간단히 작성하시오.“Hello”라는 한 개 ... 있도록 이러한 과정을 4회 실행하였으며 실행 결과는 위의 네 장의 사진이다.마지막으로 이번 실습 진행에 사용된 코드 main.c와 clcd.c의 내용을 아래에 첨부한다.[main.c][clcd.c]PAGE \* MERGEFORMAT2
    리포트 | 9페이지 | 1,000원 | 등록일 2023.03.27 | 수정일 2023.04.04
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 08일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
8:56 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감