• 통합검색(4,957)
  • 리포트(4,089)
  • 자기소개서(827)
  • 시험자료(20)
  • 논문(10)
  • 서식(5)
  • 이력서(3)
  • ppt테마(3)
판매자 표지는 다운로드시 포함되지 않습니다.

"회로설계실습" 검색결과 761-780 / 4,957건

  • 판매자 표지 자료 표지
    아날로그 및 디지털 회로 설계 실습 결과보고서8 래치와 플립플롭
    아날로그 및 디지털 회로 설계 실습-실습 8 래치와 플립플롭-8-4 설계실습 내용 및 분석PSPICE를 활용한 RS래치 구현 및 동작PSPICE를 사용하여 그림 9-1의 회로 ... )의 형식으로 작성하되, 다음 사항을 검토하여 작성하라.-본 설계실습에서 무엇을 하였으며 그 결과는 어떤가? 수치를 포함하여 요약한다. --설계실습계획에서 설계회로와 실제 구현 ... 한 회로의 차이점을 비교하고 이에 대한 이유를 서술한다.-설계실습이 잘되었다고 생각하는가? 실습이 잘되었거나 못 되었으면 그 이유를 생각하여 서술한다.이번 설계실습에서는 clk값
    리포트 | 11페이지 | 2,000원 | 등록일 2023.09.05 | 수정일 2023.10.24
  • 판매자 표지 자료 표지
    아날로그 및 디지털 회로 설계 실습 결과보고서7 논리함수와 게이트
    아날로그 및 디지털 회로 설계 실습-실습 7 논리함수와 게이트-설계실습 내용 및 분석설계한 논리게이트 구현 및 동작Low(0) 값, High(1) 값, Vcc를 각각 0V, 5V ... 을 하였으며 그 결과는 어떤가? 수치를 포함하여 요약한다. 설계실습계획에서 설계회로와 실제 구현한 회로의 차이점을 비교하고 이에 대한 이유를 서술한다. 설계실습이 잘되었다고 생각 ... 었다. 특히 이번 실습은 현재 배우고 있는 ASIC 설계 과정과 맞물려 그간의 Digital 회로의 가장 기본적인 게이트의 특성을 이해하는 데 많은 도움을 주었다. 또한, 이번
    리포트 | 24페이지 | 2,000원 | 등록일 2023.09.05 | 수정일 2023.10.24
  • [A+]중앙대 아날로그및디지털회로설계실습 예비보고서11 카운터 설계
    아날로그및디지털회로설계실습 05분반 13주차 예비보고서설계실습 11. 카운터 설계11-3-1- 4진 비동기 카운터 회로도- 파형Q1신호의 주파수 = 1/T1 = 1/2us = 0 ... .5MHz , Q2신호의 주파수 = 1/T2 = 1/4us = 0.25MHz11-3-2- 8진 비동기 카운터 회로도: CLK 입력을 switch로 설정하였고 변화하는 파형을 관찰 ... 가 바뀌도록 하였다.11-3-3- 10진 비동기 카운터 회로도: CLK 입력을 switch로 설정하였고 변화하는 파형을 관찰하기 위해 임의의 시간을 설정하였다. 출력부분에는 LED
    리포트 | 4페이지 | 1,000원 | 등록일 2021.10.09
  • (중앙대)마이크로프로세서 응용회로설계실습 LED 결과보고서
    1. 교재 ‘그림 25’ 회로도를 참고하여 LED를 ON시키기 위해서 Register에 0을 넣어야하는 이유를 간단히 설명하시오.그림 25의 LED의 연결 방향을 보
    리포트 | 2페이지 | 1,000원 | 등록일 2021.08.13
  • 판매자 표지 자료 표지
    아날로그및디지털회로설계실습_4bit-Adder_결과보고서
    9-4. 설계실습 내용 및 분석9-4-3 설계한 전가산기 회로의 구현 (2-비트 전가산기 회로)설계실습계획서에서 그린 2-Bit 전가산기 회로를 스위치와 LED를 추가하여 설계 ... 및 구현한다. 4가지 다른 입력 값에 대해 구현된 회로의 입력 단자와 출력 단자의 동작을 LED로 확인한다.
    리포트 | 12페이지 | 1,000원 | 등록일 2023.04.01
  • 디집적, 디지털집적회로설계 실습과제 12주차 인하대
    가 사용되어 총 28개의 트랜지스터로 구성되어 있다.트랜지스터 레벨 회로를 살펴보면, 과제의 조건대로 mobility의 비율 를 만족하도록 transistor의 size를 결정 ... 했다. 우선 출력 carry cout을 결정하는 회로단부터 살펴보자.그림2는 cout을 결정하는 회로이다. 트랜지스터의 size를 결정하기 위해서는 pull up network ... 와 비교했을때도 동일한 delay가 결정되어야 한다. Inverter의 경우 pull up, down network에 각각 1개의 트랜지스터가 연결된 회로이다. 이제 !cout
    리포트 | 17페이지 | 1,500원 | 등록일 2021.08.31
  • 디집적, 디지털집적회로설계 실습과제 7주차 인하대
    inverter를 작성했다. 트랜지스터 레벨 cmos 회로를 보고 작성했고 두개의 MOSFET으로 작성했다. 작성은 이전 과제에서의 inverter 구현과 같다. NAND gate ... 도 마찬가지로 이전과제에서 이미 구현을 했고 트랜지스터 레벨 cmos 회로를 보고 작성했다. AND gate는 회로도 그대로 NAND의 출력을 out1로 받아 inverter의 입력 ... gate는 NAND와 INV를 사용했다.다음은 OR gate의 subckt이다. 마찬가지로 아래의 트랜지스터 레벨 cmos 회로를 보고 작성했다.출력이 아닌 노드는 w로 선언
    리포트 | 8페이지 | 1,500원 | 등록일 2021.08.31
  • (중앙대)마이크로프로세서 응용회로설계실습 FND 결과보고서
    1. argument.c 를 argument 이름으로 컴파일 하고 (gcc 이용하여) $ ./argument 123 abc 으로 실행시킨 뒤 출력결과를 첨부하고, 결과를 설명하시오.argument.c 의 main함수 코드는 공백을 기준으로 나누어진 string의 개수인..
    리포트 | 3페이지 | 1,000원 | 등록일 2021.08.13
  • [A+] 중앙대 아날로그 및 디지털회로 설계실습12 Stopwatch 설계 예비보고서
    아날로그 및 디지털 회로 설계 실습-실습 12 예비보고서-Stopwatch 설계학 과 : 전자전기공학부담당 교수님 : XXX 교수님제출일 : 2020.12.XX(X)조 :X요일 ... X조학번 / 이름 : XXXXXXXX / XXX12-1. 실습 목적Stopwatch 설계를 통하여 카운터, 분주회로, 클럭 회로, 디코더 등 다양한 디지털 회로 구성요소에 대한 ... 이해를 높이고 Datasheet를 읽고 분석하는 능력과 원하는 회로설계할 수 있는 능력을 배양한다.12-2. 실습 준비물부품Inverter 74HC04: 8개NAND gate
    리포트 | 3페이지 | 1,000원 | 등록일 2021.09.06
  • [중앙대학교 전기회로설계실습] A+ 예비보고서 7. RC회로의 시정수 측정회로 및 방법 설계
    오실로스코프의 단자를 연결하였을 때 파형이 어떻게 될 것인가 설명하라Funtion generator, 저항, 커패시터의 순서로 연결하고 저항의 양단에 오실로스코프의 단자를 연결한다면 전류가 CH1의 접지단자로 흘러들어가서 커패시터에는 전류가 흐르지 않게 될 것이다. 따..
    리포트 | 4페이지 | 1,500원 | 등록일 2023.03.13
  • 판매자 표지 자료 표지
    중앙대 전자회로 설계 실습 예비보고서 2_Op Amp의 특성측정 방법 및 Integrator 설계
    설계실습2. Op Amp의 특성측정 방법 및 Integrator 설계$ 3.1 Offset Voltage, Slew Rate3.1.1 Offset Voltage 개념아래의 그림 ... Voltage 측정방법 설계(A) 이상적인 Op Amp를 사용하여 100㎐에서 Gain이 100(V/V), 1000(V/V)인 Inverting Amplifier를 설계하고 회로도를 제출 ... 설계(A) 입력저항이 530Ω이며, 4(-2V~2V)의 1㎑ 구형파를 인가했을 때 4의 삼각파를 출력하는 이상적인 적분기를 설계하고 PSPICE를 이용하여 회로, 입력전압과 출력전압
    리포트 | 8페이지 | 2,000원 | 등록일 2024.03.05 | 수정일 2024.03.11
  • 판매자 표지 자료 표지
    중앙대 전자회로 설계 실습 결과보고서2_Op Amp의 특성측정 방법 및 Integrator 설계
    하고, Op Amp를 이용하여 목적에 맞는 회로설계할 때 더욱 정확한 결과 값을 얻을 수 있도록 이해할 수 있는 실험을 진행했다.또한 Integrator 회로에서 커패시터 Op ... Op Amp의 특성을 측정하고, Integrator를 설계하여 slew-rate에 대해 알아볼 수 있도록 하는 실험이었다.2. 설계실습 결과$$ 4.1 Offset Voltage ... 결과레포트 2. Op Amp의 특성측정 방법 및 Integrator 설계1. 서론이상적인 Op Amp와 실제 Op Amp 에는 여러가지 한계가 존재한다. Offset
    리포트 | 9페이지 | 2,000원 | 등록일 2024.03.05 | 수정일 2024.03.11
  • 11. 카운터 설계 결과보고서 [2021년도 아날로그 및 디지털 회로 설계 실습 A+ 자료]
    아날로그 및 디지털 회로 설계 실습-실습 11 결과보고서-카운터 설계학과 :담당 교수님 :제출일 :조 :학번 / 이름 :11-4. 설계실습 방법11-4-1 비동기 8진 카운터 ... 으로 작성하되, 다음 사항을 검토하여 작성하라.- 예상했던 대로 회로가 동작하지 않았을 경우, 그 이유를 설명하고 어떻게 문제를 해결하였는지 기술하고, 이 설계실습을 통하여 배운 점과 느낀 점 그리고 앞으로 개선할 점 등에 대하여 논한다. ... 설계(A) 그림 11-1과 같이 회로를 결선한다.(B) 출력 Q1, Q2, Q3에 LED를 연결한다. (330Ω저항과 LED를 직렬으로 연결하고 결과레포트에 그 이유를 서술
    리포트 | 6페이지 | 1,000원 | 등록일 2022.10.24
  • [A+] 중앙대 아날로그 및 디지털회로 설계실습11 카운터 설계 예비보고서
    아날로그 및 디지털 회로 설계 실습-실습 11 예비보고서-카운터 설계학 과 : 전자전기공학부담당 교수님 : XXX 교수님제출일 : 2020.12.XX(X)조 : X요일 X조학번 ... / 이름 : XXXXXXXX / XXX11-1. 실습 목적JK Flip Flop를 이용한 동기식, 비동기식 카운터를 설계해 보고 리셋 기능을 이용하여 임의의 진수의 카운터를 제작 ... 할 수 있는 능력을 배양한다. 또한 chattering 방지 회로에 대하여 학습한다.11-2. 실습 준비물부품JK Flip Flop 74HC73: 4개NAND gate 74HC00
    리포트 | 4페이지 | 1,000원 | 등록일 2021.09.06
  • 실습6.위상제어루프PLL 예비보고서 중앙대 아날로그 및 디지털 회로 설계 실습
    와 feedback 회로로 들어온 신호의 주파수를 비교하여 그 위상 차이를 검출해낸다.실험에서는 XOR gate 를 이용하였다.2. 루프필터 Loop filterXOR gate ... 에서 검출해낸 위상을 전압의 크기로 VCO 를 제어하는 dc 전압으로 바꿔주는 역할을 한다. (적분기) 이때 전압의 크기는 위상 차이의 평균 전압이다. RC 회로로 구성된 LPF 를 사용 ... 은 디지털 회로와 아날로그 회로 둘 다에서 사용되는데 디지털 시스템에서는 위상을 맞추어주는 클럭에 이용, 통신에서 PLL 은 원하는 주파수를 수신, 송신할 수 있게 만들어준다
    리포트 | 14페이지 | 1,000원 | 등록일 2021.07.17
  • [A+]중앙대학교 아날로그및디지털회로설계실습 Stopwatch 설계 예비보고서
    를 선택하며 74HC192/193 칩은 up 카운트용 클럭 핀과 down 카운트용 클럭핀이 별도로 있어서 목적에 맞는 클럭 핀에 클럭을 인가하면 된다. 실습목적Stopwatch 설계 ... 를 통하여 카운터, 분주회로, 클럭 회로, 디코더 등 다양한 디지털 회로 구성요소에 대한 이해를 높이고 Datasheet를 읽고 분석하는 능력과 원하는 회로설계할 수 있는 능력을 배양한다. ... 크게 BCD to 7 Segment decoder 와 BCD 카운터, Binary 카운터 두 가지만 정리하겠다.BCD to 7 Segment decoder디지털 회로의 출력은 대
    리포트 | 5페이지 | 1,000원 | 등록일 2021.09.02
  • [A+][중앙대학교 전자회로설계실습] 실습5 BJT와 MOSFET을 사용한 구동(switch) 회로 예비보고서
    전자 회로 설계 실습설계 실습 5. BJT와 MOSFET을 사용한 구동(switch) 회로과목명전자회로설계실습담당교수제출일2021.04.18작성자※ 아래 회로와 같이 BJT 2N ... 3904를 사용하여 BL-B4531 (V_F=2 V,I_F=20 mA) LED를 구동하는 회로설계하려한다. 구동신호(VIN)는 1 Hz, 5 Vdc의 square pulse ... 한다. 설계한 구동회로에 1 Hz, 5 Vdc square pulse (50%)를 인가하려면 함수발생기의 전압(Vpp), OFFSET을 어떻게 조정해야하는가?⇒함수발생기의 내부저항은50
    리포트 | 6페이지 | 1,000원 | 등록일 2022.03.30 | 수정일 2022.04.20
  • 금오공대 아날로그회로응용설계 - 데이터 변환기 PSpice 이용 ADC 설계실습 레포트
    3. Simulation 결과 분석1) ADC_RECONSTRUCT 신호의 의미와 이를 위해 구현된 behavioral block의 의미를 파악하라.: ADC_RECONSTRUCT 신호의 의미는 CNVRT 핀에서 클럭 신호가 L에서 H가 될 때 샘플링된 값들을 디지털 ..
    리포트 | 5페이지 | 10,000원 | 등록일 2021.07.02 | 수정일 2022.01.20
  • [중앙대 아날로그및디지털회로설계실습]설계실습2(Switching Mode Power Supply(SMPS)) 결과보고서
    의 출력의 Duty rate D에 의해 SMPS의 출력이 결정되는 SMPS의 동작원리를 이해할 수 있었다.2. 설계실습 결과(1) PWM 제어회로① PWM 제어회로를 구성한다.설계실습 ... us)임을 확인했다. (사진에 출력, 주기 빨간 팬으로 표시)(2) Buck Converter① Buck Converter 회로를 구성한다.설계실습 계획 시 설계한대로 Buck ... 까지의 설계실습을 통해 L, C가 포함된 회로는 항상 오차가 컸던 것을 감안한다면 L, C 때문인 것 같다.(3) Boost Converter① Boost Converter 회로
    리포트 | 6페이지 | 1,000원 | 등록일 2020.08.11
  • [A+중앙대전회실] LPF와 HPF 설계 결과보고서 전기회로설계실습
    generator1. 서론커패시터와 인덕터의 가장 기본적인 응용인 고/저주파 필터를 설계한다. 원하는 주파수를 증폭시켜 전달하는 주파수 필터는 회로 설계에서 기초적으로 포함되는 중요 ... 한 부분이다. 따라서 직렬 RC, RL 회로에서 어떤 소자를 통해 각 필터를 구현할 수 있는지 직접 회로설계하여 이해해본 다. 이 과정에서 인덕터와 커패시터에 대한 이해도를 높 ... 이고, 실제 회로 설계에서 이 소자들을 다루는 법에 능숙해질 수 있도록 한다.3. 결론가변저항, 커패시터를 직렬로 연결하여 LPF회로를 구성한다. 함수발생기로 주파수
    리포트 | 9페이지 | 1,000원 | 등록일 2021.09.20
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 08일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
9:06 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감