• AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • 통합검색(4,418)
  • 리포트(3,375)
  • 자기소개서(691)
  • 시험자료(188)
  • 방송통신대(139)
  • 논문(15)
  • 서식(4)
  • 노하우(3)
  • ppt테마(2)
  • 이력서(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"디지털논리설계" 검색결과 61-80 / 4,418건

  • [A+]중앙대 아날로그및디지털회로설계실습 과제 논리함수와 게이트 (10주차)
    아날로그 및 디지털 회로설계실습10주차 논리함수와 게이트 과제1.NAND 게이트 소자만을 이용하여 만든 XOR 게이트 등가회로: 진리표입력A입력B출력Y*************.4
    리포트 | 2페이지 | 1,000원 | 등록일 2021.10.09
  • [A+][예비레포트] 중앙대 아날로그 및 디지털 회로 설계실습 7. 논리함수와 게이트
    실습 7. 논리함수와 게이트실습목적여러 종류이 게이트의 기능을 측정하여 실험적으로 이해한다.설계실습계획서2-1 XNOR 게이트 설계 및 특성 분석AND, OR, NOT 게이트 ... 가 다른 구형파가 나올 것이다. 이 주파수 차이를 이용하여 딜레이를 측정할 수 있다.2-2 NAND 게이트 설계 및 특성 분석Vcc를 5V (논리값 1)에서 0V (논리값 0 ... 도를 설계한다.AND 게이트에 NOT게이트를 연결하여 NAND게이트를 만든다.OR게이트에 NOT게이트를 연결하여 NOR게이트를 만든다.NOT게이트 2개, AND게이트 2개, OR
    리포트 | 4페이지 | 1,000원 | 등록일 2022.04.08
  • 7. 논리함수와 게이트 예비보고서 - [아날로그및디지털회로설계실습 A+ 인증]
    아날로그 및 디지털 회로 설계 실습-실습 7 예비보고서-논리함수와 게이트소속중앙대학교 전자전기공학부담당 교수님*** 교수님제출일2021.10.28(목)분반, 조**분반, *조학번 ... 2*******이름***1. 실습을 위한 이론적 배경:디지털 시스템은 입출력을 두 개의 전압값이나 레벨로 나타내며 양논리시스템과 음논리시스템으로 나눌 수 있다. 실험에서는 5V ... 할 수 있는 방법의 실험 방법을 설계한다.전파 지연 시간은 논리회로가 입력신호를 받고서 출력 결과를 나타낼 때까지 걸리는 시간을 의미한다. 이 전파 지연 시간이 게이트의 입출력
    리포트 | 11페이지 | 1,000원 | 등록일 2022.10.02 | 수정일 2023.01.03
  • [A+]중앙대 아날로그및디지털회로설계 실습 예비보고서 7 논리함수와 게이트
    - 반가산기 : 2진수 2개를 더하는 경우 2개의 2진수를 더해 다음 자리 올림수를 출력하는 경 우- 전가산기 : 자리 올림수를 포함하여 3개의 2진수를 더하는 경우.- 디코더 : 2진 부호, DCD 부호 등 여러가지 부호를 부호 없는 형태로 변환하는 회로이다. (해 ..
    리포트 | 10페이지 | 1,000원 | 등록일 2022.09.08 | 수정일 2022.09.16
  • 중앙대 아날로그 및 디지털 회로 설계 실습 3학년 2학기 논리함수와게이트 예비
    아날로그 및 디지털회로 설계 실습9주차 예비: 논리함수와 게이트전자전기공학부20160000 하대동고릴라1. XNOR 게이트 설계 및 특성 분석(A) AND, OR, NOT 게이트 ... }를 5(V) (논리값 1)에서 0(V) (논리값 0)로 단계적으로 변화시켜서 NAND 게이트가 동작하는 최소 정격 전압을 구하는 설계 방법을 생각하고, 그 단계적 방법을 구체 ... 의 회로도를 설계한다.↑NAND 게이트↑NOR 게이트↑XOR 게이트XNOR 진리표ABY=A?B=bar{A``` OPLUS B}001010100111↑XNOR 게이트(XOR 출력
    리포트 | 8페이지 | 1,500원 | 등록일 2020.12.23
  • [A+] 중앙대 아날로그 및 디지털회로 설계실습7 논리함수와 게이트 예비보고서
    아날로그 및 디지털 회로 설계 실습-실습 7 예비보고서-논리함수와 게이트학 과 : 전자전기공학부담당 교수님 : XXX 교수님제출일 : 2020.11.XX(X)조 : X요일 X조학 ... 는 방법의 실험 방법을 설계한다.실제 게이트에 입력 신호가 가해지고 게이트의 종류에 따른 논리 연산 결과가 게이트의 출력으로 나올 때까지는 약간의 시간이 걸리는데, 이 시간 딜레이 ... -2 NAND 게이트 설계 및 특정 분석(A) Vcc를 5V (논리값 1)에서 0V (논리값 0)로 단계적으로 변화시켜서 NAND 게이트가 동작하는 최소 정격 전압을 구하는 설계
    리포트 | 5페이지 | 1,000원 | 등록일 2021.09.06
  • [A+]중앙대학교 아날로그및디지털회로설계실습 논리함수와 게이트 예비보고서
    1. 서론디지털 시스템에 있어서 입·출력을 두 개의 전압값이나 레벨(level)로 나타내는데, 본 파트에 서는 입·출력을 두 개의 전압레벨로 표기할 때 양논리시스템 ... (positive logic system)을 적용 하여 논리레벨을 결정하기로 한다. 예를 들어, 논리레벨 전압값으로 +5V와 0V가 있을 때 +5V를 HIGH(1) 레벨로 하고 0V를 LOW(0 ... . 설계실습 계획서7-3-1 XNOR 게이트 설계 및 특성 분석(A) AND, OR, NOT 게이트를 사용하여 NAND, NOR, XOR 게이트의 기능을 갖는 회로도를 그리고
    리포트 | 13페이지 | 1,500원 | 등록일 2021.09.02
  • [A+] 중앙대학교 아날로그및디지털회로설계실습 결과보고서 7. 논리함수와 게이트
    설계 실습 7에서는 여러 종류의 논리게이트를 직접 설계하고, 기능을 확인해보는 실험을 진행하였다. 첫 번 째로, AND, OR, NOT 게이트를 사용하여 NAND, NOR ... , XOR 게이트를 설계해보았다. 진리표와 동일한 출력을 나 타내는 것을 알 수 있었다. 두 번째로, NAND 게이트만을 이용하여 AND, OR, NOT 게이트를 만들고, NAND 게 이 ... 전압이 2.6 [V]임을 확인하였다. 마지막으로. 4x2 Encoder를 두 가지 방법으로 설계를 해보았고, 모두 정상적으로 동작하는 것을 확인하였다.
    리포트 | 11페이지 | 1,000원 | 등록일 2023.02.06 | 수정일 2023.02.10
  • [A+]중앙대 아날로그및디지털회로설계실습 예비보고서7 논리함수와 게이트
    아날로그및디지털회로설계실습 05분반 9주차 예비보고서설계실습 7. 논리함수와 게이트7-3-1 (A)- NAND의 기능을 갖는 회로도입력1입력2출력001011101110- NOR
    리포트 | 5페이지 | 1,000원 | 등록일 2021.10.09
  • [A+] 중앙대학교 아날로그 및 디지털 회로 설계실습 예비보고서 7. 논리함수와 게이트
    7-3-1 XNOR 게이트 설계 및 특성 분석(A) AND, OR, NOT 게이트를 사용하여 NAND, NOR, XOR 게이트의 기능을 갖는 회로도를 그리고, XNOR ... (Exclusive NOR)의 진리표를 사용하여 AND, OR, NOT 게이트로 XNOR의 회로도를 설계한다. 00, 01, 10, 11의 입력을 만들기 위해 V1과 V2를 회로도에 나타난 ... >와 같으며, [그림 1]과 같이 AND, NOT gate를 이용하여 NAND gate 회로도를 설계하였다. 출력 결과는 [그림 2]와 같은데, 의 진리표와 동일한 결과를 보여준다.
    리포트 | 7페이지 | 1,000원 | 등록일 2023.02.06
  • 7. 논리함수와 게이트 결과보고서 [2021년도 아날로그 및 디지털 회로 설계 실습 A+ 자료]
    아날로그 및 디지털 회로 설계 실습-실습 7 결과보고서-논리함수와 게이트학과 :담당 교수님 :제출일 :조 :학번 / 이름 :7-4. 설계실습 내용 및 분석7-4-1 설계논리 ... 을 어떻게 해줬느냐에 따라 다를 것이다.(D) 74HC00칩의 NAND 게이트 하나를 선택하고 직류전원장치를 Vcc를 단계적으로 5V (논리값 1)에서 0V (논리값 0)로 변화 ... 시켜서 논리함수의 입출력이 맞게 동작하는 최소 Vcc 전압을 구한다. 74HC00 칩의 다른 NAND 게이트에 대해서도 같은 결과를 얻을 수 있었는가를 확인한다. (동작범위 0~5V
    리포트 | 5페이지 | 1,000원 | 등록일 2022.09.07
  • 7. 논리함수와 게이트 예비보고서 [2021년도 아날로그 및 디지털 회로 설계 실습 A+ 자료]
    아날로그 및 디지털 회로 설계 실습-실습 7 예비보고서-논리함수와 게이트학과 :담당 교수님 :제출일 :조 :학번 / 이름 :7-1. 실습목적여러 종류의 게이트의 기능을 측정 ... _{ cdf} 의 경우 V1 = 0, V2 = 0 의 시간대의 delay를 측정한다.7-3-2 NAND 게이트 설계 및 특성 분석(A) Vcc를 5V (논리값 1)에서 0V (논리값 0 ... )1대함수발생기 (Function generator)1대점퍼선다수7-3. 설계실습 계획서7-3-1 XNOR 게이트 설계 및 특성 분석(A) AND, OR, NOT 게이트를 사용
    리포트 | 9페이지 | 1,000원 | 등록일 2022.09.06
  • 중앙대 아날로그 및 디지털 회로 설계 실습 3학년 2학기 논리함수와 게이트 과제 10주차
    아날로그 및 디지털회로 설계 실습10주차 과제: 논리함수와 게이트1. NAND 게이트 소자만을 이용하여 XOR 게이트의 등가회로를 구성하시오.Y= bar{bar{bar{A} B ... . 4 x 2 인코더를 설계하시오(Hint : 2개의 OR 게이트를 사용, 4개의 입력 중 한 가지는 사용되지 않으며 3개의 입력만 회로에 사용)4 x 2 인코더Y _{1}(이진수 두 ... 를 설계해 보자피스파이스를 통해I _{3} ,`I _{2} ,`I _{1} ,`I _{0} 중 하나가 HIGH이고 나머지는 LOW 인 경우Y _{1} ,`Y _{0}이 어떻게 변하
    리포트 | 4페이지 | 1,000원 | 등록일 2021.06.28
  • 16bit 가산기 / 16bit adder / Verilog code / 베릴로그코드 설명 결과보고서 포함 / ASIC 설계 / 논리회로 / 디지털 설계
    1. 설계방법 설계한 16-bit adder는 add16을 root module로 하고, 4개의 sub-module인 add4로 구성되어 있다. 각 add4 module은 2개
    리포트 | 3페이지 | 2,000원 | 등록일 2020.10.17
  • 자판기 베릴로그코드 테스트벤치(testbench) 포함 / Vending machine / Verilog code / 베릴로그코드 설명 결과보고서 포함 / ASIC 설계 / 논리회로 / 디지털 설계
    가격이 1000원 및 1500원인 콜라를 판매하는 자판기를 각각 Verilog code로 구현하였습니다.코드파일(.v)과 머신에 대한 설명 및 시뮬레이션 결과에 대한 파일(.docx)이 포함되어 있습니다.1500원 콜라 자판기의 경우 모델심 시뮬레이션에 필요한 test..
    리포트 | 3페이지 | 2,500원 | 등록일 2020.10.17 | 수정일 2020.10.22
  • 아날로그 및 디지털회로설계실습/ 7. 논리함수와게이트 / 결과보고서 / 성적인증포함 / 해당학기 전체 성적인증포함
    0. 요약 기본적인 논리게이트인 AND, OR, NOT 게이트를 활용하여 NAND, NOR, XOR 게이트를 구현하고 기능을 측정하는 실험을 했다. 계획서에서 설계한 NAND ... 출력은 모두 1.86 V가 측정되었고 Low 출력은 0.007 V까지 낮은 전압이 측정되었다. 또 계획서에서 설계한 방법으로 OR gate의 입출력 딜레이(τpHL= 2 msec ... = τpLH ) 를 측정할 수 있었다. 마지막으로 74LS00 chip의 최소정격전압을 측정하였고, 그 값은 약 1.80 V이다. 설계실습계획에서 예상한 결과를 대부분 얻을 수 있
    리포트 | 6페이지 | 1,500원 | 등록일 2020.11.13
  • 중앙대학교 아날로그및디지털회로설계실습(3-2) A+ 7차예비보고서-논리함수와 게이트
    장비>오실로스코프 : 1 대브레드보드 : 1 개파워서플라이 : 1 대함수발생기 : 1 대점퍼선 : 다수3-2 NAND 게이트 설계 및 특성 분석(A) Vcc 를 5V(논리값 ... 1)에서 0V(논리값 0)로 단계적으로 변화시켜서 NAND 게이트가 동작하는 최소 정격 전압을 구하는 설계 방법을 생각하고, 그 단계적 방법을 구체적으로 서술한다.: 최소 정격 ... 전압은 voltage supply 인 Vcc 를 변화시켰을 때, 논리함수의 입출력이 맞게 동작하는 최소 Vcc 전압을 구하여 알 수 있다.이때, 우리가 사용하는 74HC00
    리포트 | 6페이지 | 1,000원 | 등록일 2021.10.06
  • (디지털 회로실험)8421 Encoder의 논리회로 설계
    디지털실험설계 01.실험제목 : 8421 Encoder의 논리회로 설계설계과정Encoder의 기능을 익히고, 부호변환 회로의 설계방법을 익힌다.조건 : 디지털 논리소자를 이용 ... 위 진리표를 바탕으로 부울함수를 구하면,A=1+3+5+7+9#B=2+3+6+7#C=4+5+6+7#D=8+9? 디지털 논리소자를 이용한 회로도를 설계한다.Maxplus ... 이 특징이다. 즉 0001 0001로 표현하는 것이다. 이렇게 하면 4비트씩 끊어서 해석할 수 있기 때문에 편리하다.Ⅲ 설계? 8421 encoder 논리회로를 설계하고, 10진수
    리포트 | 5페이지 | 1,500원 | 등록일 2020.08.18 | 수정일 2022.02.16
  • 디지털논리설계 카운터설계
    디지털 논리 설계실험번호실험일시학번성명디지털시계1. 목 적(1)디지털시계를 논리게이트를 이용하여 디지털시계를 설계하고 구성한다.(2)디지털시계를 위해서 필요한 구성논리게이트 ... 의 특징을 이해한다.(3)논리게이트를 이용하여 디지털시계를 설계함으로 설계의 개념과 설계 과정을 이해한다.2. 이 론?J-K 플립플롭?J-K플립플롭 의 진리표와 여기표?10진 카운터 ... 은 디지털 시계를 설계하기 위해서 기본적으로 필요한 것이 무엇인지 살펴보았고, J-K F/F과 논리 게이트를 이용하여 회로를 설계했다.MAXⅡPLUS를 이용하여 기본전인 논리 연산
    리포트 | 10페이지 | 1,000원 | 등록일 2015.01.22
  • 디지털논리회로 엘레베이터 제어기 설계
    엘리베이터가 지나가는 층 수는 7 segment에 표시되어야 한다.• 엘리베이터는 초당 한층 씩 움직일 수 있다. 단 엘리베이터가 이 동 중에는 버튼을 누르지않는다고 가정한다. • Reset 버튼을 누르면 엘리베이터 위치는 1층으로 초기화 된다. 4. 개념 설계 및 사전 조사
    리포트 | 5페이지 | 10,000원 | 등록일 2018.03.24 | 수정일 2018.03.28
  • EasyAI 무료체험
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 10월 14일 화요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
10:26 오후
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감