• LF몰 이벤트
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

7. 논리함수와 게이트 결과보고서 [2021년도 아날로그 및 디지털 회로 설계 실습 A+ 자료]

beeee
개인인증판매자스토어
최초 등록일
2022.09.07
최종 저작일
2021.11
5페이지/한글파일 한컴오피스
가격 1,000원 할인쿠폰받기
다운로드
장바구니

소개글

7. 논리함수와 게이트 결과보고서 [2021년도 아날로그 및 디지털 회로 설계 실습 A+ 자료]

문제에 대한 단순 답변이 아닌 이유와 함께 서술하였습니다.
실험에 대해 이론적인 설명을 덧붙였습니다. 이해하시는데 많은 도움이 될 것 입니다.

목차

1. 목적
2. 실험준비물
3. 설계실습계획서

본문내용

7-4. 설계실습 내용 및 분석
7-4-1 설계한 논리게이트 구현 및 동작
(A) Low(0) 값, High(1) 값, Vcc를 각각 0V, 5V, 5V로 설정한다. AND, OR, NOT 게이트를 사용하여 NAND, NOR, XOR 게이트의 진리표와 등가회로를 작성하고 두 입력의 모든 경우
에 대해 출력 전압의 값을 측정한다.
코로나로 인해 강의영상을 시청하였는데, 출력 전압의 값을 측정하지 않아 등가회로만 제출한다.
(B) NAND 게이트만 사용하여 AND, OR, NOT 게이트의 등가회로를 구성한다. NAND, NOT 게이트를 사용하여 3입력 NAND 게이트의 등가회로를 구성한다.
강의영상에서 설명은 하였지만, 따로 실물로 구현하지 않아 사진을 첨부하지 않겠다.

(C) AND 게이트와 OR 게이트를 각각 여러 개 직렬로 연결하고 오실로스코프의 2개 채널에 입출력을 연결한 다음, Function Generator로 10Hz의 주기적 구형파를 발생시켜서 AND 게이트와 OR 게이트의 시간 딜레이를 측정한다. 옆 실험자와 시간 딜레이가 다르다면, 그 이유가 어디에 있다고 보는가?

참고 자료

없음
beeee
판매자 유형Silver개인인증
소개
중앙대학교 전자전기공학부 4학년 재학중입니다
예비보고서에 첨부되어있는 회로도등 여러 사진들은 모두 제가 직접 작성하였습니다. 제 프로필사진을 보시면 전자회로설계실습 A+을 확인가능
전문분야
공학/기술
판매자 정보
학교정보
비공개
직장정보
비공개
자격증
  • 비공개

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

최근 본 자료더보기
탑툰 이벤트
7. 논리함수와 게이트 결과보고서 [2021년도 아날로그 및 디지털 회로 설계 실습 A+ 자료]
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업