• 통합검색(15,370)
  • 리포트(12,538)
  • 논문(1,765)
  • 자기소개서(545)
  • 시험자료(371)
  • 방송통신대(126)
  • 서식(11)
  • 이력서(8)
  • ppt테마(6)
판매자 표지는 다운로드시 포함되지 않습니다.

"AND회로" 검색결과 681-700 / 15,370건

  • 새로운 고조파 차단 부하 회로를 이용한 2.14 GHz 대역 고효율 F급 전력 증폭기 (A Novel Harmonic Load Network for High Efficiency Class-F Power Amplifier at 2.14 GHz)
    본 논문에서는 새로운 고조파 차단 부하 회로를 제안하고, 이 회로를 이용한 고효율 F급 전력 증폭기를 설계하였다. 제안된 부하 회로는 F급 전력 증폭기의 효율을 향상에 있어서 큰 ... 기여도를 갖는 2차와 3차 고조파에서 종단 임피던스를 제어한다. 제안된 부하 회로의 2차와 3차 고조파 입력 임피던스는 각각 단락 및 개방 임피던스를 보인다. 제작된 구조의 부하 ... 회로는 F급 전력 증폭기의 고조파를 억압하기에 충분한 24 dB 이상의 감쇠 특성도 보인다. 부하 회로를 이용한 F급 전력 증폭기의 측정 결과는 최대 출력(P1dB) 35.17
    논문 | 6페이지 | 무료 | 등록일 2025.06.16 | 수정일 2025.06.17
  • 전기자동차용 배터리 셀 전압 측정을 위한 아날로그 Front-End 회로 설계 (Analog Front-End Circuits Design for Electric Vehicles Battery Cell Voltage Measurement)
    본 논문에서는 전기 자동차 배터리 성능 최적화 관리와 실시간 상태 진단을 위한 배터리 셀의 고정밀 전압 측정을 위한 아날로그 Front-End 회로를 설계하였다. 회로는 크게 고 ... 전압 멀티플레서와 레벨 시프터r, 델타-시그마 모듈레이터와 선형성을 개선한 밴드갭 기준전압 생성 회로와 ADC 기준전압 생성 회로로 구성하였다. 설계한 회로는 40V용 0.18um ... BCD 공정과 0.18um CMOS 공정으로 설계하여 MCP로 제작하였다. 선형성을 개선한 밴드갭 기준전압 생성 회로는 BJT의 VBE의 비선형성을 보정 가능하도록 설계
    논문 | 9페이지 | 무료 | 등록일 2025.05.24 | 수정일 2025.05.27
  • 단기 전력 부하 첨두치 예측을 위한 심층 신경회로망 모델 (Deep Neural Network Model For Short-term Electric Peak Load Forecasting)
    회로망을 포함한 다수의 머신 러닝 기법이 적용되어왔지만 예측 정확도의 개선이 요구되고 있다. 최근에는 컴퓨터 비전이나 음성인식 분야에서 심층 신경회로망의 뛰어난 연구 결과로 인해 ... 심층 신경회로망을 단기 전력수요 예측에 적용해 예측 정확도를 개선하려는 시도가 주목 받고 있다. 본 논문에서는 일별 전력 부하 첨두치를 예측하기 위한 다층신경회로망 구조의 심층 ... 신경회로망 모델을 제안한다. 제안된 심층 신경회로망은 층별 학습이 선행된 후 전체 모델의 학습이 이루어진다. 한국전력거래소에서 얻은 4년 동안의 일별 전력 수요 데이터를 사용, 하루
    논문 | 6페이지 | 무료 | 등록일 2025.05.31 | 수정일 2025.06.05
  • 양자점 셀룰러 오토마타를 이용한 프로그램 가능한 셀룰러 오토마타 설계 (Design of Programmable Cellular Automata Using Quantum-Dot Cellular Automata)
    150 중 하나를 선택하여 다음 시간 단계로 진화한다. 이를 QCA 회로로 구현하기 위해 기존에 제안된 D 플립플롭과 XOR 논리 게이트를 사용하고, 규칙 제어 회로(rule ... control logic)와 입력 제어 회로(input control logic)를 새롭게 제안한다. 제안된 PCA 셀 회로를 QCADesigner를 이용하여 시뮬레이션을 수행하고, 그 ... 결과를 비교 및 분석하여 PCA 셀 회로의 효율성을 확인한다. In this paper, we design a programmable cellular automata (PCA
    논문 | 9페이지 | 무료 | 등록일 2025.06.27 | 수정일 2025.07.04
  • 센서노드 응용을 위한 다중입력 에너지 하베스팅 회로 (Design of a Multi-input Energy Harvesting Circuit for Sensor Node Applications)
    본 논문에서는 센서노드 응용을 위한 빛, 진동 그리고 열 에너지를 이용한 다중입력 에너지 하베스팅 회로를 설계하였다. 설계된 회로는 MPPT(Maximum Power Point ... 된 에너지는 PMU(Power Management Unit)를 통해 센서노드로 공급된다. MPPT 제어는 변환소자의 개방회로전압과 MPP(Maximum Power Point) 전압간 ... 의 비례관계를 이용하여 구현하였다. 제안된 회로는 0.18㎛ CMOS 공정으로 설계하였으며, 모의실험을 통해 동작을 검증하였다. 설계된 에너지 하베스팅 회로의 칩 면적은 945
    논문 | 7페이지 | 무료 | 등록일 2025.07.15 | 수정일 2025.07.20
  • 3차원 집적 회로 소자 특성 (Characteristics of 3-Dimensional Integration Circuit Device)
    는 3차원 구조를 갖는 회로소자에 대한 특성을 연구하였다. As a demand for the portable device requiring smaller size and ... 소형화된 고기능성 휴대용 전자기기의 수요 급증에 따라 기존에 사용되던 수평구조의 2차원 회로의 크기를줄이는 것은, 전기 배선의 신호지연 증가로 한계에 도달했다. 이러한 문제 ... 를 해결하기 위해 회로들을 수직으로적층한 뒤, 수평구조의 긴 신호배선을 짧은 수직 배선으로 만들어 신호지연을 최소화하는 3차원 집적 회로 적층기술이 새롭게 제안되었다. 본 연구에서는 차
    논문 | 6페이지 | 무료 | 등록일 2025.07.04 | 수정일 2025.07.10
  • LED 구동회로를 위한 새로운 과열방지회로 설계 (Design of a New Thermal shut Down Protection Circuit for LED Driver IC Applications)
    본 논문에서는 1 μm CMOS 공정을 사용하여 LED 구동회로용 과열방지회로를 제안하였다. 제안하는 과열방지회로는 120 °C에서 동작하며 90 °C에서 차단되도록 설계 ... 하였으며, 공정 오차에 따른 과열방지회로의 특성 변화가 많이 감소되었다. 세 가지 공정변화에 따른 특성 변화를 본 결과 제안하는 과열방지회로의 시뮬레이션 결과는 기존의 BJT 전류미러 ... 방식의 과열방지회로보다 공정에 따른 온도변화가 약 7 % 줄어드는 것을 확인하였다. 또한 가상의 LED 구동회로에 연결하였을 때 과열로부터 LED 구동회로를 보호하는 것을 확인
    논문 | 6페이지 | 무료 | 등록일 2025.06.16 | 수정일 2025.06.17
  • PWM Cuk AC-AC 컨버터를 위한 새로운 Commutation 회로 (A New Commutation Circuit for PWM Cuk AC-AC Converter)
    본 논문에서는 PWM Cuk AC-AC 컨버터를 위한 새로운 commutation 회로를 제안한다. 제안된 commutation 회로는 컨버터 전류의 commutation을 위하 ... 여 개선된 Undeland 스너버를 이용한다. 개선된 스너버 회로는 주 스위치의 전압/전류 스트레스 저감, 효율 개선과 같은 장점을 갖는다. 본 논문에서는 실험을 통하여 제안된 c ... ommutation 회로의 효과와 적용 가능성을 확인하였다. This paper proposes a new commutation circuit for a PWM Cuk AC-AC
    논문 | 9페이지 | 무료 | 등록일 2025.06.15 | 수정일 2025.06.17
  • 계층적 설계 회로의 실시간 시각적 디버깅 방안연구 (A Study on the Real-Time Visual Debugging of Hierarchically Designed Logic Circuits)
    해서는 다양한 컨텐츠 개발과 더불어 가상 실험 실습 과정의 시각적 결과 확인 방법이 반드시 필요하다. 본 논문에서는 계층적 디지털 논리회로 설계시 원하는 계층의회로 동작을 실시간 ... 으로 시각을 통해 확인할 수 있는 회로 시뮬레이터 구현에 관해 기술하였다. 개발된 회로시뮬레이터는 객체기반 프로그래밍 기법과 이벤트 전파 방식을 이용해 각 계층의 논리회로 소자들을 실 ... 시간으로 동작시키고 그 결과를 화면에 표시토록 함으로써 회로 동작을 시각적으로 확인 가능하도록 설계되었으며, 다양한 계층적 설계 회로의 적용을 통해 그 유용성을 검증
    논문 | 8페이지 | 무료 | 등록일 2025.06.01 | 수정일 2025.06.05
  • 자동차 스마트 정션 박스 소형화를 위한 0.18㎛ BCDMOS 기반 스위치 회로 설계 (Switch Circuit Design in 0.18㎛ BCDMOS for Small Form Factor Automotive Smart Junction Box)
    본 논문에서는 자동차 스마트 정션 박스(Smart Junction Box: SJB)의 소형화를 위하여 기존에 단위소자로 구성되어 있던Enable 스위치 회로의 ASIC화를 위한 ... 연구를 수행하였다. Enable 스위치 회로는 점화신호(Ignition: IG)를 입력으로 받아 SJB 를 구성하는 Linear Regulator 및 다른 구성요소의 구동을 위한 ... Enable 신호 전달 역할을 한다. 0.18㎛ BCDMOS 공정을 사용하여 회로를 설계하였으며, 설계된 회로는 시뮬레이션을 통해 AEC-Q100과 ISO 7637-2에 기술
    논문 | 7페이지 | 무료 | 등록일 2025.05.25 | 수정일 2025.05.27
  • 다층 신경회로망을 위한 자기 구성 알고리즘 (A self-organizing algorithm for multi-layer neural networks)
    신경회로망을 이용하여 주어진 문제를 해결할 때, 문제의 복잡도에 맞는 구조를 찾는 것이 중요하다. 이것은 신경회로망의 복잡도가 학습능력과 일반화 성능에 크게 영향을 주기 때문이 ... 다. 그러므로, 문제에 적합한 신경회로망의 구조를 자기 구성적으로 찾는 알고리즘이 유용하다. 본 논문에서는 시그모이드 활성함수를 가지는 전방향 다층 신경회로망에 대하여 주어진 문제 ... 화 성능이 좋은 최적에 가까운 신경회로망을 찾는다. 네 가지 함수 근사화 문제에 적용하여 알고리즘의 성능을 알아본다. 실험 결과에서, 제안한 알고리즘이 기존의 알고리즘 및 고정구조를 갖
    논문 | 12페이지 | 무료 | 등록일 2025.05.31 | 수정일 2025.06.05
  • 비선형 패턴 분류를 위한 FPGA를 이용한신경회로망 시스템 구현 (Implementation of a Feed-Forward Neural Network on an FPGA Chip for Classification of Nonlinear Patterns)
    에 가중치 값들을 저장하여 사용한다. 예로서, AND와 XOR 논리의 패턴 구분이 수행된다. 실험결과를 통해 FPGA에 구현된 신경회로망이 잘 작동하는 것을 검증하였다. In ... 본 논문에서는 비선형 패턴 분류를 위해 FPGA 칩에 신경회로망을 구현하였다. 병렬처리 연산을 위해 순방향 신경회로망이 구현 되었다. 신경망의 학습을 off-line으로 한 다음 ... training of neural network, weight values are saved and used to perform forward propagation of
    논문 | 8페이지 | 무료 | 등록일 2025.06.01 | 수정일 2025.06.05
  • 전류 모드 CMOS 다치 논리 회로의 구현 (Implementation of Current-Mode CMOS Multiple-Valued Logic Circuits)
    본 논문에서는 다변수 다치 논리함수에 대하여 구간함수를 절단 차분 함수로 변환하는 방법을 제시하였고, 절단 차분 함수를 전류모드 CMOS에 의한 전류 미러 회로와 금지회로를 사용 ... 하여 일정한 패턴을 갖는 다치 논리회로로 구현하는 방법을 제시하였다. 또한 제시한 방법을 2변수 4치 MOD(4) 가산 진리표와 2변수 4치 유한체 GF(4)상의 승산 진리표 ... 를 실현하는 회로의 구현에 적용하였다. PSpice 시뮬레이션을 통하여 이 회로들에 대하여 동작특성을 보였다. 회로들의 시뮬레이션은 2㎛ CMOS 표준 기술을 이용하였고, 단위 전류
    논문 | 10페이지 | 무료 | 등록일 2025.07.11 | 수정일 2025.07.19
  • 공학적 관점에서 초등 실과 교과서 속 전자회로의 이해 (Analysis of Electronics part of practical arts in elementary schools from the viewpoint of engineering)
    본 연구에서는 초등 실과 교과서에 등장하는 전자회로에 대하여 공학적 관점에서 동작원리를 살펴보았다. 초등 실과 교과서에 나타나는 전자 키트에 사용된 전자 부품은 5~11개 ... 로 나타났으며 교과서 별로 회로도의 난이도는 차이를 보였다. 전자 키트에 사용된 회로는 증폭회로, 펄스회로 등으로 나타났으며 증폭회로는 트랜지스터의 스위치 기능을 이용하여 소리나 빛이 나 ... 도록 하는 형태이었으며, 펄스 회로의 경우 2개의 트랜지스터와 콘덴서의 충․방전 특성을 이용하여 출력 신호를 발생하는 형태로 구성되어 있었다.국정 교과서에 비하여 제작 외에 전자
    논문 | 16페이지 | 무료 | 등록일 2025.05.26 | 수정일 2025.06.04
  • 24V-500W급 소형전동차용 DC모터 속도 콘트롤러 개발 (Development of A DC Motor Controller for 24V-500W Small Electric Vehicle)
    본 논문에서는 DC모터의 출력특성을 개선할 수 있는 새로운 구조의 DC모터 구동회로를 설계하였고 이 회로를 이용한 콘트롤러를 개발하였다. 설계된 구동 회로에 의하여 콘트롤러 ... 는 자체발진회로의 스위칭 신호를 갖는 트랜스포머를 이용하여 연속적으로 DC모터를 구동할 수 있다. 또한 최대속도시, 제어회로의 기준전압 값을 삼각파보다 높게 유지할 수 있고 모터 구동 ... FET를 항상 온 값을 가지도록 하여 최대출력을 얻을 수 있도록 한다. 제안된 구동회로를 활용하여 24V-500W급 DC모터속도 컨트롤러를 개발하였고 소형전동차를 제작하고 구동시험
    논문 | 7페이지 | 무료 | 등록일 2025.07.06 | 수정일 2025.07.10
  • 6-단자를 이용한 직접 변환 수신 전 처리부 설계 (RF Front-end Design of Direct Conversion Receiver using Six-Port)
    직접 변환 방식은 혼합기를 사용하는 구조와 6-단자 회로를 사용하는 구조를 갖는다. 6-단자 회로를 사용하는 방식은 혼합기를 이용하는 방식보다 회로 구조가 간단하고 집적화도 쉬운 ... 을 보이고 있다. 본 논문에서는 branch-line 결합기로 구성되는 6-단자 회로와 ring hybrid 결합기로 구성되는 6-단자 회로를 설계하고 성능을 비교 분석하였다. The ... direct conversion method is classified into the structure using the mixing technology and six-port
    논문 | 7페이지 | 무료 | 등록일 2025.06.26 | 수정일 2025.07.04
  • 1.5㎓ 직렬 ATA 물리층 회로 설계 (Design of 1.5㎓ Serial ATA Physical Layer)
    를 지니는 차등 NRZ 직렬 데이터 스트림을 송신 및 수신하는 회로와 1.5㎓ 송신 PLL 회로, 수신된 1.5Gbps 직렬 데이터 스트림에서 데이터 및 송신 클럭을 복원하는 회로 ... 와 SERDES 회로 및 OOB 신호 발생 및 검파 회로 등으로 구성하였다. 설계된 직렬 ATA 물리층은 UMC 사의 0.18㎛ 표준 CMOS 공정을 이용하여 칩으로 제작 후 성능 ... describes the design and implementation of Serial ATA physical layer and performance measurement
    논문 | 8페이지 | 무료 | 등록일 2025.07.10 | 수정일 2025.07.19
  • 단일 칩 NFC 트랜시버의 설계 (Design of single-chip NFC transceiver)
    회로를 제안하였다. 제안된 NFC 단일 칩 트랜시버의 아날로그 전단부 회로는 능동모드와 RFID 리더를 위한 Reader/writer 블록의 트랜스미터와 리시버 회로부, 수동 ... 모드와 태그 모드를 위한 태그 회로부로 구성된다. 태그 회로부는 정류기 및 부하 변조를 위한 수동소자가 포함되어 있으며, 정류기에서 생성되는 전압을 사용하여 외부전원 없이도 태그 ... 동작이 가능하도록 설계하였다. 제안된 트랜시버는 UART 직렬 인터페이스 회로를 통하여 호스트와 최대 212Kbps로 통신할 수 있다. 제안된 회로는 매그나칩의 0.35um 2
    논문 | 8페이지 | 무료 | 등록일 2025.07.12 | 수정일 2025.07.19
  • 노이즈 제거를 통한 차량용 블로워 모터 구동회로의 신뢰성 개선에 관한 연구 (A Study of Reliability of the Driver Circuit Improve with Noise Reduction in a Vehicle Blower Motor Driving Circuit)
    본 논문은 차량용 블로워 모터 구동회로에서 노이즈 제거를 통한 구동회로의 신뢰성과 안정성 개선에 관한 연구이다. 차량용 블로워 모터 시스템은 지속적인 진동, 고저온 상태 등 ... 를 제거할 수 있는 모터 구동 회로의 구성이 필요하다. 제안하는 회로의 신뢰성 검증을 위하여 전류, 습도, 온도 등이 급격하게 변화는 환경을 설정하여 실험을 하였다. 실험의 결과 ... 에서 모터는 안정된 동작 성능을 보여준다. 이러한 결과는 제안하는 회로가 블로워 모터에서 발생할 수 있는 노이즈 전압을 안정화시켜 구동회로의 안정성과 신뢰성을 향상 시킬 수 있
    논문 | 7페이지 | 무료 | 등록일 2025.06.16 | 수정일 2025.06.26
  • 360° 전방위 화각을 가진 Dash Camera의 EMI 대응을 위한 Board 개발 (Development of Board for EMI on Dash Camera with 360° Omnidirectional Angle)
    본 논문에서는 360° 전방위 화각을 가진 Dash Camera의 EMI 대응을 위한 보드 설계를 제안한다. 제안된 보드는 DM 및 CM 입력 노이즈 감소회로를 설계하고 능동 ... EMI 필터 결합회로를 적용하여 개발한다. DM 및 CM 입력 노이즈 감소회로 설계부분에서는 기생적 커패시턴스(CP)을 통해 입력 신호로 커플링된 DM 잡음을 얻기 위한 차동 연산 ... 증폭기 회로를 사용한다. 능동 EMI 필터 결합회로를 적용하여 설계하는 부분에서는 회로의 간략화를 위하여 EMI 소스의 노이즈를 분리하여 보상해 주기 위하여 노이즈 분리기를 설치
    논문 | 4페이지 | 무료 | 등록일 2025.06.18 | 수정일 2025.06.26
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 08일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
8:44 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감