[중앙대 전자회로설계실습 6 예비보고서] Common Emitter Amplifier 설계
- 최초 등록일
- 2021.08.09
- 최종 저작일
- 2021.06
- 7페이지/ MS 워드
- 가격 1,000원
목차
1. 목적
2. 준비물 및 유의사항
3.1 Emitter 저항을 삽입한 Common Emitter Amplifier 설계
3.2 설계한 Amplifier의 측정 및 특성 분석
본문내용
1. 목적
Rsig = 50 Ω, RL = 5 kΩ, VCC = 12 V인 경우, β=100인 NPN BJT를 사용하여 Rin이 kΩ단위이고amplifier gain(υo/υin)이 –100 V/V이며 emitter 저항 사용한 Common Emitter Amplifier를 설계, 구현, 측정, 평가한다.
2. 준비물 및 유의사항
Function Generator : 1대
Oscilloscope(2channel) : 1대
DC Power Supply(2channel) : 1대
DMM : 1대
NPN Transistor
: 2개 2N3904 TO-92(Fairchild)
Variable Resistor 가변저항 100 kΩ : 5개
Variable Resistor 가변저항 500 Ω : 2개
Capacitor 10 uF : 3개
3.1 Emitter 저항을 삽입한 Common Emitter Amplifier 설계
* 모든 계산결과는 반올림하여 유효숫자 세 자리까지만 사용한다. 〖_〗〖_〗
위 회로와 같이 emitter저항을 사용한 Common Emitter Amplifier에서 Rsig = 50 Ω, RL = 5 kΩ, VCC = 12 V인 경우, β=100인 BJT를 사용하여 Rin이 kΩ단위이고 amplifier gain(υo/υin)이 –100 V/V인 증폭기를 설계하려한다.
(A) Early effect를 무시하고 이론부의 overall voltage gain(υo/υsig) Gv에 대한 식으로부터 출발하여 부하저항 RL에 최대전력이 전달되도록 RC를 결정하라.
Early effect를 무시하면 overall voltage gain G_v는 r_0 을 고려하지 않으므로
G_v=v_0/v_sig =-R_in/(R_in+R_sig ) g_m (R_C ‖R_L ) 이다. 이 때 R_C 는 부하저항에서 바라본 출력저항이고 R_L=R_C 일 때 최대전력이 전달되므로..
<중 략>
참고 자료
없음