• 통합검색(2,314)
  • 리포트(2,199)
  • 자기소개서(94)
  • 시험자료(12)
  • 논문(4)
  • 방송통신대(2)
  • 서식(1)
  • 이력서(1)
  • ppt테마(1)

"디지틀 논리회로 실험" 검색결과 21-40 / 2,314건

판매자 표지는 다운로드시 포함되지 않습니다.
  • 디지털 논리회로 실험 6주차 ALU 예비보고서
    디지털 논리회로 설계 및 실험예비보고서주제 : ALU소속: 공과대학 전자전기공학부수업: X X,X XXX 교수님 XXX 조교님제출 일자: 20XX년 X월 XX일 X요일X조 ... ) 논리 연산 회로A와 B의 내용을 연산 지시에 의하여 AND, OR, XOR 및 NOT 연산을 수행하도록 한다.3. 실험 준비ALU 74181의 datasheet을 읽고 네 자리 . ... 문헌1. 실험 목적4-bit 논리연산장치 (ALU: Arithmetic Logic Unit)에 대해 이해한다.2. 실험 이론(1) 연산연산이란 컴퓨터의 외부로부터 입력되는 자료
    리포트 | 12페이지 | 1,500원 | 등록일 2021.04.22
  • 디지털 논리회로 실험 4주차 Multiplexer 결과보고서
    디지털 논리회로 설계 및 실험결과보고서주제 : Multiplexer소속: 공과대학 전자전기공학부수업: X X,X XXX 교수님 XXX 조교님제출 일자: 20XX년 X월 XX일 X ... Sheet를 보고 배선을 다시 연결하니 회로가 정상적으로 작동함을 확인할 수 있었다. 응용실험 4.2.2는 기본 논리 게이트(AND, OR, NOT 게이트)를 이용하여 4-to-1 ... 는데, Enable E의 값에 따라 출력값이 달라진다. 이 Enable E 가 ‘OFF’ 되어있을 경우에는 논리 회로가 제대로 작동하여 원하는 값을 S0, S1에 연결된 스위치를 통해 선택된 출력
    리포트 | 8페이지 | 2,000원 | 등록일 2021.04.22
  • 디지털 논리회로 실험 4주차 Multiplexer 예비보고서
    디지털 논리회로 설계 및 실험예비보고서주제 : Multiplexer소속: 공과대학 전자전기공학부수업: X X,X XXX 교수님 XXX 조교님제출 일자: 20XX년 X월 XX일 X ... 도록 개조하면 디멀티플렉서가 된다. 그림 4-2는 디멀티플렉서의 회로도와 진리표를 나타낸다.그림 4-2. 1-to-4 디멀티플렉서와 심볼3. 실험 준비1) 멀티플렉서와 부호기 ... 다. 그러므로 2-to-4 Decoder 74139는 1-of-4 Demultiplexer로 응용이 가능하다. 기본실험(2)에서도 왼쪽의 2-to-4 Decoder 74139 회로
    리포트 | 12페이지 | 1,500원 | 등록일 2021.04.22 | 수정일 2022.04.17
  • 디지털 논리회로 실험 6주차 ALU 결과보고서
    디지털 논리회로 설계 및 실험결과보고서주제 : ALU소속: 공과대학 전자전기공학부수업: X X,X XXX 교수님 XXX 조교님제출 일자: 20XX년 X월 XX일 X요일X조 ... 煬禮挻踊狼司司狼煬禮� (OR 가 아닌 실제 덧셈)을 계산하시오.사진 1. 4.1 기본실험 (1) 회로입력값과 출력값이 ACTIVE LOW이고 CN+4는 HIGH이므로 실험시 ... .사진 4. 응용실험 (1) 회로DATASHEET의 ALU기능 중 A-B-1 연산 기능을 사용한다. S3~S0에 LOW, HIGH, HIGH, LOW, M에 LOW를 입력해준다
    리포트 | 7페이지 | 2,000원 | 등록일 2021.04.22
  • 디지털 논리회로 실험 5주차 Adder 예비보고서
    디지털 논리회로 설계 및 실험예비보고서주제 : Adder소속: 공과대학 전자전기공학부수업: X X,X XXX 교수님 XXX 조교님제출 일자: 20XX년 X월 XX일 X요일X조 ... 의 입력과 2개의 출력을 가진 논리회로를 말한다. 따라서 표 1에 나타난 이진법 덧셈을 수행할 수 있는 회로를 반 가산기라 한다. 그림 2-1고 같이 XOR 게이트와 AND 게이트 ... 로 설계될 수 있다.그림 2-1 반가산기, 반가산기 심볼(3) 전가산기전가산기는 3개의 입력(A, B, C)과 2개의 출력(합과 자리올림수)을 가진 논리회로 이다. 그것은 표 2-2
    리포트 | 9페이지 | 1,500원 | 등록일 2021.04.22
  • 디지털 논리회로 실험 10주차 Counter 결과보고서
    디지털 논리회로 설계 및 실험결과보고서주제 : Counter소속: 공과대학 전자전기공학부수업: X X,X XXX 교수님 XXX 조교님제출 일자: 20XX년 X월 XX일 X요일X조 ... � 값이 LOW(0)임을 확인 한 후 진행하시오. 응용실험(1)을 이어서 진행하시오.사진 1 [그림 1]의 회로의 D Flip-flop의 CLK은 negative edge ... XXXXXXX XXX, XXXXXXX XXX목 차1. 실험 과정 및 실험 결과2. 실험 결과 분석3. 결론1. 실험 과정 및 실험 결과4.1 기본 실험CLK�궜��궜��궜��궜
    리포트 | 8페이지 | 2,000원 | 등록일 2021.04.22
  • 서강대학교 디지털논리회로실험 레포트 9주차
    9주차 결과레포트메모리 소자: ROM/RAM1. 실험제목: 메모리 소자 ROM/RAM2. 실험목적:1) 메모리 소자들의 동작 원리와 활용 방법을 이해한다.-Read only ... 에 따라 매우 다양하게 분류될 수 있다.본 실험에서는 일반적으로 많이 사용되는 EPROM과 SRAM의 동작원리를 이해하고 메모리 소자로부터 데이터를 읽거나 쓰는 방법과 함께 ROM ... 그림16을 포함해 17개의 주소가 작용하는 128Kbyte의 메모리 모듈로 동작한다.그림 SEQ 그림 \* ARABIC 14. Address decoding4. 실험 과정그림 SEQ
    리포트 | 30페이지 | 1,000원 | 등록일 2020.08.12 | 수정일 2020.08.26
  • 서강대학교 디지털논리회로실험 레포트 3주차
    디지털 논리회로 실험 결과 보고서3주차 Decoders and Encoders5조1.실험제목: Decoders and Encoders2.실험목적:-일반적인 binary ... SEQ 표 \* ARABIC 5이는 이론인 그림 15-(b)와 같은 모양이었다. 따라서 정확한 실험을 하였다고 볼 수 있다.5. 검토사항1)combinational 논리 회로 ... 가 다르게 나와 다시 실험하였는데, 저항이나 인덕터 캐패시터와는 다르게 디지털에서는 회로를 조금만 잘못 짜더라도 완전히 다른 결과값이 나와 버리기 때문에 이를 매우 조심해야 한다는 것
    리포트 | 12페이지 | 1,000원 | 등록일 2020.08.12 | 수정일 2020.08.26
  • 서강대학교 디지털논리회로실험 레포트 5주차
    5주차 결과레포트비교 및 연산 회로1. 실험 제목: 비교 및 연산 회로2. 실험 목표:(1) Exclusive-OR 회로를 이용한 비교회로의 구현 및 동작원리 이해(2) 기본 ... ) 비교회로(comparators)디지털 컴퓨터 시스템 및 장치의 설계과정에서 두 개의 이진수의 비교를 통해 프로그램 및 논리의 흐름을 결정하는 것은 매우 일반화된 동작이다. 두 ... 있다. 진리표에도 우리가 실험으로 나온 것처럼 A=B일때는 GT와 LT모두 0의 값이 나오는 것을 확인할 수 있다.STEP7) 그림 16와 같이 회로를 구현하였다.그림 SEQ
    리포트 | 25페이지 | 1,000원 | 등록일 2020.08.12 | 수정일 2020.08.26
  • 서강대학교 디지털논리회로실험 레포트 10주차
    디지털논리회로실험 10주차 결과레포트DAC/ADC와 One shot1. 실험 제목: DAC/ADC와 One shot2. 실험 목적:1) Digital-to-analog 변환 ... (DAC)-digital 신호를 analog 신호로 변환하는 회로의 동작 원리를 이해한다.-DAC IC의 구동 방법을 배운다.2) Analog-to-digital 변환(DAC) ... -analog 신호를 digital 신호로 변환하는 회로의 동작 원리를 이해한다.-ADC IC의 구동 방법을 배운다.3) One shot의 동작원리와 활용에 대해 배운다.3. 배경 이론1
    리포트 | 26페이지 | 1,000원 | 등록일 2020.08.12 | 수정일 2020.08.26
  • 서강대학교 디지털논리회로실험 레포트 8주차
    다면 Q에 1이 출력되게 된다. 나머지 세개의 D-FF 역시 같은 구조를 하고 있기 때문에 이는 사진 1의 회로와 같은 기능을 한다고 볼 수 있다. 실제 실험 결과 상으로도 같 ... 8주차 결과레포트Shift registers1. 실험 제목: shift registers2. 실험 목적:1) shift register-shift register의 구조와 동작 ... register 출력의 complement를 다시 입력으로 되돌리는 구조를 갖는 counter를 Johnson counter라고 한다. 그림 11은 기본적인 회로를 보여주고 그림
    리포트 | 20페이지 | 1,000원 | 등록일 2020.08.12 | 수정일 2020.08.26
  • 판매자 표지 자료 표지
    디지털 논리회로 실험 및 설계 4주차 예비보고서
    디지털 논리실험 및 설계 4주차 예비보고서실험 준비1.1 멀티플렉서와 부호기(encoder)의 차이를 설명하시오.부호기는 4개의 입력값 중에 1이 단 1개만 있어야하는 반면 ... 값 0이 나올 것이다.이 1, I가 1일 경우엔 EN이 0이므로 회로가 작동하지않아 모든 결과값이 1이 나올 것이다.2.3 응용실험 (1), , 를 각 bit라고 생각했을 때, 가 ... 있음을 설명하시오. 이를 이용하여 기본 실험 (2)를 어떻게 결선 할 수 있는지 설명하시오.1-of-4 Decoder 74139는 Address Input 를 통해 결과값의 번호
    리포트 | 5페이지 | 2,000원 | 등록일 2023.01.31
  • 서강대학교 디지털논리회로실험 5주차 - 비교 및 연산 회로
    1. 실험 목적Exclusive-OR회로를 이용한 비교/연산회로의 구현 및 동작원리를 이해하고, 기본 논리 gates를 이용한 half-adder 및 fill-adder의 구현 ... 및 동작원리를 이해하는데, 이 과정에서 ISE를 이용한 symbol library 생성 및 활용 방법을 익힌다. 그리고 연산회로의 동작 및 signed/unsigned ... numbers의 연산 원리에 대해 이해한다.2. 실험 이론● 비교회로 (Comparators)XOR gate(Exclusive-OR)는 입력이 같을 경우 0을, 다를 경우 1을 출력
    리포트 | 23페이지 | 1,500원 | 등록일 2024.08.17
  • 판매자 표지 자료 표지
    전기및디지털회로실험 실험 2. 기본 논리게이트 결과보고서
    전기및디지털회로실험 결과레포트 담당교수 : 학과 : 학번 : 이름 : 목차 실험 명2 실험 개요2 실험 결과2 결과 보고서10 실험 고찰11 실험실험 2. 기본 논리게이트 2 ... . : NAND 게이트의 오픈컬렉터 : 7403 NOR 게이트의 오픈컬렉터 : 7433 AND 게이트의 오픈컬렉터 : 7433 5. 실험 고찰 이번 실험에서는 논리게이트 실험을 통해 논리회로 ... 을 겪었는데 TTL의 동작이 정상적인지 결선 이전에 확인할 수 있는 방법이 있는지 탐색해볼 필요성을 느꼈다. 실험 이전의 예비과정에서 단순한 논리 다이어그램을 회로도로 어떻게 작성
    리포트 | 12페이지 | 1,000원 | 등록일 2024.03.12 | 수정일 2025.02.19
  • 서강대학교 디지털논리회로실험 레포트 4주차
    디지털 논리회로 실험 결과 보고서4주차 Multiplexers, Exclusive-OR, andThree state devices5조1.실험제목: Multiplexers ... . 실험 과정STEP1) 그림 10의 회로를 bread board에 구성한다.그림 SEQ 그림 \* ARABIC 10. STEP1의 회로우리는 이를 Bread board에 구성 ... , Exclusive-OR, and Three state devices2.실험목적:- Multiplexer의 동작원리와 활용방법을 이해한다.- Exclusive-OR gate의 동작원리
    리포트 | 24페이지 | 1,000원 | 등록일 2020.08.12 | 수정일 2020.08.26
  • 서강대학교 디지털논리회로실험 레포트 6주차
    imulation 기능에 대해 배운다.3. 이론1) sequential 회로 : 순차 논리 회로(sequential)는 그 출력이 현재 입력 뿐만 아니라 이전 상태들의 영향을 받 ... 는 논리회로를 말한다. 순차 논리회로에서 한 시점에서의 상태는 이전 과정들을 포함하며 이를 근거로 이후의 동작이 결정된다. 상태들의 변화는 clock이라 불리는 신호에 의해 지정 ... -flopsLatch와 flip-flop은 순차 논리회로 설계의 기본이 되는 function block들이다. Flip-flop은 한 clock 신호에 따라 입력 상태가 sample되어 출력
    리포트 | 19페이지 | 1,000원 | 등록일 2020.08.12 | 수정일 2020.08.26
  • 서강대학교 디지털논리회로실험 레포트 7주차
    적으로 수행하는 순차 논리회로이다. Counter의 modulus는 cycle내의 상태 수에 의해 결정된다. 가장 일반적인 형태의 counter 유형은 n-bit binary c ... 사실을 생각한 상태에서 회로를 관찰해 보자. 우선 이전 실험과 동일하게, 첫번째 F/F 에 1Hz의 신호가 들어간 것을 알 수 있다. 이에 따라 두번째 F/F에는 0.5Hz ... 7주차 결과레포트Counter와 state machine 설계1. 실험 제목: counters와 state machine 설계2. 실험 목적:1) counters:-counter
    리포트 | 26페이지 | 1,000원 | 등록일 2020.08.12 | 수정일 2020.08.26
  • 전기및디지털회로실험 실험 2. 기본 논리게이트 예비보고서
    전기및디지털회로실험 예비레포트 담당교수 : 학과 : 학번 : 이름 : 목차 실험실험 개요 이론 조사 - 기본 논리게이트 - 논리게이트 IC 4. 실험 기기 예비보고서 문제 ... 풀이 실험 순서 참고 문헌 실험실험 2. 기본 논리게이트 2. 실험 개요 (1) AND, OR, NOT, NAND, NOR, EX-OR 게이트의 기본적인 동작원리 및 논리함수 ... 를 이해하도록 한다. (2) 실제 사용되는 기본적인 논리게이트 IC에 대하여 익히도록 한다. (3) 기본 논리소자를 사용한 간단한 회로의 구성과 측정법을 익히도록 한다. (4
    리포트 | 10페이지 | 1,000원 | 등록일 2023.06.30 | 수정일 2025.02.19
  • 판매자 표지 자료 표지
    디지털 논리회로 - 이론 및 실험 (생능출판), 6장 연습문제
    시험자료 | 14페이지 | 2,500원 | 등록일 2025.01.09 | 수정일 2025.01.11
  • 서강대학교 디지털논리회로실험 8주차 - Shift Registers
    1. 실험 목적Shift register의 구조와 동작원리를 이해하고, Multiplier 설계를 통해 shift register의 활용방법을 익힌다. 그리고 4-digit 7 ... -segment display의 구동원리를 이해하고 활용을 위한 회로를 설계한다.2. 실험 이론● Shift registersShift registers는 개별적인 flip-flop
    리포트 | 24페이지 | 1,500원 | 등록일 2024.08.17
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 06월 04일 수요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
6:17 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감