• AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • 통합검색(4,803)
  • 리포트(4,428)
  • 자기소개서(305)
  • 시험자료(42)
  • 방송통신대(11)
  • 논문(10)
  • 서식(4)
  • ppt테마(2)
  • 이력서(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"논리회로실험" 검색결과 21-40 / 4,803건

  • 판매자 표지 자료 표지
    디지털논리회로 실험 8. 플립플롭 PSpice 
    실험 8:플립플롭예비 ReportPSpice Simulation디지털논리회로전자공학부 홍길동202500001. S-R 래치(NOR게이트)이 회로의 출력 그래프를 살펴보면 S,R ... 다.때문이다. 이 실험의 결과와 앞서 한 실험의 결과를 통해서 앞서했던 실험회로가 J-K의 회로임을 알 수 있다.8. 플립플롭결과 Report디지털논리회로전자공학부 홍길동 ... 되지 않는 논리 이므로, 부정이다.이 회로는 CP의 여부 없이 스스로 작동하는 회로 이므로 S-R 플립플롭이 아닌 S-R래치 이다. 이 실험을 통해서 S-R 래치를 S-R래치 칩
    리포트 | 8페이지 | 1,500원 | 등록일 2025.08.21
  • 판매자 표지 자료 표지
    디지털논리회로 실험 5. 디코더,인코더 
    실험 5: 인코더와 디코더예비 ReportPSpice Simulation디지털논리회로전자공학부 홍길동202500001. 인에이블이 없는 디코더 회로.이 회로는 2개의 입력 상태 ... 출력 된다. 이 회로의 결과를 보면 이 칩은, 1일 때가 아닌 0일 때에 그 결과를 선택하는 Active low 이다. 이 칩은 정논리의 입력을 받아 부논리로 출력을 한다.4,5 ... Report디지털논리회로전자공학부 홍길동202500001. NOT 게이트2개, AND게이트 4개를 사용한 2×4 디코더 회로 구성.ABD0D1D2D30
    리포트 | 6페이지 | 1,500원 | 등록일 2025.08.21
  • 논리회로실험 비교기와 MUX, ALU
    논리회로설계 실험 예비보고서 #5실험 5. 비교기와 MUX, ALU1. 실험 목표출력이 입력에 의해서만 정해지는 조합논리회로인 비교기, MUX, DEMUX, ALU의 개념과 특성 ... 에 대해 알아보고, 조합논리회로의 한 예로 주어진 ALU의 진리표를 토대로 8가지의 다양한 기능을 가진 ALU를 설계해본다.2. 예비 이론(1) 비교기- 두 개의 수를 비교 ... 하여 기준으로 정한 한 수가 작다와 크다 또는 같다를 결정해주는 조합논리회로- 비교하는 방법은 2진 코드 상태의 절대 값을 상대적으로 비교하므로 대수적인 비교와는 다르다.- 전자공학
    리포트 | 5페이지 | 1,500원 | 등록일 2021.10.01
  • [논리회로실험] 실험8. Counter 결과보고서
    하여 카운터의 특성을 알아보았다.실험 1의 경우 비동기식 2단 2진 카운터를 설계하였다. 비동기식 카운터는 CLK 값이 첫 번째 플립플롭에만 인가되는 회로이기 때문에 그 다음 플립 ... 한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부:제출일:과목명:교수명:학 번:성 명:실험 8. Counter1. 실험 과정 및 실험 결과1 ... 를 만들어 클럭 펄스를 인가한다. (+ 선은 74HC76 1번, - 선은 GND 처리)이 때 비동기식 Counter이므로 회로도에서 첫 번째 단의 플립플롭에만 CLK 인가한다.74
    리포트 | 6페이지 | 1,000원 | 등록일 2023.03.28
  • 논리회로실험 마지막 프로젝트 라인트레이서.
    논리회로설계실험 프로젝트 #3라인 트레이서 설계1. 설계 배경 및 목표스텝 모터, 라인 트레이서, 적외선 센서 등에 모터를 사용하는 차에 대해 조사해본다. 그것을 토대로 적외선 ... 은 선을 따라 목적위치까지 이동한다.2) 주파수 분주기- 클록 분주기라고도 불리는 주파수 분주기는 주파수를 입력 값으로 받아서 주파수를 출력으로 내보내는 회로이다. 입력 값과 출력 값
    리포트 | 8페이지 | 2,500원 | 등록일 2021.10.01
  • [논리회로실험] RAM 예비보고서
    한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학과제출일:과목명: 논리회로실험교수명:학 번:성 명:실험 9. RAM1. 실험목적1 ... . 실험과정 및 예상 결과1) 실험 1 : 2-bit RAM- 7400으로 R-S Flip-Flop 2개를 구성하여 위의 회로를 구현한다.* Write- In0, In1의 입력 값 ... ) 반도체 메모리의 기본적인 동작 원리를 알아보고 16-bit 기억 소자의 동작을 실험을 통해 확인한다.2. 실험이론1) RAM (Random Access Memory)- 기억
    리포트 | 7페이지 | 1,000원 | 등록일 2021.12.31 | 수정일 2023.03.29
  • 판매자 표지 자료 표지
    디지털논리회로 실험 6. 멀티플렉서와 디멀티플렉서 
    실험 6:멀티플렉서와 디멀티플레서예비 ReportPSpice Simulation디지털논리회로전자공학부 홍길동202500001. 7420 IC 칩과 NOT 게이트를 사용한 4×1 ... 하는 실험이다. 실험 1에서 논리게이트들을 이용하여 구성한 회로의 결과와, 입력 값을 비교해보면 결과 그래프가 완전하게 일치한다. 4×1 멀티플렉서는 7420, 7404 논리 게이트 ... . 이 사실로 보아 실험 2의 논리게이트로 만든 디멀티플렉서 회로와 같은 역할을하며 실험2의 1×4 디멀티플렉서가 아닌 8가지의 선택을 할 수 있는 1×8 디멀티플렉서 임을 알 수
    리포트 | 6페이지 | 1,500원 | 등록일 2025.08.21
  • 논리회로설계 실험 디코더 인코더
    논리회로설계 실험 예비보고서 #4실험 4. 디코더 & 인코더1. 실험 목표반가산기와 전가산기에 대해 알아보고 반가산기의 진리표와 논리식을 작성하고 그에 따른 논리회로를 그리고 ... 한 논리회로논리식③ AND 게이트 1개와 XOR 게이트 1개를 사용한 논리회로논리식이 외에도 NOT게이트를 사용하면 더 많은 논리회로들을 그릴 수 있으나 본 실험에는 세 개 ... hinbowling/60001489612인코더와 디코더의 관계도!5) 논리회로설계실험 국태용교수님 아이캠퍼스 강의자료http://terms.naver.com/entry.nhn
    리포트 | 6페이지 | 1,500원 | 등록일 2021.10.01
  • 논리회로설계실험 BCD가산기 레포트
    논리회로설계 실험 설계과제 보고서주제 : #1 BCD 가산기 설계1. 설계 배경 및 목표1) 설계 배경컴퓨터는 2진법을 이용하여 계산을 한다. 그러나 사람이 볼 때에는 2진법 ... egment로 바꿔주는 디코더 논리회로를 설계할 수 있다.카르노맵을 만들 때, BCD 입력에서1010 _{(2)} 이상의 수는 사용하지 않으므로 모두 don't care term ... 를 표기하는 것이 필요한 프로세서나 회로에서 많이 사용된다. 대신, 앞서 언급했듯이 BCD는 16가지 가능한 출력(0000 _{(2)} ~1111 _{(2)}) 중에서 쓰지 않고 버려
    리포트 | 14페이지 | 7,000원 | 등록일 2021.10.09
  • 판매자 표지 자료 표지
    논리회로 시간 지연 측정 실험 보고서
    논리회로 시간 지연 측정 실험 보고서1. 서론이 실험논리회로의 기본 구성 요소인 인버터 IC를 이용하여 NOT 게이트 2개를 구성하고, 함수발생기와 오실로스코프를 활용 ... 하여 신호 전송 시간차를 측정함으로써 논리회로의 시간 지연 측정을 분석하는 것을 목표로 실험을 진행한다. 논리회로의 시간 지연 측정을 해보면서 타이밍에 오류가 발생할 수 있기 때문에 그 ... 오차에 대해 분석하는 것은 매우 중요하다.2. 실험 장비오실리스코프, 함수발생기, 파워 서플라이, 브레드보드, 인버터 IC(74LS04)3. 실험 절차브레드보드에 인버터 IC
    리포트 | 2페이지 | 2,000원 | 등록일 2024.11.21
  • 논리회로실험 병렬 가산기 설계
    논리회로설계 실험 예비보고서 #3실험 3. 병렬 가산기 설계1. 실험 목표1의 보수와 2의 보수에 대해 학습하고 병렬가산기, 병렬 가감산기를 논리기호를 사용하지 않고 설계 ... %B4%EC%88%983) 병렬 가감산기 : http://blog.naver.com/k97b1114/1401592913964) 병렬 가산기 : 논리회로설계실험 국태용교수님 아이캠퍼스 강의자료 http://www.icampus.ac.kr/ ... 회로오른쪽의 그림은 8bit 병렬가산기의 논리회로도이다. 구조를 자세히 보면 전가산기 8개가 쓰였다는 것을 알 수 있다.(4) 병렬 가감산기의 논리회로와 작동원리병렬 가감산기는 8개
    리포트 | 6페이지 | 1,500원 | 등록일 2021.10.01
  • 판매자 표지 자료 표지
    디지털논리회로 실험 2. 불 대수와 드모르간
    실험 2:불 대수와 드모르간예비 ReportPSpice Simulation디지털논리회로전자공학부 홍길동202500001. 7400 IC 칩시뮬레이션 결과 이 회로는 AND게이트 ... 2:불 대수와 드모르간결과 Report디지털논리회로전자공학부 홍길동20250000BAXY*************1001. 7400 NAND 게이트 두 개 사용.NAND 게이트 두 ... NAND, 7404 NOT, 7402 NOR 게이트.위의 실험 과 게이트 수는 같지만, 위의 실험과 다르게 NAND 게이트와 NOR 게이트의 위치를 바꾸고 출력 X, Y의 결과를 보면 다음과 같이 회로를 해석할 수 있다.
    리포트 | 9페이지 | 1,500원 | 등록일 2025.08.21
  • 논리회로설계 실험 기본게이트 설계
    논리회로설계 실험 예비보고서 #1실험 1. 기본게이트 설계1. 실험 목표CPLD와 FPGA에 대해 알아보고 그의 활용을 알아본다. 또한 전기전자 논리회로 교과목의 기초지식 ... 과 Xilinx tool을 사용하여 VHDL언어를 통해 기본적인 논리회로인 AND OR 게이트의 논리회로를 설계하고 진리표를 통하여 각 기본 게이트들의 동작적 모델링과 자료 흐름 모델링 ... 성능이나 정확한 타이밍의 예측이 필요로 하는 곳에 적합한 구조이다. 그러므로 단순히 신속한 처리가 요구되는 어드레스 디코더 혹은 시퀀스 회로 등의 유리하여 사용된다.2) FPGA
    리포트 | 6페이지 | 1,500원 | 등록일 2021.10.01
  • 디지털 논리 회로 실험 기본 논리 게이트 결과 보고서
    디지털 논리 회로 실험 결과 보고서실험 1. 기본 논리 게이트◎ 실험 1-6. NOR Gate- 실험 방법 : 7402 IC 핀 배치도를 참조하여 게이트 4개 중 한 개를 선정 ... 논리 회로 수업 때 배우게 될테니 미리 예습하고 복습을 해야겠다고 생각했습니다.8번 실험은 중첩 NAND Gate 실험이었습니다. A, B, C 의 입력이 모두 1일 경우빼고는 5 ... 하여 그림과 같은 NOR 게이트 회로를 구성한다. 7402의 7번 핀은 접지하고 14번 핀은 +5V 전압을 인가한다. 2번 핀과 3번 핀에 입력신호를 인가하고 1번 핀에서 출력
    리포트 | 5페이지 | 2,000원 | 등록일 2021.12.31
  • 논리회로설계실험 라인트레이서 레포트
    논리회로설계 실험 설계프로젝트 보고서주제 : 라인트레이서 설계1. 설계 배경 및 목표1) 설계 배경지금까지 여러 VHDL표현 방식에 대해서 배우고 그에 따른 여러 조합회로와 순차 ... 회로를 설계하였다. 순차회로에서 설계한 분주기 설정, finite state machine 설계 등이 linetracer를 설계하는데 많이 사용될 수 있었다. 또한 VHDL로 작성 ... 된 코드를 RoV-Lab3000을 사용하여 직접 하드웨어로 구현해 보며 사용법과 주의 사항에 대하여 완벽히 숙지하였다. 그러나 이번 실험에서는 RoV-Lab3000이 잘 동작하지
    리포트 | 15페이지 | 7,000원 | 등록일 2021.10.09
  • [논리회로실험] Counter_ 예비보고서
    동작원리를 이해2. 실험이론1) Counter- 클럭펄스를 세어서 수치를 처리하기 위한 논리회로- 반복해서 일어나는 현상의 수를 셈한다.- 플립플롭 회로로 구성한 2진 계수기와 변형 ... 한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학과제출일:과목명:교수명:학 번:성 명:실험 8. Counter1. 실험목적카운터 ... 의 동작원리와 특성을 이해2진 시스템에서의 숫자표시와 2진 카운터에 대해 이해카운터를 이용해 디코딩(decoding)과 인코딩(encoding)의 코드변환 동작에 관해 실험하고 그
    리포트 | 9페이지 | 1,000원 | 등록일 2021.06.03 | 수정일 2023.03.29
  • [논리회로 실험] 디멀티플렉서 verilog 설계
    다. 따라서 이번 실습에서는 디멀티플렉서의 동작을 이해하고, Verilog 또는 VHDL이 회로로 합성되는 과정을 이해한다.실습 내용실습결과논리식과Schematic설계디멀티플렉서 진리표제 ... 어변수출력S1S0Y0Y1Y2Y300I000010I001000I011000IY0=S1’S0’Y1=S1’S0Y2=S1S0’Y3=S1S0Schematic 회로도Verilog, VHLD
    리포트 | 2페이지 | 2,000원 | 등록일 2020.12.24
  • 논리회로설계실험 5주차 Encoder 설계
    었다. 마지막으로 simulation을 이용하여 출력 파형을 분석해보면서 4:2 Priority encoder의 이론과 실제 결과값과 일치함을 알 수 있었다. 이러한 과정에서 논리회로설계에서 중요한 Encoder에 대해 더욱 깊게 이해할 수 있었다. ... 1) Objective of the Experiment(실험 목적)이번 실습은 4:2 Priority encoder를 behavioral modeling, dataflow
    리포트 | 6페이지 | 3,000원 | 등록일 2023.09.11
  • 논리회로설계실험 4주차 MUX 설계
    1) Objective of the Experiment(실험 목적)이번 실험의 목적은 4:1 MUX와 1:4 DEMUX를 강의 시간에 배운 2:1 MUX와 1:2 DEMUX
    리포트 | 8페이지 | 3,000원 | 등록일 2023.09.11
  • 논리회로설계실험 3주차 Adder 설계
    하는 과정에서 논리회로의 기본 개념인 1-bit adder와 4-bit adder에 대해 더욱 깊이 이해할 수 있었고, 이러한 부분에서 실습의 의의가 있다. ... 1) Objective of the Experiment(실험 목적)이번 실습에선 우선 1-bit full adder를 W3 강의에서 다룬 half adder의 구현방법과 s
    리포트 | 8페이지 | 3,000원 | 등록일 2023.09.11
  • EasyAI 무료체험
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 10월 09일 목요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
9:08 오후
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감