• 통합검색(4,948)
  • 리포트(4,090)
  • 자기소개서(817)
  • 시험자료(20)
  • 논문(10)
  • 서식(5)
  • 이력서(3)
  • ppt테마(3)
판매자 표지는 다운로드시 포함되지 않습니다.

"회로설계실습" 검색결과 21-40 / 4,948건

  • A+ 전자회로설계실습_Voltage Regulator 설계
    설계실습 3. Voltage Regulator 설계목적 전파정류회로를 사용하여 교류전원으로부터 직류전압을 얻는 기본적인 직류전압공급기 (DC power Supply)를 설계 ... , 구현, 측정, 평가한다.설계실습 계획서설계: 아래 그림 6-1에서 5 KΩ의 부하(RL)에 걸리는 직류전압의 최대치 (V p)가 4.4 V이며, ripple(Vr)이 0.9 V이하 ... 가 되도록 교류입력전원의 크기를 결정하고 C의 크기를 설계한다. 이때 diode의 저항은 0.7 KΩ으로 가정한다. 이론부와 교과서(Sedra)를 참조한다. 설계에 사용된 수식
    리포트 | 2페이지 | 1,000원 | 등록일 2024.08.21
  • 판매자 표지 자료 표지
    [전기회로설계실습] 설계 실습 8. 인덕터 및 RL회로의 과도응답
    설계실습 8. 인덕터 및 RL회로의 과도응답요약 : 본 실험은 주어진 시정수를 갖는 간단한 RL회로설계하고 이를 측정하여 과도응답을 확인하는데 의의가 있다. RL회로의 시정수 ... 로 사 있어 필수적인 요소로 이번 실험이 중요도가 높다고 판단된다.2. 본론(설계실습 결과)※ 다른 지시가 없다면 측정값은 유효숫자 세 자리까지 기록한다.2.1 RL회로의 파형 확인 ... 1대1. 서론간단한 RL회로설계하고 과도응답을 확인하는 과정에서 입력전압, 저항전압, 인덕터 전압 사이의 관계를 파악할 수 있다. 또한, RL회로에서는 인덕터 전류
    리포트 | 6페이지 | 1,500원 | 등록일 2023.08.18
  • [전기회로설계실습] 9. LPF와 HPF 설계
    1.1 PSPICE Simulation 과제 : LPF 회로 설계Function generator, C = 10 ㎋인 커패시터와 가변저항 R을 직렬 연결하여 cutoff ... frequency가 15.92 ㎑인 RC직렬 LPF를 설계하라. 출력단자를 표시한 회로도를 그리고 R의 크기를 구하라. (Function generator : vsin파/1Vpp/10 ... kHz, 2주기가 화면에 나오도록 출력할 것)1.2 PSPICE Simulation 과제: LPF 위상, 파형문제 1.1의 회로의 LPF입력 전압, 각 소자(커패시터, 저항)의 전압
    리포트 | 5페이지 | 1,000원 | 등록일 2022.01.18
  • 판매자 표지 자료 표지
    [전기회로설계실습] 설계 실습 7. RC회로의 시정수 측정회로 및 방법설계
    설계실습 7. RC회로의 시정수 측정회로 및 방법 설계요약 : 본 실험은 간단한 RC회로에서 시정수를 측정하는 방법 및 과도응답을 익히는데 의의가 있다. DMM의 내부저항을 측정 ... 를 파악할 수 있다. 이는 회로 설계하는 데에 있어 필수적인 요소로 이번 실험이 중요도가 높다고 판단된다.2. 본론(설계실습 결과)※ 다른 지시가 없다면 측정값은 유효숫자 세 자리 ... 후, 10 ㎋의 커패시턴스를 측정, 기록하라. 설계실습 계획서에서 구한 저항이 되도록 가변저항을 DMM으로 측정, 조절하고 그 값을 유효숫자 세 자리까지 기록하라.회로도 예시
    리포트 | 7페이지 | 1,500원 | 등록일 2023.08.18
  • 판매자 표지 자료 표지
    [전기회로설계실습] 설계 실습 13. 발전기 원리 실험
    설계실습 13. 발전기 원리 실험요약 : 본 실험은 코일을 이용하여 코일 내부의 자속 변화에 따라 생기는 전압 파형을 확인하는데 의의가 있다. RL회로를 이용하여 인덕터 ... 한다. 따라서 본 실험은 회로 설계하는 데 있어 필수적인 요소로 이번 실험이 중요도가 높다고 판단된다.2. 본론(설계실습 결과)※ 다른 지시가 없다면 측정값은 유효숫자 세 자리 ... 까지 기록한다.10Ω 저항 값 : 9.848 [Ω]가변저항 값 : 10.098 [kΩ]코일 내부 저항 값 : 0.129 [kΩ]2.1 코일의 인덕턴스 측정설계실습 8을 응용하여 코일
    리포트 | 8페이지 | 1,500원 | 등록일 2023.08.18
  • 디지털집적회로설계 12주차 실습
    • SolutionsStatic CMOS Full Adder Schematic Layout그림1을 참고하여 Static Cmos Full Adder 를 그렸다. 12개의 PMOS, 12개의 NMOS, Inverter 2개에 대한 4개의 트랜지스터로 총 28개의 트랜지스..
    리포트 | 9페이지 | 2,000원 | 등록일 2023.11.25
  • 디지털집적회로설계 7주차 실습
    다.•Discussions이번 실습시간은 2-1 MUX와 D-FF에 대해 subckt을 통해 구현해보는 시간이었다.include를 통해 베릴로그처럼 하위모듈을 구현하여 상위모듈에서 쓸 수 있는 것처럼 만들어 코드를 재사용 가능하게 만들었고..
    리포트 | 9페이지 | 2,000원 | 등록일 2023.11.03
  • 판매자 표지 자료 표지
    [전기회로설계실습] 설계 실습1. 저항, 전압, 전류의 측정방법 설계
    설계실습 1. 저항, 전압, 전류의 측정방법 설계요약 : Digital Multimeter를 이용하여 저항(2-wire 측정법, 4-wire 측정법), 전압, 전류를 측정 ... 하였고 DC Power Supply의 사용법을 익혔다. 측정회로설계하고 확인하였으며, 전반적으로 2% 이하의 낮은 오차율을 보이며 이론값과 실험값이 유사한 부분을 확인하였다. 하지 ... 을 하는 실험에서 다루는 이론들은 회로설계하고 확인하는 데에 있어 필수적인 부분으로, 다양한 회로들의 정확한 저항,전압,전류를 알아야 일상생활에 적용되기 위한 적절한 회로 설계
    리포트 | 7페이지 | 1,500원 | 등록일 2023.08.18
  • 디지털집적회로설계 13주차 실습
    • Solutions❑ MAGIC에서 EXTRACT한 OR GATE의 Delay, Power❑ SPICE 코드 및 설명, 시뮬레이션 결과 및 파형input signal은 실습시간
    리포트 | 8페이지 | 2,000원 | 등록일 2023.11.25
  • 디지털집적회로설계 14주차 실습
    의 브레드보드 위에 옮기는 과정이라 할 수 있다. 초점은 먼저 순차회로의 물리적 배열을 위한 D-flip flop의 설계였다. D-flip flop을 구축하는 방법은 다양하지만, 트랜지스터 ... •Discussions이번 프로젝트의 핵심은 Ripple Carry Adder에 D-flip flop을 통합해 순차회로를 실현하는 것이었다. 강의실에서 배운 이론을 현실 ... 가 가장 효율적으로 쓰이는 전송 게이트 방식을 채택했다. 이는 이전 과제에서 이미 설계한 subcell을 활용하는 결정이었다. 그 후에는 이미 구현해본 CMOS Full Adder
    리포트 | 10페이지 | 2,000원 | 등록일 2023.11.25 | 수정일 2023.12.10
  • 디지털집적회로설계 11주차 실습
    의 gate를 참조하여 기본 게이트로 설계했다. OR 게이트에는 6개, NAND 게이트에는 4개, AND 게이트에는 6개의 트랜지스터가 쓰였으며, 전체로 보면 16개의 트랜지스터가 사용됐다.
    리포트 | 8페이지 | 2,000원 | 등록일 2023.11.03
  • 디지털집적회로설계 6주차 실습
    표기하지 못했다.•Discussions회로 설계 과정에서는 다양한 노드와 입력, 출력을 정의하였다. 특히, 출력이 아닌 노드는 'w'로 선언하였고, 입력은 'InA', 'InB ... '로, 그리고 출력은 'Out'으로 설정 하였다. 이러한 설정은 회로의 구조와 기능을 명확하게 파악하기 위한 것이었다. XOR 게이트의 설계는 트랜지스터 레벨의 CMOS 회로를 참고 ... 을 호출하여 구현하는 방식과 직 접 트랜지스터 레벨로 구현하는 두 가지 방식 중 선택할 수 있었다.다음 단계는 full adder를 위한 half adder의 설계였다.
    리포트 | 5페이지 | 2,000원 | 등록일 2023.11.03
  • 디지털집적회로설계 10주차 실습
    할 수 있다.•Discussions이번 시간은 지난 주의 실습에 이어 추출하고 그에 대한 파형을 확인해보는 시간이었다. 추가적 으로 area 까지 확인해야 하지만 매우 간단하여 과정 ... 에서는 제외했다. 이번 실습을 통해 NOR 레이아웃을 그리는 법과 OR 레이아웃 그리는 것을 100% 이해할 수 있게된 시간이었다.또한, 추출하고 파형을 확인하는 과정에 대해서는 이 ... 번 주 실습으로 매우 익숙해진 것 같다.input signal을 입력할 때 익숙치 않았는데, 그에 대해서도 완벽히 이해했다.area에 대해서도 고민을 해보자면, area를 줄이
    리포트 | 5페이지 | 2,000원 | 등록일 2023.11.03
  • 판매자 표지 자료 표지
    아날로그및디지털회로설계실습 (결과)설계실습11. 카운터설계 A+
    11-4. 설계실습 방법11-4-1 동기 8진 카운터 설계(A) 그림 11-1과 같이 회로를 결선한다.(B) 출력 Q1, Q2, Q3에 LED를 연결한다. (330Ω저항과 LED ... 를 직렬으로 연결하고 결과레포트에 그 이유를 서술한다.)왼쪽부터 (Q1, Q2, Q3)으로 설정하여 LED를 연결하였다.(C) VCC로부터 버튼 스위치를 연결하고 chattering 방지 회로를 추가하여 첫 번째 Flip Flop의CLK 단자에 연결한다.
    리포트 | 2페이지 | 1,000원 | 등록일 2024.12.23
  • 판매자 표지 자료 표지
    아날로그및디지털회로설계실습 (예비)설계실습 11. 카운터설계 A+
    이론부의 그림 14-2의 비동기식 4진 카운터에 1MHz의 구형파 (square wave)를 인가할 때, Q1 신호의 주파수와 Q2 신호의 주파수를 구한다. 또한, 입력 신호, Q1 신호, Q2 신호의 파형 을 함께 그린다.초기 상태가 Q1=Q2=0(low) 이었을 때..
    리포트 | 3페이지 | 1,000원 | 등록일 2024.12.23
  • 판매자 표지 자료 표지
    전자회로설계실습10_설계 실습10. Oscillator 설계_결과보고서
    에 따른 신호 파형에 대해 학습한다.2. 설계실습 결과4.1 Oscillator 회로의 제작 및 측정(A) 실험계획서 3.1에서 설계한 신호발생기를 브레드보드에 구현하라.(B) 4.2 ... 1. 목적Op-Amp를 이용한 Oscillator (신호발생기)를 설계 및 측정하여 positive feedback의 개념을 파악하고, 피드백 회로의 parameter 변화 ... 로 Simulation한 파형은 다음과 같다.실제 구현한 회로의 파형은 다음과 같다.CH1:  , CH2: CH1:  , CH2: Simulation 측정값 오차T 0.580
    리포트 | 10페이지 | 1,000원 | 등록일 2024.09.16
  • A+ 전자회로설계실습_MOSFET Current Mirror 설계
    설계실습 8. MOSFET Current Mirror 설계목적 N-Type MOSFET을 이용하여 특정 Reference 전류가 흐를 수 있는 단일 Current Mirror ... 와 Cascode Current Mirror를 설계 및 측정하여, current mirror를 이용한 전류원의 전기적 특성을 이해한다.설계실습 계획서3.1 단일 Current ... Mirror 설계그림 1의 회로와 같이 Current Source에서 M1 ,M2로는 2N7000 (Fairchild)을 이용하며 VCC = VDD = 10 V 인 경우, IREF
    리포트 | 5페이지 | 1,000원 | 등록일 2024.08.21
  • 판매자 표지 자료 표지
    전자회로설계실습10_설계 실습10. Oscillator 설계_예비보고서
    1. 목적Op-Amp를 이용한 Oscillator (신호발생기)를 설계 및 측정하여 positive feedback의 개념을 파악하고, 피드백 회로의 parameter 변화
    리포트 | 5페이지 | 1,000원 | 등록일 2024.09.16
  • A+ 전자회로설계실습_Common Emitter Amplifier 설계
    , 평가한다.설계실습 계획서3.1 Emitter 저항을 삽입한 Common Emitter Amplifier 설계* 모든 계산결과는 반올림하여 유효숫자 세 자리까지만 사용한다. 위 회로 ... 설계실습 6. Common Emitter Amplifier 설계목적 Rsig = 50 Ω, RL = 5 kΩ, VCC = 12 V인 경우, β=100인 NPN BJT를 사용 ... 아지므로 overall voltage gain은 작아지나 amplifier gain은 변하지 않는다. (2차 설계 완료) 모든 node의 전압과 branch의 전류가 나타난 회로
    리포트 | 7페이지 | 1,000원 | 등록일 2024.08.21
  • [전기회로설계실습] 분압기(Voltage Divider) 설계
    로 한다.)3.1 분압기의 설계(부하효과를 고려하지 않은 잘못된 설계)(a) 준비물 중의 저항을 사용하여 3 V±10%의 전압을 출력하는 분압기를 설계하라.(b) 설계회로의 3 V ... 는 분압기를 설계하는 것이다. 단, IC chip이 동작하지 않을 때, 즉 전력을 소비하지 않을 때 IC chip에 9 V 이 상 걸리지 말아야한다. (모든 설계는 pspice ... 출력단자에 등가부하로서 1 ㏀의 부하가 병렬로 연결되었을 때의 출력 전압을 계산하라. 설계목표에 대한 오차를 구하고 결과를 분석하라
    리포트 | 3페이지 | 1,000원 | 등록일 2022.01.18
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 05일 화요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
11:31 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감