[기초전자회로실험1] "D latch and D flip-flop, J-K flip-flop" 예비보고서
- 최초 등록일
- 2019.03.20
- 최종 저작일
- 2018.08
- 8페이지/
한컴오피스
- 가격 1,500원

소개글
기초전자회로실험1
D latch and D flip-flop
J-K flip-flop
자료는 실제 실험을 바탕으로 작성되었으며, 보고서 평가 A+기초전자회로실험1 과목 A+받은 자료입니다.
본 문서는 나눔글꼴 기준으로 되어있습니다. (네이버 나눔글꼴)
목차
1. 실험제목
2. 실험목적
3. 실험장비 및 부품
4. 관련이론
5. 실험방법 및 순서
6. Pspice 결과
본문내용
1. 실험제목
① D latch and D flip-flop
② J-K flip-flop
2. 실험목적
D latch and D flip-flop
① Study to construct D latch with NAND gates and inverter
② Study differences between latch and flip-flop
③ Study some application circuits for latch and flip-flop
J-K flip-flop
① Test multiple designs of J-K flip-flop including a synchronous and asynchronous input
② Observe frequency division in toggle mode
< 중 략 >
4. 관련이론
래치와 플립 플롭은 정보를 저장하는 기본 요소이다. 하나의 래치 또는 플립 플롭은 하나의 정보를 저장할 수 있다. 래치 (Latch)와 플립플롭 (Flip-Flop)은 모두 상태 정보를 저장하는 디지털 회로이다. 래치는 레벨 트리거로 동작하고 플립플롭은 클럭의 엣지 (Edge)에서 동작한다.
Latch
① 레벨트리거로 동작한다.
② clock을 가지고 있지 않다.
Flip-Flop
① clock edge에서 동작한다.
② clock의 전환으로 출력의 상태를 바꾼다.
SR래치는 NOR 게이트로 이루어져 있을 때 S, R이 HIgh 값을 가지는 경우 ‘부정’ 으로 작동하지 않는다.
NAND 게이트로 이루어져 있을 때 S, R이 Low 값을 가지는 경우 ‘부정’ 으로 작동하지 않는다. 이와 같은 문제를 가진 순서회로의 문제를 해결한 D플립플롭과 J-K 플립플롭이 있다.
D플립플롭의 경우 Input의 한 부분을 인버터를 추가하여 두 값이 역으로만 입력되어 출력에 문제가 없게 하였다. 다만 D플립플롭의 경우 Set과 Reset만 존재하므로 응용에 제한을 받는다.
참고 자료
기초전자회로실험2Week 강의자료
정보통신기술용어해설 (http://www.ktword.co.kr/index.php)
디지털공학실험 (5th Endition)